• 제목/요약/키워드: SHA-1

검색결과 205건 처리시간 0.025초

유비쿼터스 환경에서의 센서 인터페이스를 위한 12비트 1kS/s 65uA 0.35um CMOS 알고리즈믹 A/D 변환기 (A 12b 1kS/s 65uA 0.35um CMOS Algorithmic ADC for Sensor Interface in Ubiquitous Environments)

  • 이명환;김용우;이승훈
    • 대한전자공학회논문지SD
    • /
    • 제45권3호
    • /
    • pp.69-76
    • /
    • 2008
  • 본 논문에서는 가속도 센서 및 자이로 센서 등과 같이 고해상도 및 작은 면적과 적은 전력 소모를 동시에 요구하는 센서 인터페이스 응용을 위한 12비트 1kS/s 65uA 0.35um CMOS 알고리즈믹 A/D 변환기 (ADC)를 제안한다. 제안하는 ADC는 재순환 기법을 이용한 알고리즈믹 구조를 사용하여 샘플링 속도, 해상도, 전력 소모 및 면적을 최적화하였으며, 일반적인 열린 루프 샘플링 기법을 적용한 버전1과 오프셋 및 플리커 잡음을 제거하여 동적 성능을 향상시키기 위해 닫힌 루프 샘플링 기법을 적용한 버전2로 각각 제작되었다. 또한 SHA와 MDAC 회로에는 스위치 기반의 전력 최소화 기법과 바이어스 공유 기법이 적용된 2단 증폭기를 사용하여 면적과 전력 소모를 최소화시켰다. 한편, 저전력, 소면적 구현을 위한 개선된 기준 전류 및 전압 발생기를 온-칩으로 집적하였으며, 시스템 응용에 파라 선택적으로 다른 크기의 기준 전압 값을 외부에서 인가할 수 있도록 하였다. 제안하는 시제품 ADC는 0.35um 2P4M CMOS 공정으로 제작되었으며, 측정된 DNL 및 INL은 12비트 해상도에서 각각 최대 0.78LSB, 2.24LSB의 수준을 보이며, 동적 성능으로는 1kS/s의 동작 속도에서 버전1, 버전2 각각 최대 60dB, 63dB 수준의 SNDR과 70dB, 75dB 수준의 SFDR을 보여준다. 시제품 ADC의 칩 면적은 버전1, 버전2 각각 $0.78mm^2,\;0.81mm^2$ 이며 전력 소모는 2.5V 전원 전압과 1kS/s의 동작 속도에서 각각 0.163mW, 0.176mw이다.

고화질 영상 시스템 응용을 위한 12비트 130MS/s 108mW $1.8mm^2$ 0.18um CMOS A/D 변환기 (A 12b 130MS/s 108mW $1.8mm^2$ 0.18um CMOS ADC for High-Quality Video Systems)

  • 한재열;김영주;이승훈
    • 대한전자공학회논문지SD
    • /
    • 제45권3호
    • /
    • pp.77-85
    • /
    • 2008
  • 본 논문에서는 TFT-LCD 디스플레이 및 디지털 TV 시스템 응용과 같이 고속으로 동작하며 고해상도, 저전력 및 소면적을 동시에 요구하는 고화질 영상시스템 응용을 위한 12비트 130MS/s 108mW $1.8mm^2$ 0.18um CMOS ADC를 제안한다. 제안하는 ADC는 3단 파이프라인 구조를 사용하여 고해상도와 높은 신호처리 속도에서 전력 소모 및 면적을 최적화하였다. 입력단 SHA 회로에는 Nyquist 입력에서도 12비트 이상의 정확도로 신호를 샘플링하기 위해 게이트-부트스트래핑 회로를 적용함과 동시에 트랜스컨덕턴스 비율을 적절히 조정한 2단 증폭기를 사용하여 12비트에 필요한 높은 DC 전압 이득과 충분한 위상 여유를 갖도록 하였으며, MDAC의 커패시터 열에는 높은 소자 매칭을 얻기 위하여 각각의 커패시터 주위를 공정에서 제공하는 모든 금속선으로 둘러싸는 3차원 완전 대칭 구조를 갖는 레이아웃 기법을 적용하였다. 한편, 제안하는 ADC에는 전원 전압 및 온도에 덜 민감한 저전력 기준 전류 및 전압 발생기를 온-칩으로 집적하여 잡음을 최소화하면서 시스템 응용에 따라 선택적으로 다른 크기의 기준 전압 값을 외부에서 인가할 수 있도록 하였다. 제안하는 시제품 ADC는 0.18um n-well 1P6M CMOS 공정으로 제작되었으며, 측정된 DNL 및 INL은 12비트 해상도에서 각각 최대 0.69LSB, 2.12LSB의 수준을 보이며, 동적 성능으로는 120MS/s와 130MS/s의 동작 속도에서 각각 최대 53dB, 51dB의 SNDR과 68dB, 66dB의 SFDR을 보여준다. 시제품 ADC의 칩 면적은 $1.8mm^2$이며 전력 소모는 1.8V 전원 전압과 130MS/s에서 108mW이다.

Antioxidant Activity of Novel Casein-Derived Peptides with Microbial Proteases as Characterized via Keap1-Nrf2 Pathway in HepG2 Cells

  • Zhao, Xiao;Cui, Ya-Juan;Bai, Sha-Sha;Yang, Zhi-Jie;Cai, Miao;Megrous, Sarah;Aziz, Tariq;Sarwar, Abid;Li, Dong;Yang, Zhen-Nai
    • Journal of Microbiology and Biotechnology
    • /
    • 제31권8호
    • /
    • pp.1163-1174
    • /
    • 2021
  • Casein-derived antioxidant peptides by using microbial proteases have gained increasing attention. Combination of two microbial proteases, Protin SD-NY10 and Protease A "Amano" 2SD, was employed to hydrolyze casein to obtain potential antioxidant peptides that were identified by LC-MS/MS, chemically synthesized and characterized in a oxidatively damaged HepG2 cell model. Four peptides, YQLD, FSDIPNPIGSEN, FSDIPNPIGSE, YFYP were found to possess high 1,1-diphenyl-2-picrylhydrazyl (DPPH) scavenging ability. Evaluation with HepG2 cells showed that the 4 peptides at low concentrations (< 1.0 mg/ml) protected the cells against oxidative damage. The 4 peptides exhibited different levels of antioxidant activity by stimulating mRNA and protein expression of the antioxidant enzymes such as superoxide dismutase (SOD), catalase (CAT) and glutathione peroxidase (GSH-Px), as well as nuclear factor erythroid-2-related factor 2 (Nrf2), but decreasing the mRNA expression of Kelch-like ECH-associated protein 1 (Keap1). Furthermore, these peptides decreased production of reactive oxygen species (ROS) and malondialdehyde (MDA), but increased glutathione (GSH) production in HepG2 cells. Therefore, the 4 casein-derived peptides obtained by using microbial proteases exhibited different antioxidant activity by activating the Keap1-Nrf2 signaling pathway, and they could serve as potential antioxidant agents in functional foods or pharmaceutic preparation.

Input Voltage Sharing Control for Input-Series-Output-Parallel DC-DC Converters without Input Voltage Sensors

  • Guo, Zhiqiang;Sha, Deshang;Liao, Xiaozhong
    • Journal of Power Electronics
    • /
    • 제12권1호
    • /
    • pp.83-87
    • /
    • 2012
  • Input-series-output-parallel (ISOP) modular converters consisting of multiple modular DC/DC converters can enable low voltage rating switches for use in high voltage input applications. In this paper, an input voltage sharing control strategy for input-series-output-parallel (ISOP) full-bridge (FB) DC/DC converters is proposed. By sensing the difference in the input current of two modules, the system can achieve input voltage sharing for DC-DC modules. The effectiveness of the proposed control strategy is verified by simulation and experimental results obtained with a 200w-50kHz prototype.

악관절잡음 환자의 하악운동양상 (Patterns of Mandibular Movement of Patients with TMJ Noise)

  • Sung Chang Chung;Young Ok Lee
    • Journal of Oral Medicine and Pain
    • /
    • 제11권1호
    • /
    • pp.19-27
    • /
    • 1986
  • Registration of the mandibular movement in patients with temporomandibular joint noise (clicking and/or crepitus) was performed using one of mandibular tracking devices(SAPHON VISI-TRAINER CII,Tokyo Shizai-sha Inc.,Japan). The obtained results were follows : 1. In many cases, the movement pattern of light emitting diode(LED) attached on the mandibular midline showed lateral deviation from a vertical reference line which was pronounced in association with TMJ noise during opening and closing. 2. In patients with unilateral TMJ noise the mandibular midline usually towards the side demonstrating TMJ noise during opening. 3. A distinct V-shaped discontinuity in the trace of velocity of mandibular movement was found at the point of the TMJ noise. 4. In patients with TMJ noise the velocity of mandibular movement at the point of the TMJ noise was decreased rapidly. 5. In several cases, TMJ noise could be eliminated by traning of Rocabado`s control of TMJ rotations.

  • PDF

고령운전자의 승/하강 거동 Part 1: 특성 분석 (Ingress/ Egress of Older Drivers Part 1: Analysis of Motion Characteristics)

  • 최우진;사정신;최형연
    • 대한의용생체공학회:의공학회지
    • /
    • 제30권5호
    • /
    • pp.381-392
    • /
    • 2009
  • Due to the aging effect, older people have relatively weaker muscular performance, less range of motion in the joint articulation, and the lower sense of equilibrium than younger people. These factors attribute to their slow and clumsy ingress/egress motion. In order to analyze ingress/egress motion strategy of the elderly, healthy thirty 65 or more years old volunteers were recruited. The health condition of the each volunteer was verified by the medical checkup and also their physical capabilities were quantified by six fitness tests. Through the video analysis, older driver's ingress/egress motion strategies were classified and statistically investigated. For a comparison purpose, another thirty young volunteers also participated in the same test protocol and their ingress/egress motion strategies were also included in the statistical analysis.

Verilog-A를 이용한 파이프라인 A/D변환기의 모델링 (Modeling of Pipeline A/D converter with Verilog-A)

  • 박상욱;이재용;윤광섭
    • 한국통신학회논문지
    • /
    • 제32권10C호
    • /
    • pp.1019-1024
    • /
    • 2007
  • 본 논문에서는 무선 랜 시스템용 10비트 20MHz 파이프라인 아날로그-디지털 변환기 설계를 위해서 Verilog-A 언어를 사용하여서 모델링하였다. 변환기내 샘플 / 홀드 증폭기, 비교기, MDAC 및 오차 보정 회로 등의 구성회로들을 각각 모델링해서 모의실험 한 결과 HSPICE를 이용한 모의 실험 시간보다 1/50배로 단축되어서 시스템 모델링에 적합함을 확인하였다.

NOAA/AVHRR 위성영상을 이용한 기후학적 물수지 분석 (Climatic Water Balance Analysis Using NOAA/AVHRR Satellite Images)

  • 권형중;신사철;김성준
    • 한국농공학회논문집
    • /
    • 제47권1호
    • /
    • pp.3-9
    • /
    • 2005
  • The purpose of this study was to analyze the climatic water balance of the Korean peninsula using meteorological data and the evapotranspiration (ET) derived from NOAA/AVHRR, Quantifying water balance components is important to understand the basic hydrology, In this study, a simple method to estimate actual ET was proposed based on a regression approach between NDVI and Morton's actual ET using NOAA/AVHRR data, The Mortons actual ET for land surface conditions was evaluated using a daily meteorological data from 77 weather stations, and the monthly averaged Morton's ETs for each land cover was compared with the monthly NDVIs during the year 2001. According to the climatic water balance analysis, water deficit and surplus distributed maps were created from spatial rainfall, soil moisture, and actual and potential ETs map, The results clearly showed that the temporal and spatial characteristics of dryness and wetness may be detected and mapped based on the wetness index.

NOAA-AVHRR 인공위성 영상을 이용한 월 실제증발산량 산정 (Estimation of Monthly Actual Evapotranspiration Using NOAA-AVHRR Satellite Images)

  • 권형중;신사철;김성준
    • 한국농공학회논문집
    • /
    • 제46권1호
    • /
    • pp.15-24
    • /
    • 2004
  • The purpose of this study is to estimate monthly evapotranspiration (ET) using normalized difference vegetation index (NDVI) obtained from NOAA-AVHRR data sets. Actual evapotranspiration was evaluated by the complementary relationship, and monthly NDVI was obtained by maximum value composite method from daily NDVI images in the Korean peninsula for the year 2001 The monthly actual ETs for each land cover were compared with the monthly NDVIs to determine relationships between actual ET and NDVI for each land cover category, There was a high correlation between monthly NDVI and monthly mean actual ET. This study presents an alternative approach for land surface evapotranspiration based on remote sensing techniques.

14b 100MS/s $3.4mm^2$ 145mW 0.18un CMOS 파이프라인 A/D 변환기 (A 14b 100MS/s $3.4mm^2$ 145mW 0.18um CMOS Pipeline A/D Converter)

  • 김영주;박용현;유시욱;김용우;이승훈
    • 대한전자공학회논문지SD
    • /
    • 제43권5호
    • /
    • pp.54-63
    • /
    • 2006
  • 본 논문에서는 4세대 이동 통신 시스템에서 요구되는 사양을 위해, 해상도, 동작속도, 칩 면적 및 소모 전력을 최적화한 14b 100MS/s 0.18um CMOS ADC를 제안한다. 제안하는 ADC는 동작 모델 시뮬레이션을 통해 최적화된 구조를 분석 및 검증하여 3단 파이프라인 구조로 설계하였으며, Nyquist 입력에서도 14 비트 수준의 유효비트 수를 가지는 광대역 저잡음 SHA 회로를 기반으로 하고, MDAC에 사용되는 커패시터의 소자 부정합에 의한 영향을 최소화하기 위하여 3차원 완전 대칭 구조를 갖는 레이아웃 기법을 적용하였다. 또한, 100MS/s의 동작 속도에서 6 비트의 해상도와 소면적을 필요로 하는 최종단의 flash ADC는 오픈 루프 오프셋 샘플링 및 인터폴레이션 기법을 사용하였다. 제안하는 시제품 ADC는 SMIC 0.18um CMOS 공정으로 제작되었으며, 측정된 DNL과 INL은 14비트 해상도에서 각각 1.03LSB, 5.47LSB 수준을 보이며, 100MS/s의 샘플링 속도에서 SNDR 및 SFDR이 각각 59dB, 72dB의 동적 성능을 보여준다. 시제품 ADC의 칩 면적은 $3.4mm^2$이며 소모 전력은 1.8V 전원전압에서 145mW이다.