• 제목/요약/키워드: Power Circuit Design

검색결과 2,264건 처리시간 0.026초

순서적 역방향 상태천이 제어에 의한 역추적 비터비 디코더 (Trace-Back Viterbi Decoder with Sequential State Transition Control)

  • 정차근
    • 대한전자공학회논문지TC
    • /
    • 제40권11호
    • /
    • pp.51-62
    • /
    • 2003
  • 본 논문에서는 역추적 비터비 디코더의 순서적 역방향 상태천이 제어에 의한 새로운 생존 메모리 제어와 복호기법을 제안한다. 비터비 알고리즘은 채널오류의 검출과 정정을 위한 부호기의 상태를 추정해서 복호하는 최우추정 복호기법이다. 이 알고리즘은 심볼간 간섭의 제거나 채널등화 등 디지털 통신의 광범위한 분야에 응용되고 있다. 반복연산의 과정을 내포하고 있는 비터비 디코더에서 처리속도의 향상과 함께 VLSI 칩 설계시 점유면적의 삭감을 통한 칩 사이즈의 축소 및 소비전력의 저감 등을 달성하기 위해서는 새로운 구조의 ACS 및 생존 메모리 제어에 관한 연구가 요구되고 있다. 이를 해결하기 위한 하나의 방안으로, 본 논문에서는 역추적 기법에 의한 복호과정에서 역방향 상태천이의 연속적인 제어에 의한 자동 복호 알고리즘을 제안한다. 제안방식은 기존의 방법에 비해 전체 메모리 사용량이 적을 뿐만 아니라 구조가 간단하다. 또한, 메모리 억세스 제어를 위한 주변 회로구성이 필요 없고, 메모리 억세스를 위한 대역폭을 줄일 수 있어 칩 설계시 area-efficiency가 높고 소비전력이 적어지는 특성이 있다 시스톨릭 어레이 구조 형태를 갖는 병렬처리 구성과, 채널잡음을 포함한 수신 데이터로부터의 복호와 구체적인 응용 시스템에 적용한 결과를 제시한다.

하나의 원형 편파 안테나와 PLL을 이용하여 소형이면서도 개선된 잡음 성능을 갖는 2.4 GHz 바이오 레이더 시스템 (A 2.4 GHz Bio-Radar System with Small Size and Improved Noise Performance Using Single Circular-Polarized Antenna and PLL)

  • 장병준;박재형;육종관;문준호;이경중
    • 한국전자파학회논문지
    • /
    • 제20권12호
    • /
    • pp.1325-1332
    • /
    • 2009
  • 본 논문에서는 인체의 호흡 및 심박수 측정을 위해 2.4 GHz에서 동작하는 바이오 레이더 시스템의 소형화 및 성능 개선 방안으로서 하나의 원형 편파 안테나와 PLL 회로를 갖는 시스템을 설계하고 그 측정 결과를 제시 하였다. 제작된 바이오 레이더는 $90^{\circ}$ 하이브리드를 이용하여 원형 편파 특성과 송수신 격리 특성을 갖는 마이크 로스트립 안테나, 저잡음 증폭기, 전력 증폭기, 위상 고정 루프를 갖는 전압 제어 발진기, 직교 복조기 및 아날로그 회로로 구성된다. 특히, 단일 원형 편파 안테나를 소형화하기 위하여 annular-ring 형태의 마이크로스트립 안 테나를 송수신 회로와 적층함으로써, $40\times40mm^2$의 크기로 소형화할 수 있었다. 또한, 누설 송신 신호에 인한 수신부의 위상 잡음의 영향을 최소화하기 위하여 PLL 회로를 채용함으로써, 개선된 신호대 잡음비 성능을 갖도록 하였다. 설계된 바이오 레이더 시스템은 특별한 신호 처리 없이 50 cm 떨어진 사람의 호흡 및 심박수를 측정할 수 있음을 확인하였다.

고정밀 위성항법 수신기용 RF 수신단 설계 (Design of RF Front-end for High Precision GNSS Receiver)

  • 장동필;염인복;이상욱
    • 한국위성정보통신학회논문지
    • /
    • 제2권2호
    • /
    • pp.64-68
    • /
    • 2007
  • 본 논문에서는 기존의 GPS 항법 신호와 유럽에서 새롭게 추진되고 있는 갈릴레오 위성 항법 신호를 동시에 수신할 수 있는 광대역 고정밀 위성 항법 수신기의 RF 수신단 장치 설계 및 제작 결과에 대하여 기술하고 있다. 고정밀 광대역 위성 항법 수신기는 L - 대역 안테나, 항법 신호별 RF/IF 변환부, 그리고 고성능 기저대역 신호 처리부로 구성되어진다. L - 대역 안테나는 $1.1GHz{\sim}1.6\;GHz$를 수신할 수 있어야 하며, 항법 위성이 지평선 가까이에 있을 경우의 항법 신호를 수신할 수 있어야 한다. 갈릴레오 위성 항법 신호는 L1, E5, E6의 서로 다른 대역의 신호를 가지고 있으며, 신호 대역폭이 20MHz 이상으로 기존의 GPS위성 항법 신호보다 광대역이며, 따라서 수신기의 IF 주파수가 높아지며, 수신기의 처리 속도도 빨라져야 한다. 본 연구에서 개발한 수신기의 RF/IF 변환부는 단일 하향 변환기 구조의 디지털 IF 기술로 설계되었으며, IF 주파수는 위성 항법 신호의 최대 대역폭과 표본화 주파수 등을 고려하여 140MHz로 설정하였으며, 표본화 주파수는 112MHz로 설정하였다. RF/IF 변환부의 최종 출력은 디지털 IF 신호로서, IF 신호를 AD 변환기로 처리하여 얻게 된다. 본 연구에서 설계된 위성 항법용 고정밀 수신기 RF 수신단은 - 130 dBm의 입력 신호에 대하여 40dB Hz 이상의 C/N0 특성을 가지며, 40dB 이상의 동적 범위를 갖도록 자동 이득조절 장치가 포함되어 있다.

  • PDF

광통신용 10Gb/s CMOS 전치증폭기 설계 (10Gb/s CMOS Transimpedance Amplifier Designs for Optical Communications)

  • 심수정;박성민
    • 대한전자공학회논문지SD
    • /
    • 제43권10호
    • /
    • pp.1-9
    • /
    • 2006
  • 본 논문에서는 0.18um CMOS 공정을 이용하여 두 종류의 10Gb/s급 광통신용 전치증폭기(TIA)를 설계, 비교하였다. 전압모드인 Inverter TIA(I-TIA)는 입력단에 inverter 구조를 사용하여 입력 유효 gm 값을 증가시킴으로써 입력저항 값을 줄이고 동시에 대역폭을 늘리는 효과를 얻었다. 0.25pF의 광다이오드 캐패시턴스에 대하여 $56dB{\Omega}$의 트랜스임피던스 이득과 14GHz의 대역폭을 얻었고, $10^{-12}$ BER과 9dB extinction ratio 및 0.4A/W responsivity를 예상할 경우 -16.5dBm의 광민감도를 얻었다. 그러나 기생 성분에 의한 대역폭의 감소 및 민감도가 크기 때문에 회로설계 시 패키지 및 회로내의 기생성분 효과에 대한 신중한 고려가 필요하다. 이와 달리, 전류모드인 RGC TIA는 입력단에 regulated cascode 설계기법을 사용하여 광다이오드와 TIA 사이에 생기는 큰 입력 기생 캐패시턴스를 전압모드보다 매우 효과적으로 차단하여 대역폭을 확장하였다. 또한 기생성분에 의한 대역폭 및 트랜스임피던스의 민감도가 현저히 줄어들어 대역폭의 변화가 없다. 0.25pF의 광다이오드 캐패시턴스에 대하여 $60dB{\Omega}$의 트랜스임피던스 이득과 10GHz의 대역폭을 얻었고, $10^{-12}$ BER과 9dB extinction ratio 및 0.5A/W responsivity를 예상할 경우 -15.7dBm의 광민감도를 얻는다. 그러나, I-TIA에 비하여 약 4.5배의 높은 전력소모를 보이는 단점이 있다.

전류-컨베이어(CCII)를 사용한 새로운 계측 증폭기 설계 (Design of a Novel Instrumentation Amplifier using Current-conveyor(CCII))

  • 차형우;정태윤
    • 전자공학회논문지
    • /
    • 제50권12호
    • /
    • pp.80-87
    • /
    • 2013
  • 저가, 광대역, 그리고 넓은 이득 제어 범위를 갖는 전자 계측 시스템을 실현하기 위한 정극성 전류 컨베이어(positive polarity current-conveyor : CCII+)를 사용한 새로운 계측 증폭기(instrumentation amplifier : IA)를 설계하였다. 이 IA는 두 개의 CCII+, 세 개의 저항 그리고 한 개의 연산 증폭기(operational amplifier : op-amp)로 구성된다. 동작 원리는 두 입력 전압의 차가 전압 및 전류 폴로워(follower) 사용되는 두 개의 CCII+에 의해 각각 동일한 전류로 변환되고 이 전류는 op-amp의 (+)단자의 저항기와 귀환 저항기를 통과시켜 출력 전압을 구하는 것이다. IA의 동작 원리를 확인하기 위해 AB급 CCII+를 설계하였고 상용 op-amp LF356을 사용하여 IA를 구현하였다. 시뮬레이션 결과 CCII+를 사용한 전압 폴로워는 ${\pm}$4V의 선형범위에서 0.21mV의 오프셋 전압을 갖고 있었다. IA는 1개의 저항기의 저항값 변화로 -20dB~+60dB의 이득을 갖고 있으며, 60dB에 대한 -3dB 주파수는 400kHz이였다. 제안한 IA의 외부의 저항기의 정합이 필요 없고 다른 저항기로 오프셋을 조절할 수 있는 장점을 갖고 있다. 소비전력은 ${\pm}$5V 공급전압에서 130mW이였다.

2.5Gbps 광통신용 distrbuted feedback laser diode(DFB-LD) 모듈 제작 및 광송신 실험 (Fabrication and Transmission Experiment of the Distributed Feedback Laser Diode(DFB-LD) Module for 2.5Gbps Optical Telecommunication System)

  • 박경현;강승구;송민규;이중기;조호성;장동훈;박찬용;김정수;김홍만
    • 한국광학회지
    • /
    • 제5권3호
    • /
    • pp.423-430
    • /
    • 1994
  • DFB-LD 칩으로부터 단일보드 광섬유 부착 2.5Gbps 광통신용 광원인 DFB-LD 모듈을 설계, 제작하였다. DFB-LD 모듈은 광 isolator가 삽입된 2 렌즈 quasi confocal 광학계로 구성된 원통형 서브 모듈과 14 pin butterfly 패키지가 분리된 구성으로서 이들 사이의 전기적 연결은 bias-T 회로가 형성된 하이브리드 기판으로 이루어지도록 설계하였다. 모듈 제작시 정밀한 부품 고정이 요구되는 서브 모듈 조립에는 레이저웰딩 방법을 사용하였다. 제작된 DFB-LD 모듈은 광결합 효율 20%, -3dB 소신호 변조 대역폭 2.6GHz 이상의 특성을 가졌으며 온도 순환검사에도 10% 이내의 광출력 변동만을 보임으로써 기계적 신뢰성을 확인할 수 있었다. 제작된 DFB-LD 모듈의 광송신 성능을 실제 2.5Gbps 광통신 시스템의 광원으로 적용하여 평가한 결과 47km의 광섬유 전송시 BER $1\times10^{-10}$ 조건에서 최대 -30.2dBm의 수신감도를 얻었으며 이 때 전송페널티는 소광비에 의한 것이 1.5dB, 분산에 의한 것이 1.0dB로 나타났다.

  • PDF

29GHz 국부 발진 신호용 MMIC 주파수 체배기의 설계 및 제작 (Design and fabrication of the MMIC frequency doubler for 29 GHz local oscillator application)

  • 김진성;이성대;이복형;김성찬;설우석;임병옥;김삼동;박현창;박형무;이진구
    • 대한전자공학회논문지TC
    • /
    • 제38권11호
    • /
    • pp.63-70
    • /
    • 2001
  • 밀리미터파 대역에서 안정적이고 경제적인 local oscillator (LO) 신호를 생성하기 위한 주파수 체배기를 설계 및 제작하였다. 주파수 체배기는 14.5 GHz를 입력받아 29 GHz를 생성하도록 설계되었으며, 측정 결과 14.5 GHz에서 S11이 -9.2 dB, 29 GHz에서 S22가 -18.6 dB 로 입력 측은 14.5 GHz에, 출력 측은 29GHz에 매칭이 되었다. 변환손실의 경우 14.5 GHz에서 입력전력 6 dBm일 때 최소 값인 18.2 dB를 보였으며, 출력 단에서의 주파수 스펙트럼 특성은 14.5 GHz에서 15.2dB의 값을 나타내었다. 또한 입력신호의 isolation특성은 10.5 GHz에서 18.5GHz까지 주파수 범위에서 30 dB이상의 값을 보였다. 제작된 MMIC(Microwave monolithic integrated circuits) 주파수 체배기의 칩 사이즈는 $1.5{\times}2.2\;mm^2$이다.

  • PDF

완전-차동 선형 OTA를 사용한 새로운 계측 증폭기 설계 (A Design of Novel Instrumentation Amplifier Using a Fully-Differential Linear OTA)

  • 차형우
    • 전자공학회논문지
    • /
    • 제53권1호
    • /
    • pp.59-67
    • /
    • 2016
  • 저가, 광대역, 그리고 넓은 이득 제어 범위를 갖는 전자 계측 시스템을 실현하기 위한 완전-차동 선형(fully-differential linear operational transconductance amplifier : FLOTA)를 사용한 새로운 계측 증폭기(instrumentation amplifier : IA)를 설계하였다. 이 IA는 한 개의 FLOTA, 두 개의 저항 그리고 한 개의 연산 증폭기(operational amplifier : op-amp로 구성된다. 동작 원리는 FLOTA에 인가되는 두 입력 전압의 차가 각각 동일한 차동 전류로 변환되고 이 전류는 op-amp의 (+)단자의 저항기와 귀환 저항기를 통과시켜 단일 출력 전압을 구하는 것이다. 제안한 IA의 동작 원리를 확인하기 위해 FLOTA를 설계하였고 상용 op-amp LF356을 사용하여 IA를 구현하였다. 시뮬레이션 결과 FLOTA를 사용한 전압-전류 특성은 ${\pm}3V$의 입력 선형 범위에서 0.1%의 선형오차와 2.1uA의 오프셋 전류를 갖고 있었다. IA는 1개의 저항기의 저항 값 변화로 -20dB~+60dB의 이득을 갖고 있으며, 60dB에 대한 -3dB 주파수는 10MHz이였다. 제안한 IA의 외부의 저항기의 정합이 필요 없고 다른 저항기로 오프셋을 조절할 수 있는 장점을 갖고 있다. 소비전력은 ${\pm}5V$ 공급전압에서 105mW이였다.

슬롯결합을 이용한 발진기형 능동 안테나의 설계 및 제작 (Design and Fabrication of the Oscillator Type Active Antenna by Using Slot Coupling)

  • 문철;윤기호;장규상;박한규;윤영중
    • 한국전자파학회논문지
    • /
    • 제8권1호
    • /
    • pp.13-21
    • /
    • 1997
  • 본 논문에서는 능동 위상배열안테나(Active phased array antennas)의 구성소자로 사용될 수 있는 슬롯결합을 이용한 발진기형 능동안테나를 설계, 제작하였다. 배열 안테나 특히 평면 배열 얀테냐에 적합한 급전구조인 슬롯결합을 이용하여 방사소자와 능동회로룹 각각의 기판에 제작한 후 접지면의 슬롯을 통하여 전자기적으로 결합하였다 이와 같은 구조는 배열 안테나로 구성할 경우 단일 평면상에 안테나와 발진회로를 집적하는 구조에서 발생하는 안테나의 협대역 문제, 능동회로에 의한 기생방사, 집적의 문제 등을 해결할 수 있을 것이다. 본 논문에서 설계, 제작한 발진기형 능동안테나는 FET의 드레인 바이어스 전압을 조정하여 발진 주파수를 12.5 GHz를 중심으로 12.37 GHz에서 12.65 GHz까지 280 MHz (2.24%)의 주파수 범위를 선형적으로 조정할 수 있었다. 또한 주파수 가변범위 내에서의 출력이 5 dB 이내의 차이를 가짐으로서 거의 일정하였다. 따라서 본 논문에서 설계, 제작한 능동 안테나를 선형이나 평면의 능동 배열 안테나 소자로 사용할 수 있을 것이다.

  • PDF

버니어 지연단을 이용한 26ps, 8비트 게이티드 링 오실레이터 시간-디지털 변환기의 설계 (Design of a 26ps, 8bit Gated-Ring Oscillator Time-to-Digital Converter using Vernier Delay Line)

  • 진현배;박형민;김태호;강진구
    • 대한전자공학회논문지SD
    • /
    • 제48권2호
    • /
    • pp.7-13
    • /
    • 2011
  • 본 논문에서는 디지털 위상고정루프(All-digital PLL)를 구성하는 핵심 블록인 시간-디지털 변환기(Time-to-Digital Converter)를 제안하고 구현하였다. 본 연구에서는 게이티드 링 오실레이터 시간-디지털 변환기(GRO-TDC)의 기본 구조에 버니어 지연단(VDL)을 이용하여 다중 위상을 얻음으로써 보다 높은 해상도를 얻을 수 있는 구조를 제안하였다. 게이티드 링 오실레이터(GRO)는 총 7개의 지연셀을 사용하였고, 버니어 지연단(VDL) 3단을 이용하여 총 21개의 다중 위상을 사용하여 시간-디지털 변환기(TDC)를 설계하였다. 제안한 회로는 $0.13{\mu}m$ 1P-6M CMOS 공정을 사용하여 설계 및 구현하였다. 측정결과, 제안한 시간-디지털 변환기(TDC)의 최대 입력 주파수는 100MHz이고, 해상도는 26ps로 측정되었으며, 출력은 8-비트이며, 검출이 가능한 최대 위상 차이는 5ns의 위상 차이까지 검출이 가능하였다. 전력 소비는 측정된 Enable 신호의 크기에 따라 최소 8.4mW에서 최대 12.7mW로 측정되었다.