• 제목/요약/키워드: Phase Synchronization

검색결과 318건 처리시간 0.023초

차분방법에 의한 OFDM 심볼 동기검출 방식 (A Symbol Synchronization Detection by Difference Method for OFDM Systems)

  • 주창복;박남천
    • 대한전자공학회논문지TC
    • /
    • 제43권2호
    • /
    • pp.56-65
    • /
    • 2006
  • 본 논문에서는 멀티패스 채널의 지연프로필이나 채널에 부가되는 잡음에 영향을 받지 않으면서 정확한 GI검출 성능을 보이는 간단한 구조의 수정차분방식의 동기검출 방식에 있어서 동기 검출점에서의 S/N비율과 동기점 검출성능과의 관계를 보여준다. 컴퓨터 시뮬레이션에서는 또 IEEE802.11a 표준의 OFDM 프레임을 사용하고 쇼트와 롱 트레이닝의 4심볼을 심볼 동기타이밍 검출에 사용한다. 수신 OFDM신호위상이 1심볼내에서 ${\pi}/2$이내로 일어나는 최소위상채널은 물론 ${\pi}$까지 회전하는 비최소위상 채널에서도 수정차분방식은 채널에 부가되는 잡음전력의 크기에 관계없이 OFDM신호의 1샘풀간격 이내의 오차로 타이밍을 검출해내는 성능을 보인다.

OFDM 전송방식의 수신기를 위한 보간기의 효율적인 심볼 동기방법의 성능분석 (An Efficient symbol Synchronization Scheme with an Interpolator for Receiving in OFDM)

  • 김동옥;윤종호
    • 한국정보통신학회논문지
    • /
    • 제6권4호
    • /
    • pp.567-573
    • /
    • 2002
  • 본 논문에서는 보간 방식을 사용하는 OFDM(Orthogonal Frequency Division Multiplexing) 통신 시스템에 적합한 새로운 심볼 시간동기 처리 방법을 제시한다. 제안된 방법은 다음과 같은 과정을 거친다 먼저, 수신되는 포락선 신호의 평균 전력을 연속적으로 측정함으로서, 대략적인 심볼 시간동기 절차를 수행한다. 이 절차에 의해, 동기 가능여부에 대한 판정을 한다. 만약 동기가 가능하다고 판단되는 경우, 이어서, 짧은 길이의 훈련신호와 수신된 포락선신호간의 상관성을 측정하는 방범을 사용하여, 정확한 심볼 동기 과정을 수행하도록 한다. 마지막으로, 긴 훈련 신호를 사용한 주파수 동기절차를 수행하도록 하는데, 이 것은 심볼 시간 동기 과정에서 발생되는 미세한 심볼 동기 오차에 의한 성상도의 회전 효과를 교정할 수 있도록 하기 위함이다. 시뮬레이션 결과로부터, 제안된 동기방법이 주파수 선택적 페이딩 채 널 하에서도 우수한 동기특성을 제공함을 알 수 있다.

위상평균 PTV 기법을 이용한 축류 홴 주위 유동의 속도장 측정 연구 (Velocity Field Measurement of Flow Around an Axial Fan Using a Phase Averaged 2-Frame PTV Technique)

  • 최제호;김형범;이상준;이인섭
    • 대한기계학회논문집B
    • /
    • 제24권1호
    • /
    • pp.114-123
    • /
    • 2000
  • The flow structure around a rotating axial-fan was experimentally investigated using a phase averaging velocity field measurement technique. The fan blades were divided into 4 different phases, for which 500 velocity fields were acquired for each phase angle with a 2-frame PTV system. Velocity field measurements were also carried out at two planes parallel to the axis of rotation, with offsets toward the radial direction of the fan. For accurate synchronization of the PTV system with the phase of the axial fan, two synchronization circuits were employed with a photo-detector attached to the rotating shaft. The phase averaged velocity fields show periodic variations with respect to the blade phase. The periodic formation of vortices at the blade tip is also observed in vorticity contour plots. Locations of local maximum turbulence intensities in the axial and radial directions are found to be located in an alternating pattern. These experimental results can be used to validate numerical calculations and to understand the flow characteristics of an axial fan.

비정현 계통 전압하에서 단상 인버터의 PLL 성능 개선 방법 (A Method to Improve the Performance of Phase-Locked Loop (PLL) for a Single-Phase Inverter Under the Non-Sinusoidal Grid Voltage Conditions)

  • 칸 레이안;최우진
    • 전력전자학회논문지
    • /
    • 제23권4호
    • /
    • pp.231-239
    • /
    • 2018
  • The phase-locked loop (PLL) is widely used in grid-tie inverter applications to achieve a synchronization between the inverter and the grid. However, its performance deteriorates when the grid voltage is not purely sinusoidal due to the harmonics and the frequency deviation. Therefore, a high-performance PLL must be designed for single-phase inverter applications to guarantee the quality of the inverter output. This paper proposes a simple method that can improve the performance of the PLL for the single-phase inverter under a non-sinusoidal grid voltage condition. The proposed PLL can accurately estimate the fundamental frequency and theta component of the grid voltage even in the presence of harmonic components. In addition, its transient response is fast enough to track a grid voltage within two cycles of the fundamental frequency. The effectiveness of the proposed PLL is confirmed through the PSIM simulation and experiments.

DTV시스템에서 평균 파워 조절기와 추정 옵셋 변화율에 따른 대역폭 조절 필터를 이용한 동기 성능 최적화 (Synchronization performance optimization using adaptive bandwidth filter and average power controller over DTV system)

  • 남완주;이성준;손성환;김재명
    • 대한전자공학회논문지SP
    • /
    • 제44권5호
    • /
    • pp.45-53
    • /
    • 2007
  • DTV수신기에서 송신신호를 완벽하게 복원하기 위해서는 채널의 영향으로 인해 파일롯의 위치가 바뀌고 위상이 틀어지는 것을 보상해주는 반송파 주파수 동기와 샘플링 클락 주파수와의 위상오차로 인해 발생하는 샘플링 타이밍 오차를 보상하는 심볼 타이밍 동기가 모두 획득되어야 한다. 심볼 타이밍 동기부는 일반적으로 다중레벨을 가지는 신호에 사용되는 가드너(Gardner)방법을 사용한다. 가드너 방법은 매 심볼마다 타이밍 에러성분을 추출하므로 다중경로 채널에서 타이밍동기를 추적하면서 유지하는데 유리한 방식이다. 본 논문에서는 가드너 방법에서 에러를 검출하기 위해 사용되는 가드너 타이밍 에러 검출기(Timing Error Detector)가 수신파워레벨이 기준 파워레벨에서 크게 벗어날 경우 동기를 획득할 수 없는 문제점을 해결하기 위해 1단계로 가드너 타이밍 에러 검출기 블록 앞에 수신파워레벨을 계산하여 보정하는 블록을 추가하여 수신파워레벨을 보정한다. 2단계로 반송파 주파수동기와 심볼타이밍동기에 사용되는 PLL(Phase Locked Loop)회로의 빠른 동기 획득과 동기 획득 후 지터량을 줄이기 위하여 루프필터의 출력 값의 평균을 이용하여 옵셋량을 추정하여 추정된 옵셋의 변화율에 따라 단계적 대역폭을 가지는 적응적인 루프필터를 반송파 주파수 동기 회로와 심볼 타이밍동기 회로에 적용함으로써 최적의 동기성능을 얻는다.

A novel PLL control method for robust three-phase thyristor converter under sag and notch conditions

  • Lee, Changhee;Yoo, Hyoyol
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2014년도 추계학술대회 논문집
    • /
    • pp.87-88
    • /
    • 2014
  • The paper presents a novel phase locked loop(PLL) control method for robust three-phase thyristor dual converters under sag, notch, and phase loss conditions. This method is applied to three line to line voltages of grid to derive three phase angle errors from three separated single-phase PLLs. They can substitute for abnormal phase to guarantee the synchronization in the various grid fault conditions. The performance of novel PLL with moving average method is verified through simulations.

  • PDF

정밀 시각동기를 이용한 TDoA 기반의 위치 탐지 (TDoA-Based Practical Localization Using Precision Time-Synchronization)

  • 김재완;엄두섭
    • 한국통신학회논문지
    • /
    • 제38C권2호
    • /
    • pp.141-154
    • /
    • 2013
  • 신호수신장치들간 시각 동기화는 TDoA를 이용한 위치 탐지에 있어 가장 중요한 전제 사항이 된다. 본 논문에서는 시스템의 시각동기 정확도를 위하여 고정밀도의 OCXO와 DPLL을 이용하여 원자 클럭을 사용하는 GPS 위성으로부터 수신되는 1 pps(pulse per second) 신호에 위상동기 되는 방식을 제안한다. GPS 기반 고정밀 타이밍 레퍼런스의 성능은 근본적으로 매우 우수한 장기간에 걸친 주파수 안정도(long-term frequency stability)를 갖는 GPS 타이밍 신호의 특성을 따라간다고 볼 수 있으며, GPS 타이밍 신호에 동기가 되면 0.001 ppb(part per billion) 급의 초정밀 타이밍 레퍼런스를 통해 시각 동기의 정확도를 향상시킨다. 제안하는, 향상된 시각 동기 정확도를 통해 TDoA 기반의 위치 탐지 기술에서의 측정 오차를 평가하고, 시각동기 오차 개선 방법이 TDoA 기반의 위치 측정 오차를 크게 개선함을 보인다.

SOPC를 활용한 NG-SDH 망용 DP-PLL 제어기 설계에 관한 연구 (A Study on the DP-PLL Controller Design using SOPC for NG-SDH Networks)

  • 선권석;박민상
    • 융합신호처리학회논문지
    • /
    • 제15권4호
    • /
    • pp.169-175
    • /
    • 2014
  • NG-SDH 시스템은 광케이블 통하여 연결된 네트워크이다. 네트워크 동기제어기는 광전송시스템에서 데이터 동기에서 필수적이다. 본 논문에서 SOPC(system on a programmable chip) 설계 기술을 활용하여 네트워크 동기제어기를 설계한다. 설계를 위해 Altera사의 FPGA를 활용하고, FPGA안에는 32Bit CPU, DPRAM(dual port ram), 디지털 입출력포트, 송신 및 수신 프레이머, 위상차 검출기 등이 포함되어있다. 설계된 네트워크 동기제어기는 ITU-T G. 813에서 권고하는 동기기준(일시적인 응답에서의 MTIE, 원더 특성시 MTIE 및 TDEV, Holdover시 MTIE)을 만족함을 확인할 수 있다.

SC-CNN(State-Controlled Cellular Neural Network)에서 선형과 비선형 결합 계수에 의한 동기화 기법 (Synchronization Method of Coupling Coefficient of Linear and Nonlinear in SC-CNN(State-Controlled Cellular Neural Network))

  • 배영철
    • 한국전자통신학회논문지
    • /
    • 제7권1호
    • /
    • pp.91-96
    • /
    • 2012
  • 최근 보안 문제와 관련한 연구가 많은 관심을 받고 있으며 비밀 통신과 암호 통신에 적용하기 위한 방법 중 하나로 하이퍼카오스 시스템과 이에 대한 동기화에 대한 연구가 활발하게 진행되고 있다. 본 논문에서는 SC-CNN으로 구성되는 하이퍼카오스 시스템의 동기화를 이루기 위한 방법으로 선형과 비선형 결합계수에 의한 동기화 기법을 제안하였다. 또한 컴퓨터 시뮬레이션을 이용하여 송신부의 서브시스템과 수신부의 서브시스템 사이에 동기화가 이루어지고, 전체 시스템의 송신부와 수신부 사이에 동기화가 이루어졌음을 위상 공간과 시계열데이터의 차를 통하여 확인하고 검증하였다. 검증 결과 거의 완전한 동기화가 이루어졌음을 확인할 수 있다.

디지털 록인앰프를 이용한 비정현 계통하에서 강인한 PLL 방법 (A Robust PLL Technique Based on the Digital Lock-in Amplifier under the Non-Sinusoidal Grid Conditions)

  • 아쉬라프 모하마드 노만;칸 아마드 레이안;최우진
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2018년도 추계학술대회
    • /
    • pp.104-106
    • /
    • 2018
  • The harmonics and the DC offset in the grid can cause serious synchronization problems for grid connected inverters (GCIs) which leads not able to satisfy the IEEE 519 and p1547 standards in terms of phase and frequency variations. In order to guarantee the smooth and reliable synchronization of GCIs with the grid, Phase Locked Loop (PLL) is the crucial element. Typically, the performance of the PLL is assessed to limit the grid disturbances e.g. grid harmonics, DC Offset and voltage sag etc. To ensure the quality of GCI, the PLL should be precise in estimating the grid amplitude, frequency and phase. Therefore, in this paper a novel Robust PLL technique called Digital Lock-in Amplifier (DLA) PLL is proposed. The proposed PLL estimate the frequency variations and phase errors accurately even in the highly distorted grid voltage conditions like grid voltage harmonics, DC offsets and grid voltage sag. To verify the performance of proposed method, it is compared with other six conventional used PLLs (CCF PLL, SOGI PLL, SOGI LPF PLL, APF PLL, dqDSC PLL, MAF PLL). The comparison is done by simulations on MATLAB Simulink. Finally, the experimental results are verified with Single Phase GCI Prototype.

  • PDF