• 제목/요약/키워드: Phase Synchronization

검색결과 317건 처리시간 0.043초

A Hybrid Filtering Stage Based Quasi-type-1 PLL under Distorted Grid Conditions

  • Li, Yunlu;Wang, Dazhi;Han, Wei;Sun, Zhenao;Yuan, Tianqing
    • Journal of Power Electronics
    • /
    • 제17권3호
    • /
    • pp.704-715
    • /
    • 2017
  • For three-phase synchronization applications, the synchronous reference frame phase-locked loop (SRF-PLL) is probably the most widely used technique due to its ease of implementation and satisfactory phase tracking performance under ideal grid conditions. However, under unbalanced and distorted grid conditions, its performance tends to worsen. To deal with this problem, a variety of filtering stages have been proposed and used in SRF-PLLs for the rejection of disturbance components at the cost of degrading the dynamic performance. In this paper, to improve dynamic performance without compromising the filtering capability, an effective hybrid filtering stage is proposed and incorporated into the inner loop of a quasi-type-1 PLL (QT1-PLL). The proposed filtering stage is a combination of a moving average filter (MAF) and a modified delay signal cancellation (DSC) operator in cascade. The time delay caused by the proposed filtering stage is smaller than that in the conventional MAF-based and DSC-based PLLs. A small-signal model of the proposed PLL is derived. The stability is analyzed and parameters design guidelines are given. The effectiveness of the proposed PLL is confirmed through experimental results.

인버터 시스템과 상용 전력 계통과의 병렬 운전에 관한 연구 (A Study on Parallel Operation Between Inverter System and Utility Line)

  • 천희영;박귀태;유지윤;안호균
    • 대한전기학회논문지
    • /
    • 제41권4호
    • /
    • pp.369-378
    • /
    • 1992
  • This paper proposes a utility parallel processing inverter system, which consists of a voltage source PWM inverter, isolation transformer and a reactor linking the inverter to utility line. This system realizes following functions : (1) voltage phase frequency and amplitude synchronization between inverter and utility line at stand-alone mode. (2) current phase synchronization between inverter and load at parallel mode. Therefore, despite sudden increase in load current over setting point at stand-alone mode, inverter system can be transferred into parallel mode immediately without transient current. Furthermore, high frequency(18KHz) PWM control and sinusoidal filtering improve the inverter output waveform by eliminating high order harmonic components as well as low order. As a switching device, IGBT is used for high frequency switching and large current capacity.

  • PDF

Phase Shitf Orthogonal Sequence를 이용한 OFDMA 상향 링크 시스템에서의 시간 및 주파수 오차 추정 알고리즘 (Joint Timing and Frequency Offset Estimation in OFDMA Uplink Systems Using Phase Shift Orthogonal Sequence)

  • 민현기;주형식;이성은;곽경철;홍대식
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2006년도 하계종합학술대회
    • /
    • pp.159-160
    • /
    • 2006
  • We present a multiuser synchronization scheme for OFDMA uplink systems. First a new preamble structure is proposed by which timing and frequency offsets estimation is developed. Based on proposed structure a new joint synchronization scheme is presented and the simulation results show that the performance of this scheme don't suffer from the number of users.

  • PDF

PN Chip Clock Generator for CDMA Code Synchronization

  • Oh, Hyun-Seo
    • 한국정보통신학회논문지
    • /
    • 제1권2호
    • /
    • pp.193-197
    • /
    • 1997
  • In this paper, we propose a new PN chip clock generator which employs two synchronous counters to achieve precise phase control of chip clock. In a CDMA code acquisition and tracking system, the PN chip clock is required to operate highly reliable without any glitch even under harsh environment condition such as temperature and voltage fluctu-aliens. The digital implementation of the proposed PN chip clock generator imparts it with much desired reliability. Since the proposed chip clock generator can be easily controlled into one of the states: free running, phase advance, and delay state, it can be applied to data processing as well as code synchronization. We have done FPGA implementation of the proposed logic and have verified its satisfactory operation up to 50 MHz.

  • PDF

MB-OFDM UWB 시스템에서 초기 반송파 주파수 동기의 정확도 향상을 위한 다중 심볼 간격 추정 알고리즘 (A Multiple-Symbol Interval Estimation Algorithm for Precision Improvement of Initial Carrier-Frequency Synchronization in Multiband-OFDM UWB System)

  • 진용선;박계완
    • 전자공학회논문지 IE
    • /
    • 제47권3호
    • /
    • pp.35-40
    • /
    • 2010
  • 본 논문은 MB-OFDM UWB 시스템에서 양자화 잡음의 영향에 의해 저하된 초기 반송파 주파수 오프셋 추정의 정확도를 향상시키는 알고리즘을 제안한다. 일반적인 OFDM 시스템에서 반복적으로 이웃하는 프리엠블 심볼들이 초기 반송파 주파수 동기에 사용되지만, 수신부 A/D 변환기에서 발생한 양자화 잡음의 영향에 의해 주파수 오프셋 추정의 성능은 제한된다. 본 논문에서는 초기 주파수 동기를 위해 이웃하는 한 심볼 간격의 프리엠블 심볼을 사용하는 일반적 방식을 위상 모호성 (phase ambiguity)이 발생하지 않는 범위 안에서 바로 이웃하지 않는 다중 심볼 간격의 프리엠블 심볼에 기반한 방식으로 확장하여 초기 주파수 오프셋 추정의 성능을 향상시키는 다중 심볼 간격 추정 알고리즘이 제안된다. 또한 본 논문은 3-대역 도약 (hopping)하는 최대 30 개의 프리엠블 심볼이 4-비트 A/D 변환기를 통해 입력될 때 최적의 다중 심볼 간격이 '6'임을 구하여 제시한다. MB-OFDM UWB 시스템용 채널 환경에서의 시뮬레이션 결과, 제안된 다중 심볼 간격 추정 방식은 5 ppm 미만의 정확도로 초기 주파수 오프셋을 추정할 수 있음을 확인하였다.

우간다 낙농가에서 Ovsynch 방법에 의한 발정동기화 및 수태율 (Estrus Synchronization and Pregnancy Rate Using Ovsynch Method in Uganda Dairy Farms)

  • 권대진;임석기;김현;이학교;송기덕
    • 한국수정란이식학회지
    • /
    • 제32권3호
    • /
    • pp.159-163
    • /
    • 2017
  • The artificial insemination (AI) is one of the best assisted reproductive technologies for increasing reproductive capacity and facilitating the genetic improvement in farm animals. AI has been used in Uganda for over 60 years, but a small population of the total herd has been used. This study was conducted to investigate the efficacy of AI with estrus synchronization technique and to propose ways of improving the productivity of dairy farms through AI services in Uganda. In total, 78 cows from 11 dairy farms were selected for timed-AI. Synchronization was performed according to the ovsynch programs followed by AI using frozen semen from Korean Holstein (0.5 ml straws). Pregnancy rate was varying among farms (0-50%) and the overall pregnancy rate was 28.2%. Cows in luteal phase at the time of treatment was 40.0% whereas that in follicular phase was 20.8%. After treatment, cows that showed normal estrus signal were 45.5% (25/55). Abnormal estrus was categorized into pre-estrus (9.1%), cystic ovaries (21.8%), anestrus (18.2%) and delayed ovulation (5.5%), respectively. These results imply that an assured protocol for timed-AI should be developed to improve the productivity of dairy farms through AI services in Uganda.

수력발전기 자동동기투입 실패에 관한 고찰 (A Study on Auto synchronization failure of a Generator)

  • 전규남;장문성;이재훈;정재원;안주훈
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2006년도 제37회 하계학술대회 논문집 A
    • /
    • pp.268-269
    • /
    • 2006
  • Auto-synchonizer is important device to match the voltage, frequency, phase of the generating system to those factors of the transmission line, when the synchronous generator is operated. There were few or no incidents by Synchronization failure at Hapcheon hydraulic power plant, since it was built in 1989. but incidents by Synchronization failure have often happend lately. From now, let's improve the efficiency on the maintenance of generating equipment by studying about the cause and the method for this problem by comparing with the set point of each device of synchronizing system.

  • PDF

이원부호 위상 오프셋를 이용한 새로운 방식의 동기 획득 시스템 구현 (A New Efficient Acpuisition Method and Its Implementation using the Phase Offset of Binary Code)

  • 김동희;한영열
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1998년도 하계종합학술대회논문집
    • /
    • pp.11-14
    • /
    • 1998
  • This paper introuces a new efficient method of synchronization acquisition which is the most important element in DS-CDMA system using the phase offset of binary code. This approach uses the binary code function which can easily estimate the phase offset from the received spreading waveforms which respect to the receiver-stored replica of the spreading code. This paper proposes the initial acquisition model with repeat error control device that is good for perfomance. The hardware is implemented by TMS320c30

  • PDF

DSP 기반 MPSK 수신기에서 위상천이 검출을 이용한 동기 알고리즘과 복조 (Synchronization Algorithm and Demodulation using the Phase Transition Detection in the DSP based MPSK Receiver)

  • 이준서;맹준호;유흥균;박철순;장원
    • 한국전자파학회논문지
    • /
    • 제15권10호
    • /
    • pp.952-960
    • /
    • 2004
  • 다양한 디지털 변복조 기술 중에서 PSK(Phase Shift Keying) 변조방식은 보편적으로 사용되는 송신 방식이다. 특히 CDMA 시스템에 이용되는 PSK 방식은 부호 오율 및 대역폭 양면에서 우수하다. 본 연구에서 사용하는 DSP 기술은 소프트웨어만을 이용하는 기술로 부가적인 하드웨어 없이 새로운 여러 가지의 송수신모드를 제공할 수 있다. 본 논문에서는 기존의 복잡한 아날로그 회로를 이용한 PSK계열의 BPSK복조기와 QPSK복조기 대신, DSP 기술을 기반으로 한 M-ary PSK(M=2, 4)복조기를 구현한다. 또한, 기존의 PSK복조기의 경우 아날로그 PLL의 동기포착 회로를 이용하여 동기를 확보하였으나, 동기회로 없이 프로그램을 사용하여 PSK신호를 복조하는 알고리즘을 제안한다. DSP는 TMS320C6203을 이용하였으며, DSP 장비에 프로그램을 에뮬레이션 시킨 후의 결과 파형을 DSP 개발툴인 code builder를 사용하여 graph view 창을 통해 확인했다. 그 결과 복조파형은 기존의 복잡한 아날로그 회로와 동일한 성능으로 정확히 신호를 복조할 수 있으며, 어떠한 주변장치를 사용하지 않고, 소프트웨어만으로 다양한 레벨의 변조파형을 복조함을 확인한다.

하이브리드 SC/MRC-2/4기법을 적용한 직교 MC DS-CDMA 시스템의 위상 에러에 관한 연구 (A Study on Phase Error of Orthogonal MC DS-CDMA Using Hybrid SC/MRC-2/4)

  • 김원섭
    • 한국정보통신학회논문지
    • /
    • 제11권9호
    • /
    • pp.1734-1741
    • /
    • 2007
  • 본 논문에서는 정규화 된 부반송파 간격과 확산 이득이 동일하고 각 부반송파의 직접 확산 코드가 직교하도록 하는 직교 MC DS-CDMA 시스템에 비트 동기와 위상 동기가 요구되지 않는 Hybrid SC/MRC-2/4 방식을 적용하였다. 다중 반송파 전송이 사용되는 광대역 무선 시스템에서는 가장 높은 부반송파 주파수와 가장 낮은 부반송파 주파수 차이 때문에 발생하는 도플러 주파수 천이가 발생하고 이로 인한 위상 에러율 보상하기 위하여 전체 시스템에 맞는 PLL이득 값을 조절하여 완전 동기 된 수신 신호가 되도록 직교 MC DS-CDMA시스템을 분석하였다. 분석 결과, PLL이득 값을 증가시킴에 따라 완전 동기 된 경우에 근접함을 알 수 있지만 일정 값 이상에서는 그 간격의 변화가 매우 작아짐을 알 수 있다. 따라서 시스템에 맞는 적절한 PLL이득 값을 선택함으로써 Hybrid SC/MRC 방식이 적용된 직교 MC DS-CDMA시스템을 설계할 수 있을 것이다.