• 제목/요약/키워드: Parasitic characteristics

검색결과 325건 처리시간 0.027초

이중급전 광대역 적층 마이크로스트립 패치 안테나의 설계 (Design of Dual-fed Broadband Stacked Microstrip Patch Antenna)

  • 김건균;이승엽;여준호;이종익;김온
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2016년도 추계학술대회
    • /
    • pp.74-75
    • /
    • 2016
  • 많은 무선통신 응용 시스템에서 다양한 종류의 마이크로스트립 안테나들이 사용되고 있다. 본 논문에서는 이중급전된 광대역 적층형 마이크로스트립 패치 안테나의 설계 방법을 연구하였다. 임피던스 대역폭을 개선하기 위하여 주 방사패치 및 기생패치의 크기, 패치 간 거리, 인셋 급전의 길이 등을 조정하였다. 시뮬레이션을 통해 2.3-2.7 GHz 대역의 안테나를 설계하고 반사손실, 이득, 방사패턴 등의 안테나 특성을 확인하였다.

  • PDF

NOISE CHARACTERISTICS OF SIMPLIFIED FORWARD-TYPE RESONANT CONVERTER

  • Higashi, Toru
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 ITC-CSCC -2
    • /
    • pp.559-562
    • /
    • 2000
  • The problem of noise generation due to PWM switched-mode power converter has been widely noticed from the viewpoint of Electromagnetic Interference(EMI). Many kings of topologies for resonant converters have been developed both to overcome this noise problem and to attain high power efficiency. It is reported in references that resonant converters which are derived from PWM converter using resonant switch show much lower noise characteristics than PWM converter, and that current-mode resonant converter is more sensitive to stored charge in rectifying diode than voltage-mode counterpart concerning surge generation at diode’s turn-off. On the other hand, above mentioned resonant converters have defect of high-voltage stress on semiconductor switch and complicated circuit configuration. Hence, the simplified Forward-type resonant converter has been proposed and investigated due to its prominent features of simplicity of circuit configuration, low voltage stress and high stability. However, its noise characteristics still remain unknown. The purpose of this paper is to study quantitatively the noise characteristics of this simplified Forward-type resonant converter by experiment and analysis. The influence of parasitic elements and stored charge in rectifying diode on noise generation has been clarified.

  • PDF

Modeling Electrical Characteristics for Multi-Finger MOSFETs Based on Drain Voltage Variation

  • Kang, Min-Gu;Yun, Il-Gu
    • Transactions on Electrical and Electronic Materials
    • /
    • 제12권6호
    • /
    • pp.245-248
    • /
    • 2011
  • The scaling down of metal oxide semiconductor field-effect transistors (MOSFETs) for the last several years has contributed to the reduction of the scaling variables and device parameters as well as the operating voltage of the MOSFET. At the same time, the variation in the electrical characteristics of MOSFETs is one of the major issues that need to be solved. Especially because the issue with variation is magnified as the drive voltage is decreased. Therefore, this paper will focus on the variations between electrical characteristics and drain voltage. In order to do this, the test patterned multi-finger MOSFETs using 90-nm process is used to investigate the characteristic variations, such as the threshold voltage, DIBL, subthreshold swing, transconductance and mobility via parasitic resistance extraction method. These characteristics can be analyzed by varying the gate width and length, and the number of fingers. Through this modeling scheme, the characteristic variations of multi-finger MOSFETs can be analyzed.

높은 latch-up 전류특성을 갖는 트랜치 캐소드 삽입형 IGBT (A Novel Inserted Trench Cathode IGBT Device with High Latching Current)

  • 조병섭;곽계달
    • 전자공학회논문지A
    • /
    • 제30A권7호
    • /
    • pp.32-37
    • /
    • 1993
  • A novel insulated gate bipolar transister (IGBT), called insulated trench cathode IGBT (ISTC-IGBT), is proposed. ISTC-IGBT has a trenched well with the shallow P$^{+}$ juction in the conventional IGBT structure. The proposed structure has the capability of effectively suppressing the parasitic thyristor latchup. The holding current of ISTC-IGBT is about 2.2 times greater than that of the conventional IGBT. Detailed analysis of the latchup characteristics of ISTC-IGBT is performed by using the two-dimensional device simulator, PISCES-II B.

  • PDF

펄스 변압기를 이용한 비접지 MOSFET의 게이트 구동 회로 설계 (Design of the gate drive circuit for floating MOSFET using the pulse transformer)

  • 박종연;이봉진
    • 산업기술연구
    • /
    • 제27권B호
    • /
    • pp.15-20
    • /
    • 2007
  • This paper presents the new design method for the gate driver circuit of the floating MOSFET by using the pulse transformer. Each parameters of the proposed circuit are delivered by the numerical calculation method. By considering inner characteristics of MOSFET, the gate driver makes to increase the efficiency of the power conversion and decrease operating heat. Computer simulations and to experimental results for a Buck Converter are presented in order to validate the proposed method.

  • PDF

SOI 제작을 위한 수소 이온 주입 특성 (Characteristics of Hydrogen Ion Implantation for SOI Fabrication)

  • 김형권;변영태;김태곤;김선호;한상국
    • 한국광학회:학술대회논문집
    • /
    • 한국광학회 2003년도 하계학술발표회
    • /
    • pp.230-231
    • /
    • 2003
  • SOI (Silicon On insulator)는 SiO$_2$와 같은 절연체 위에 실리콘 (Si) 박막층이 놓여있는 구조로서 전자나 광소자들이 실리콘 박막층 위에 만들어진다. SOI의 기본적인 생각은 기생 정전용량 (parasitic capacitance)을 감소시킴으로서 소자의 스위칭 속도를 더 빠르게 하는 것이다. 최근에 초고속 광소자와 단위 광소자들의 집적을 위해 실리콘 이외의 GaAs, InP, SiC 등의 반도체 박막을 절연층 위에 만드는 연구가 많이 진행되고있다. (중략)

  • PDF

무급전 소자를 이용한 소형화된 주차장관리시스템용 λ/4 폴디드 마이크로스트립 안테나 (Miniaturized λ/4 Folded Microstrip Antenna using Parasitic Element for Parking Management System)

  • 신재윤;우종명;박종환;금재민
    • 한국ITS학회 논문지
    • /
    • 제16권5호
    • /
    • pp.144-151
    • /
    • 2017
  • 본 논문에서는 실외 주차장 환경에서 무선통신을 이용한 주차장관리시스템용으로 사용될 안테나를 제안하였다. 제안된 안테나는 기본형 반파장 마이크로스트립 안테나의 방사소자 크기를 줄이기 위해 무급전 소자를 이용하여 소형화 방법에 대해 연구하였다. 설계된 안테나의 방사소자 크기는 $35mm{\times}35mm{\times}20.1mm$로 기본형 반파장 마이크로스트립 안테나의 방사소자 크기 $309.1mm(0.46{\lambda}){\times}296.1mm(0.441{\lambda}){\times}20.1mm(0.029{\lambda})$에 비해 98.7% 소형화 되었다. 안테나의 전기적 특성으로는 중심주파수 447 MHz에서 이득은 1.1 dBi이며 HPBW는 E-plane에서 무지향성 H-plane에서 $87.5^{\circ}$로 나타내었다. 무급전 소자를 이용하여 소형화된 ${\lambda}/4$ 폴디드 마이크로스트립 안테나는 실외 주차장 환경에서 무선중계장치와 지면에 설치되는 센서노드 및 strop bar에 실장이 용이함을 확인하였다.

스파이럴 구조 기생 소자와 L자형 공진기를 갖는 모노폴 안테나 설계 및 구현 (Design and Implementation of Monopole Antenna with Parasitic Element of Spiral Shape and L-Resonator)

  • 윤광열;이승우;김장렬;이승엽;김남
    • 한국전자파학회논문지
    • /
    • 제24권1호
    • /
    • pp.11-19
    • /
    • 2013
  • 본 논문에서는 기생 소자의 커플링 현상을 이용하여 다중 대역 특성을 나타내기 위한 평면형 모노폴 안테나를 설계 및 제작하였다. 제안된 안테나는 단일 공진이 발생하는 사각 패치를 기본으로 다중 대역 특성을 얻기 위해 기생 소자를 삽입하였다. 기생 소자는 안테나 크기의 소형화와 다중 공진 특성을 나타내기 위해 스파이럴 구조를 사용하였으며, 각각의 설계 파라미터들을 이용하여 주파수 특성을 최적화 시켰다. 또한, via-hole을 통해 접지면에 연결된 L자 형태의 공진기를 급전선 양쪽에 삽입함으로써 서비스 대역 이외에 사용되지 않는 주파수 대역을 차단하였다. 사용된 기판은 크기가 $40{\times}60{\times}1mm^3$이고, 비유전율 4.4인 FR-4 기판 위에 설계되었으며, 급전은 임피던스 $50{\Omega}$의 마이크로스트립 선로를 사용하였다. 측정 결과, 1.714~2.496 GHz, 2.977~4.301 GHz, 4.721~6.315 GHz 대역에서 -10 dB 이하의 반사 손실 특성을 나타냈으며, 전방향의 방사 패턴을 나타냈다.

X-Band용 HBT의 전력 특성에 관한 연구 (Power Performance of X-Band Heterojunction Bipolar Transistors)

  • 이제희;김연태;송재복;원태영
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 1995년도 추계학술대회 논문집
    • /
    • pp.158-162
    • /
    • 1995
  • We report rf and power characteristics of AlGaAs/GaAs Heterojunction Bipolar Transistor (HBTs) for X-band power applications. HBTs have been fabricated with polyimide a an interlayer dielectric. By characterizing the DC and RF characteristics we obtained the maximum current gain of 45, BV$\_$CEO/ of 10 V, fT of 30 GHz and f$\_$max/ of 17 GHz for device with 6x14$\mu\textrm{m}$$^2$emitter size. To extract accurate equivalent parameters, the De-embedded method was applied for extraction of parasitic parameters and the calculation of circuit equations for intrinsic parameters. Based on the Load-pull method, power characteristics was simulated and measured to get the maximum output power of the device.

  • PDF

광통신용 HBT LD 구동 회로의 대역폭 개선을 위한 버퍼 구조에 관한 연구 (A Study on Buffer Structures to Improve the Bandwidth of HBT LD Driver for Optical Communication)

  • Hyeon Cheol Ki
    • 전자공학회논문지B
    • /
    • 제32B권5호
    • /
    • pp.710-719
    • /
    • 1995
  • In LD driver with HBT's. the speed characteristics of HBT's are deteriorated very much mainly due to the source resistance(Rs) of the signal applied to the LD driving HBT. We improved the bandwidth of LD driver by 2-5GHz with modifications of EF buffer. Because the modified buffers are composed of EF structure, their bandwidths are decreased rapidly as Rs is increased. When Rs is large these buffers decrease the bandwidth of the LD driver rather than increase it. To solve this problem, we propose a new buffer structure which contaings new charging and discharging path for the parasitic collector capacitance of the HBT. For Rs>100${\Omega}$, it shows superior characteristics of improving bandwidth to the EF buffers. It also shows good gain characteristics.

  • PDF