• 제목/요약/키워드: Parallel-circuit line

검색결과 125건 처리시간 0.026초

고속 디지털 회로 PCB 상의 EMI 해석 (EMI Analysis on High Speed Digital Circuite)

  • 김태홍;이현진;임영석
    • 대한전자공학회논문지TC
    • /
    • 제42권12호
    • /
    • pp.159-164
    • /
    • 2005
  • 최근 정보량의 증가로 고속 디지털 회로를 요구하고 있다. 이에 따라 소형 고주파 회로에 전자기 특성이 중요하게 대두되었다. 그래서 불완전한 그라운드 상에 PCB 회로의 고속 디지털 전송라인에 대한 신호 집적도와 두 평행 선로 사이의 결합특성을 3차원 전자기 해석법인 시간영역 유한차분법을 이용하여 해석하였다. FDTD 시뮬레이션 결과는 상용 회로 소프트웨어 툴인 ADS 시뮬레이터와 비교하였고, 집중 소자 모델링, 주파수에 따른 슬롯에 의한 전자파의 방사 등을 해석하였다. 결과로써 마이크로스트립 선로 아래 슬롯이 있는 경우 신호의 전송에 큰 영향을 끼치는 것을 알 수 있다.

Bus-voltage Sag Suppressing and Fault Current Limiting Characteristics of the SFCL Due to its Application Location in a Power Distribution System

  • Kim, Jin-Seok;Lim, Sung-Hun;Kim, Jae-Chul
    • Journal of Electrical Engineering and Technology
    • /
    • 제8권6호
    • /
    • pp.1305-1309
    • /
    • 2013
  • The application of the superconducting fault current limiter (SFCL) in a power distribution system is expected to contribute the voltage-sag suppression of the bus line as well as the fault-current reduction of the fault line. However, the application effects of the SFCL on the voltage sag of the bus line including the fault current are dependent on its application location in a power distribution system. In this paper, we investigated the fault current limiting and the voltage sag suppressing characteristics of the SFCL due to its application location such as the outgoing point of the feeder, the bus line, the neutral line and the 2nd side of the main transformer in a power distribution system, and analyzed the trace variations of the bus-voltage and fault-feeder current. The simulated power distribution system, which was composed of the universal power source, two transformers with the parallel connection and the impedance load banks connected with the 2nd side of the transformer through the power transmission lines, was constructed and the short-circuit tests for the constructed system were carried out. Through the analysis on the short-circuit tests for the simulated power distribution system with the SFCLs applied into its representative locations, the effects from the SFCL's application on the power distribution system were discussed from the viewpoints of both the suppression of the bus-voltage sag and the reduction of the fault current.

단선과 단락 스터브가 연결된 전송선로를 이용한 높은 분배비율을 갖는 전력 분배기 (Power Dividers for High Splitting Ratios using Transmission Line Connected with Open and Short Stubs)

  • 김영
    • 한국항행학회논문지
    • /
    • 제25권3호
    • /
    • pp.229-235
    • /
    • 2021
  • 본 논문은 단락 또는 단선 스터브가 연결된 전송선로를 이용하여 높은 분배 비율을 갖는 비대칭 전력 분배기를 구현하는 방법을 제안하였다. 제안된 방법은 2포트 전송선로 중앙에 임의의 임피던스로 변환할 수 있도록 별도의 포트를 추가한 3포트 전송선로와 단선 또는 단락 스터브가 각 포트에 병렬로 연결된 3포트 전송선로를 등가회로로 보고 회로를 해석한 것이다. 이러한 방법의 타당성을 증명하기 위해서, 분배 비율 k2 = 20 dB를 갖는 윌킨슨 전력분배기와 k2 = 17 dB를 갖는 Gysel 전력분배기를 3포트 전송선로 등가회로를 이용하여 중심주파수 1 GHz에서 설계하였으며, 전기적 특성의 실험 결과는 시뮬레이션과 잘 일치함을 확인하였다.

열화상 분석을 통한 바리스터의 직렬과 병렬 조합의 안전성 평가 (Stability Evaluation of Series and Parallel Varistor Combination Using Thermal Image Analysis)

  • 엄주홍;조성철;이태형;한후석
    • 조명전기설비학회논문지
    • /
    • 제20권8호
    • /
    • pp.22-29
    • /
    • 2006
  • IEC 규격을 기반으로 최근에 개정된 KS 규격에 따라 등전위 접지시스템이 중요하게 자리매김 하였으며, 전원시스템의 안정성을 위해 서지보호소자의 사용이 급격히 증가하고 있다. 내재된 비선형 저항성분으로 뛰어난 V-I 특성을 가지는 $Z_nO$ 바리스터는 서지전압을 제한하여 서지전류로 환류시키기 위해 전원용 보호기로 주로 사용되고 있다. 이러한 $Z_nO$ 바리스터는 교류 전원선에 접속하기 위해서 몇 가지 회로조합 형태로 구성되어 사용되는데, 사용자는 바리스터를 직렬 혹은 병렬로 조합하여 사용함에 있어서 안전에 직접적으로 관련된 기능이나 열적 안정성을 포함한 많은 것들을 고려하여야 한다. 본 논문에서는 40[kA]의 전류용량을 가지는 단일 바리스터 소자와 직렬 혹은 병렬 회로조합의 바리스터에 대하여 잔류전압, 방전전류, 누설전류, 표면온도를 측정하여 각각의 조합형태에 따라 안정성을 비교하였다.

송전계통의 실시간 제어를 위한 위상변이기 (Phase-Shifter for Real-Time Control of Transmission System)

  • 한병문;장병건
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1994년도 하계학술대회 논문집 A
    • /
    • pp.432-434
    • /
    • 1994
  • This paper describes a phase-shifter which can flexibly adjust the active and reactive power flow through an ac transmission line. The phase-shifter has two voltage-source converters sharing an energy storage capacitor. The magnitude of the injected voltage is controlled by the converter I connected in parallel with the sending terminal, while that of phase angle by the converter II in series with the line through the coupling transformer. In order to analyze the whole system operation, an equivalent circuit model was developed and verified by a computer simulation with EMTP code.

  • PDF

R407C 및 R410B 적용 창문형 에어컨의 성능에 관한 실험적 연구 (An experimental study on the performance of a window system air-conditioner using R407C and R410B)

  • 김만회;신정섭;김권진
    • 설비공학논문집
    • /
    • 제9권4호
    • /
    • pp.536-544
    • /
    • 1997
  • This study presents test results of a residential window system air-conditioner using R22 and two potential alternative refrigerants, R407C and R410B. A series of performance tests was performed for the basic and liquid-suction heat exchange cycle in a psychrometric calorimeter test facility. For R407C, the same rotary compressor was used as in the R22 system. However, compressor for the R410B system was modified to provide the similar cooling capacity. The evaporator circuit was changed to get a counter-cross flow heat exchanger to take advantage of zeotropic mixture's temperature glide, and liquid-line suction-line heat exchange cycle was also considered to improve the performance of the system. Test results were compared to those for the basic R22 system.

  • PDF

In-line Automatic Defect Repair System for TFT-LCD Production

  • Arai, Takeshi;Nakasu, Nobuaki;Yoshimura, Kazushi;Edamura, Tadao
    • Journal of Information Display
    • /
    • 제10권4호
    • /
    • pp.202-205
    • /
    • 2009
  • An automated circuit repair system was developed for enhancing the yield of nondefective liquid crystal panels, focusing on the resist patterns on the circuit material layer of thin-film transistor (TFT) substrates prior to etching. The developed system has an advantage over the parallel conventional system: In the former, the repair conditions depend on the type of resist whereas in the latter, the repair parameters must be fine-tuned for each circuit material. The developed system consists of a resist pattern defect inspection system and a pattern repair system for short and open defects. The repair system performs fine corrections of abnormal areas of the resist pattern. The open-repair system is equipped with a syringe to dispense resist. To maintain a stable resist diameter, a thermal insulator was installed in the syringe system. As a result, the diameter of the dispensed resist became much more stable than when no thermal insulator was used. The resist diameter was kept within the target of $400{\pm}100{\mu}m$. Furthermore, a prototype system was constructed, and using a dummy pattern, it was confirmed that the system worked automatically and correctly.

RF IC 설계를 위한 새로운 CMOS RF 모델 (A New CMOS RF Model for RF IC Design)

  • 박광민
    • 대한전자공학회논문지SD
    • /
    • 제40권8호
    • /
    • pp.555-559
    • /
    • 2003
  • 본 논문에서는 CMOS 소자의 RF 동작을 정확히 예측하기 위해 Si 표면에서의 메탈 라인 사이의 커패시턴스 효과와 표피효과 및 근접효과를 포함한 RF IC 설계를 위한 새로운 CMOS RF 모델을 처음으로 제시하였다. Si 표면에서의 메탈 라인 사이의 커패시턴스는 레이아웃에 기초하여 모델링하였으며, 표피효과는 메탈 라인의 등가회로에 병렬회로를 부가하여 사다리꼴 등가회로로 구현하였다. 근접효과는 사다리꼴 등가회로에서 교차 결합된 인덕턴스 사이의 상호 인덕턴스를 부가함으로써 모델링하였다. 제안된 RF 모델은 BSIM 3v3에 비해 측정 데이터와 잘 일치하였으며, GHz 영역에서 소자 동작의 주파수 종속성을 잘 보여주었다.

${\pi}$-형 병렬 스터브 전송선로를 이용한 WLAN용 이중대역 Wilkinson 전력 분배기에 대한 연구 (A Study on dual-band Wilkinson power divider with ${\pi}$-shaped parallel stub transmission lines for WLAN)

  • 조원근;김동식;하동익;조형래
    • 한국ITS학회 논문지
    • /
    • 제9권6호
    • /
    • pp.105-112
    • /
    • 2010
  • 최근, 무선통신 시스템의 발전으로 다중대역을 위해 광대역에서 동작하는 회로들이 소개되었다. 하지만 광대역에서 동작하는 회로들은 필연적으로 크기가 증가하는 단점이 있다. 이중대역에서 동작하는 회로는 원하는 두 주파수에서만 동작하기 때문에 불필요한 소자들의 감소로 소형화가 가능하다. Wilkinson 전력 분배기는 무선통신시스템에서 전력분배를 위해 일반적으로 사용되는 소자로써, 이 또한 최근 이중대역이 요구되어지고 있다. 본 논문에서는 IEEE 802.11n WLAN을 위하여 2.45GHz와 5.2GHz에서 동작하는 소형화된 이중대역 Wilkinson 전력 분배기를 제안한다. 제안된 Wilkinson 전력 분배기는 일반적인 Wilkinson 전력분배기의 ${\lambda}$/4파장 부분을 ${\pi}$-형 병렬 스터브라인으로, 전기적 길이와 임피던스를 변환하여 수행되었다.

Design of Image Extraction Hardware for Hand Gesture Vision Recognition

  • Lee, Chang-Yong;Kwon, So-Young;Kim, Young-Hyung;Lee, Yong-Hwan
    • 한국정보기술학회 영문논문지
    • /
    • 제10권1호
    • /
    • pp.71-83
    • /
    • 2020
  • In this paper, we propose a system that can detect the shape of a hand at high speed using an FPGA. The hand-shape detection system is designed using Verilog HDL, a hardware language that can process in parallel instead of sequentially running C++ because real-time processing is important. There are several methods for hand gesture recognition, but the image processing method is used. Since the human eye is sensitive to brightness, the YCbCr color model was selected among various color expression methods to obtain a result that is less affected by lighting. For the CbCr elements, only the components corresponding to the skin color are filtered out from the input image by utilizing the restriction conditions. In order to increase the speed of object recognition, a median filter that removes noise present in the input image is used, and this filter is designed to allow comparison of values and extraction of intermediate values at the same time to reduce the amount of computation. For parallel processing, it is designed to locate the centerline of the hand during scanning and sorting the stored data. The line with the highest count is selected as the center line of the hand, and the size of the hand is determined based on the count, and the hand and arm parts are separated. The designed hardware circuit satisfied the target operating frequency and the number of gates.