• Title/Summary/Keyword: PLL method

Search Result 243, Processing Time 0.022 seconds

Fourier-Based PLL Applied for Selective Harmonic Estimation in Electric Power Systems

  • Santos, Claudio H.G.;Ferreira, Reginaldo V.;Silva, Sidelmo Magalhaes;Cardoso Filho, Braz J.
    • Journal of Power Electronics
    • /
    • v.13 no.5
    • /
    • pp.884-895
    • /
    • 2013
  • In this paper, the Fourier-based PLL (Phase-locked Loop) is introduced with a new structure, capable of selective harmonic detection in single and three-phase systems. The application of the FB-PLL to harmonic detection is discussed and a new model applicable to three-phase systems is introduced. An analysis of the convergence of the FB-PLL based on a linear model is presented. Simulation and experimental results are included for performance analysis and to support the theoretical development. The decomposition of an input signal in its harmonic components using the Fourier theory is based on previous knowledge of the signal fundamental frequency, which cannot be easily implemented with input signals with varying frequencies or subjected to phase-angle jumps. In this scenario, the main contribution of this paper is the association of a phase-locked loop system, with a harmonic decomposition and reconstruction method, based on the well-established Fourier theory, to allow for the tracking of the fundamental component and desired harmonics from distorted input signals with a varying frequency, amplitude and phase-angle. The application of the proposed technique in three-phase systems is supported by results obtained under unbalanced and voltage sag conditions.

A Study on Hybrid switching Method of Automatic Voltage Control on Smart-greed (스마트그리드에서의 다중 스위칭 방식의 자동 전압 조절 방법에 관한 연구)

  • Park, Gwangyun;Kim, Jungryul;Kim, Byunggi
    • Proceedings of the Korean Society of Computer Information Conference
    • /
    • 2012.07a
    • /
    • pp.47-50
    • /
    • 2012
  • 본 연구에서는 수용가에서 에너지 절감과 최대수요전력 제어를 위하여 마이크로프로세서를 이용한 고효율 자동 전압 조정기의 제어 방법에 대하여 제안한다. 제안한 고효율 자동 전압 조정기는 트로이달 코아에 1개의 직렬 권선과 분리된 4개의 분로 권선으로 구성되어 있는 단권 변압기를 사용한다. 변압기의 전압 조정은 직렬 권선과 분로 권선의 연결 방법에 따라 감압/승압이 가능하다. 스위치는 릴레이와 트라이악을 병행하여 사용한다. 스위치의 조작 시 발생하는 권선의 여자돌입전류를 제어하기 위하여 트라이악을 이용 연결 상태를 변경하고 연결 상태 유지 시에는 릴레이를 이용함으로써 스위치 소비 전력을 최소화 한다. 제어신호는 여자 돌입 전류를 줄이기 위하여 전압 파형에 동기화 하여 제어되며 이를 위하여 소프트웨어 PLL을 사용한다. 소프트웨어 PLL은 전압 파형의 zero-cross, 전압 최고점 등의 시간을 생성한다. 권선 스위치의 제어, 소프트웨어 PLL등 자동 전압 조정기의 제어는 마이크로프로세서에 의해서 이루어진다.

  • PDF

Robust PLL Algorithms for Grid Voltage with DC Offset voltages (옵셋오차전압이 포함된 계통 전압에 강인한 PLL 알고리즘)

  • Lee, C.R.;Chun, T.W.;Lee, H.H.;Kim, H.G.;Nho, E.C.
    • Proceedings of the KIPE Conference
    • /
    • 2016.07a
    • /
    • pp.327-328
    • /
    • 2016
  • This paper proposes the PLL algorithms with both the quadrature signal generator (QSG) and the positive-sequence calculator (PSC) in order to remove the effects of the three-phase grid voltage with dc offset voltages. The performances of the proposed method are verified with both the simulation result and the experimental result with 32-bit DSP.

  • PDF

Frequency Follow-up Control System of Resonant Load MOSFET Inverter using PLL (PLL을 이용한 공진부하 MOSFET 인버어터의 주파수 추종제어계)

  • Kim, Joon-Hong;Joong-Hwan kim
    • The Transactions of the Korean Institute of Electrical Engineers
    • /
    • v.35 no.7
    • /
    • pp.272-277
    • /
    • 1986
  • The system that follows to the resonance frequency of high frequency MOSFET inverter and varies according to the changes of load characteristics is proposed. Also we suggested a method how to select the resonant load type between series and parallel circuit for a given inverter type. It leads to the conclusion that in the case of high impedance loads, parallel resonant circuits are preferable, on the other hand, for low impedance loads, series resonant circuits are more preferable. For frequency tracking, a PLL circuit is used as main control element to detect the phase difference of current and voltage of load. The realized apparatus composed of control circuit and voltage type full-bridged MOSFET elements as main parts of inverter. A stable frequency follow-up characteristics are obtained for 1.2MHz, 1.5KW high frequency output and power is always supplied to the load with unity power factor.

  • PDF

High speed PLL(Phase Locked Loop) method using the feed-forward (Feed-forward를 적용한 고속 위상 추종 방법)

  • Kim, Seung-Ae;Park, Byoung-Woo;Heo, Min-Ho;Lee, Sang-Hun;Kim, Gwang-Heon;Park, Sung-Jun
    • Proceedings of the KIPE Conference
    • /
    • 2011.07a
    • /
    • pp.471-472
    • /
    • 2011
  • 본 논문에서는 상 절체와 같은 급작스러운 위상천위 발생시에도 위상추정에 의한 계통연계를 위한 고속 PLL 알고리즘을 제안하였다. 제안된 고속 PLL 알고리즘은 2상 정지좌표계에서 취득한 위상정보의 불안정성을 보상하기 위함으로 저주파 필터를 이용한 정지좌표계상의 위상정보를 feed-forward로 사용한 결과, 외란에 강인한 위상각을 추정하는 알고리즘을 구현하였으며, PSIM을 이용한 시뮬레이션을 통하여 제안한 알고리즘의 타당성을 검증하였다.

  • PDF

Design of the Digital Frequency Synthesizer for High Speed Frequency Hopping by the DDS Method using CPLD (CPLD 소자를 사용한 DDS 방식의 고속 주파수 호핑용 디지털 주파수 합성기의 설계)

  • Kim Girae;Choi Youngkyu
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • v.9 no.2
    • /
    • pp.402-407
    • /
    • 2005
  • The PLL synthesizer is used in communication system until now because it have several merits, such as broad bandwidth, high accuracy and stability of frequency But it is difficult to use in the third generation mobile communication systems that need frequency hopping at a high speed because of its long frequency hopping time. In this paper, we designed the frequency synthesizer that generate frequencies randomly at a high speed using the DDS technology.

A IVC based PLL(IPLL) Design for 2.8Gbps Serial-Link Chip (2.8기가비트급 Serial-Link Chip에 적용되는 저전압 IPLL설계)

  • Jeong, Se-Jin;Lee, Hyun-Seok;Sung, Man-Young
    • Proceedings of the KIEE Conference
    • /
    • 1999.11c
    • /
    • pp.697-699
    • /
    • 1999
  • 2기가비트급 이상의 Serial-Link Chip에 적용되는 PLL의 특성은 lock-in-time이 빨라야하며 low VDD 동작을 확보해야 한다. 본 논문은 2.8기가비트급의 인터페이스 전송칩에 사용되는 PLL에 내부 전원 공급기를 설계하여 외부전원 3.3V시에 2.5V를 제공하며 이를 PFD/CP/VCO에 개별적 적용하는 제어방법 및 회로를 제안하며 이에 따르는 IPLL의 Lock-In-Time을 1mS 이내로 설계하였으며 외부동작 주파수는 100MHz이상이며 인터페이스 전송량은 2.8기가비트에 이른다. 저전압 설계를 통한 동작전류를 내부 전원 제어를 통해 순차적(Sequential Method)동작을 시킴으로 IPLL 동작시의 전류소모을 2mA이하로 제한하였다. 본 논문에서는 2.8기가비트급 인터페이스 전송칩에 적용한 IPLL의 회로 및 내부전원 공급기의 제어 방법 및 설계결과를 제안하며 이에 따르는 전송칩의 동작방법을 제안한다.

  • PDF

A Dual-compensated Charge Pump for Reducing the Reference Spurs of a Phase Locked Loop (위상 고정 루프의 기준 스퍼를 감소시키기 위한 이중 보상 방식 전하 펌프)

  • Lee, Dong-Keon;Lee, Jeong-Kwang;Jeong, Hang-Geun
    • The Transactions of The Korean Institute of Electrical Engineers
    • /
    • v.59 no.2
    • /
    • pp.465-470
    • /
    • 2010
  • The charge pump in a phase-locked loop is a key block in determining reference spurs of the VCO output signal. To reduce reference spurs, the current mismatch in the charge pump must be minimized. This paper presents a dual compensation method to reduce the current mismatch. The proposed charge pump and PLL were realized in a $0.18{\mu}m$ CMOS process. Measured current matching characteristics were achieved with less than 1.4% difference and with the current variation of 3.8% in the pump current over the charge pump output voltage range of 0.35-1.35V at 1.8V. The reference spur of the PLL based on the proposed charge pump was measured to be -71dBc.

Simplified High Efficiency Drive System of Induction Motor using PLL Technique (PLL 방식을 이용한 유도전동식 고효율 운전장치의 간략화에 관한 연구)

  • 유철로;이공희;이성룡
    • The Transactions of the Korean Institute of Electrical Engineers
    • /
    • v.35 no.9
    • /
    • pp.403-408
    • /
    • 1986
  • In this paper, the method to improve the efficiency of an induction motor at light load is discussed. Efficiency of induction motor can be very substantially improved by keeping the slip frequency as constant. Therefore, to simplify the control loop, algorithm which maintain constant slip frequency and control the input voltage is adopted. Simplified high efficiency drive of induction motor using PLL technique is suggested. In order to verify the validity of this system, the test results are compared with those obtained by optimal slip drive system and then we found closer to the optimal efficiency. For example its efficiency is improved from 18[%] to 42[%] at a few fraction of the full load (20[%]).

  • PDF

Simple $V_{max}-V_{mid}$ Modulation Method for 3 Phase Matrix Converter (3상 매트릭스 컨버터의 Simple $V_{max}-V_{mid}$ 전압 변조 방법)

  • Cha, Han-Ju;Lim, Hyun-Joo
    • Proceedings of the KIEE Conference
    • /
    • 2009.04b
    • /
    • pp.143-145
    • /
    • 2009
  • 본 논문에서는 AC-AC 직접 변환 방식인 매트릭스 컨버터의 진압 변조 방법 중 하나인 $V_{max}-V_{mid}$ PWM 변조 방법을 간략화한 Simple $V_{max}-V_{mid}$ 전압 변조 방법에 대해 소개한다. $V_{max}-V_{mid}$ 전압 변조 방법은 실행 전에 입력전압 위상각$(\theta_E)$을 판별하는 PLL(Phase Looked Loop)과정을 거친 후, 얻은 위상 정보를 사용하석 게이트 신호를 만들어 낸다. 하지만 PLL의 사용이 연산 시간의 딜레이를 발생시키고, 처리과정을 복잡하게 만드는 단점으로, PLL과정을 생략하여 입력 전압의 크기 정보만으로 섹터를 판별하고 게이트 신호를 발생시켜 스위치를 조작하는 변조 방범을 사용하였다. 이로 인해 연산시간의 단축과 처리 과정의 축소 등의 이점을 취하고, 이를 시뮬레이션으로 검증한다.

  • PDF