• 제목/요약/키워드: PLL design

검색결과 299건 처리시간 0.021초

CMOS IF PLL 주파수합성기 설계 (Design of a CMOS IF PLL Frequency Synthesizer)

  • 김유환;권덕기;문요섭;박종태;유종근
    • 대한전자공학회논문지SD
    • /
    • 제40권8호
    • /
    • pp.598-609
    • /
    • 2003
  • 본 논문에서는 CMOS IF PLL 주파수합성기를 설계하였다. 설계된 주파수합성기는 칩 외부에 LC 공진 회로를 원하는 값에 맞게 바꿈으로써 다양한 중간 주파수에서 동작 가능하다. VCO는 자동진폭조절 기능을 갖도록 설계하여 LC 공진회로의 Q-factor에 무관하게 일정한 진폭의 출력을 발생한다. 설계된 주파수분주기는 8/9 또는 16/17 dual-modulus prescaler를 포함하며, 다양한 응용분야에 적용 가능하도록 외부 직렬데이터에 의해 동작 주파수를 프로그램할 수 있도록 하였다. 설계된 회로는 0.35㎛ n-well CMOS 공정을 사용하여 제작되었으며, 제작된 IC의 성능을 측정한 결과 260㎒의 동작주파수에서 위상잡음은 -114dBc/Hz@100kHz 이고 lock time은 300㎲보다 작다. 설계된 회로는 3V의 전원전압에서 16mW의 전력을 소모하며, 칩 면적은 730㎛×950㎛이다.

라디오 데이타 수신 시스템의 디지탈 복조회로 설계와 그의 성능 평가에 관한 연구 (A Study on the Digital Demodulation Circuit Design and its Performance Evaluation of Radio Data Receiver System)

  • 김기근;허동규;김주광;유흥균;배현덕;이종하
    • 한국통신학회논문지
    • /
    • 제16권4호
    • /
    • pp.301-308
    • /
    • 1991
  • 본 연구에서는 라디오 데이타 수신 시스템의 복조 회로를 제안하고, 잡음에 모험된 디지탈 전송 신호의 오차확률을 구하여, 그의 성능을 평가하였다.일반적인 논리회로와 PLL을 이용하여 수신 복조회로를 설계 및 구현하였으며, 이것을 이요 여 라디오 데이터 수신 시스템의 새로운 집적회로 설계가 가능하도록 하였다. 또한 복원된 디지탈 신호의 오율특성을 계산하여 기존의 복조회로와 등가의 성능임을 확인하였다.임을 확인하였다.

  • PDF

위상동기루프 방식을 이용한 고빈도 JET환기장치의 설계에 관한 연구 (A Study on the Design of High-Frequency Jet Ventilator Using PLL system)

  • 이준하;정재천
    • Journal of Yeungnam Medical Science
    • /
    • 제6권2호
    • /
    • pp.63-70
    • /
    • 1989
  • This paper describes to design and to examine the mechanical characteristics of high frequency jet ventilator. The device consists of Phase lock loop(PLL) system, solenoid valve driving control part and Air regulating system. This study is carried out by changing several factors such as endotracheal tube(E.T. tube)diameter, injector cannula diameter, 1%, and frequency(breaths/mim.) having direct effects on the gas exchange as well as parameters of the entrained gas by venturi effects, so as to measure the tidal volume and minute volume. This system characteristics were as follows : 1) Frequency : 6-594bpm 2) Inspiration time : 1-99% 3) Variance of input air pressure : 1-30PSI.

  • PDF

마이크로 프로세서 제어에 의한 스펙트럼 분석 장치의 설계 (Design of Microprocessor Controlled Spectrum Analyzer)

  • 김재형;사공석진;차균현
    • 한국통신학회논문지
    • /
    • 제12권3호
    • /
    • pp.224-238
    • /
    • 1987
  • 본 논문에서 제안된 스펙트럼 분석장치는 개루프 방식의 VCO를 모듈러 함수를 이용한 PLL 주파수 합성기로 대치시킴으로써 단일루우프의 주파수 합성기로 개개의 다른 주파수 대역 및 채널간격을 얻을 수 있었다. 스펙트럼의 추출은 자승검파방식을 이용함으로써 종래의 포락선 검파방식보다 입력감도를 개선할 수 있었고 Z80 마이크로프로세서를 이용한 제어기는 주파수 합성기를 제어하는 동시에 추출된 스펙트럼을 메모리에 저장함으로써 비주기성 신호의 분석을 가능케 하였다.

  • PDF

A System-on-a-Chip Design for Digital TV

  • Rhee, Seung-Hyeon;Lee, Hun-Cheol;Kim, Sang-Hoon;Choi, Byung-Tae;Lee, Seok-Soo;Choi, Seung-Jong
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제5권4호
    • /
    • pp.249-254
    • /
    • 2005
  • This paper presents a system-on-a-chip (SOC) design for digital TV. The single LSI incorporates almost all essential parts such as CPU, ISO/IEC 11172/13818 system/audio/video decoders, a video post-processor, a graphics/OSD processor and a display processor. It has analog IP's inside such as video DACs, an audio PLL, and a system PLL to reduce the system-level implementation cost. Descramblers and Smart Card interface are included to support widely used conditional access systems. The video decoder can decode two video streams simultaneously. The DSP-based audio decoder can process various audio coding specifications. The functional blocks for video quality enhancement also form outstanding features of this SoC. The SoC supports world-wide major DTV services including ATSC, ARIB, DVB, and DIRECTV.

USN 센서노드용 50GHz 광대역 RF 주파수합성기의 설계 (Design of 5.0GHz Wide Band RF Frequency Synthesizer for USN Sensor Nodes)

  • 강호용;김내수;채상훈
    • 전자공학회논문지CI
    • /
    • 제45권6호
    • /
    • pp.87-93
    • /
    • 2008
  • IEEE802.15.4 체계의 USN 센서노드 무선통신부에 내장하기 위한 5.0GHz 광대역 RF 주파수 합성기를 $0.18{\mu}m$ 실리콘 CMOS 기술을 이용하여 설계하였다. 고속 저잡음 특성을 얻기 위하여 VCO, 프리스케일러, 1/N 분주기, ${\Sigma}-{\Delta}$ 모듈레이터 분수형 분주기, PLL 공통 회로 등의 설계 최적화에 중점을 두고 설계하였으며, 특히 VCO는 N-P MOS 코어 구조 및 12단 캡 뱅크를 적용하여 고속 저전력 및 광대역 튜닝 범위를 확보하였다. 설계된 칩의 크기는 $1.1*0.7mm^2$이며, IP로 활용하기 위한 코어 부분의 크기는 $1.0*0.4mm^2$이다. 2가지 종류의 주파수합성기를 설계한 다음 모의실험을 통하여 비교 분석해 본 결과 일부 특성만 개선한다면 IP로써 사용하는데 문제가 없을 것으로 나타났다.

디지털 위상고정루프의 시스템 모델링 및 검증 방법 소개 (Introduction to System Modeling and Verification of Digital Phase-Locked Loop)

  • 김신웅
    • 전기전자학회논문지
    • /
    • 제26권4호
    • /
    • pp.577-583
    • /
    • 2022
  • 위상고정루프에 대해 선형 위상-도메인 모델링을 진행하여 시스템의 안정성을 고려한 각 블록의 설계 매개 변수들을 설정한 이후 빠른 동작 특성을 확인하기 위해 Verilog-HDL 기반의 모델링을 수행할 수 있다. 이때 단순한 동작 특성뿐 아니라 위상잡음 및 비선형 특성까지 모델링에 반영할 수 있는데, 본 논문에서는 디지털-시간 변환기(DTC)의 비선형 특성 및 디지털 조정 발진기(DCO)의 위상잡음 모델링을 추가로 소개한다. 동작 모델을 사용하여 시스템 레벨의 설계를 마치면 시간-도메인 영역에서 과도 응답 시뮬레이션을 진행하여 설계 타당성을 확인할 수 있으며, 출력 신호 결과를 위상잡음 그래프로 나타내어 이를 이상적인 위상잡음 그래프와 비교함으로써 동작과 성능에 대한 검증이 가능함을 나타내었다. 시간-도메인 영역에서 시뮬레이션 소요시간 비교를 위해 TSMC 0.18-㎛ 공정을 사용한 아날로그 위상고정루프의 설계 결과와 비교하였으며, 6 us의 과도 응답 해석을 진행했을 때 1.43초로 트랜지스터 레벨의 아날로그 설계 방식(692초) 대비 484배 빠른 시뮬레이션 시간을 나타내었다.

무인 잠수정의 제어 성능 비교 연구 (Performance Comparison of Control Design for Unmanned Underwater Vehicle)

  • 주성현;양선제;국태용;박종구;김용석;고낙용;문용선
    • 한국해양공학회지
    • /
    • 제32권2호
    • /
    • pp.131-137
    • /
    • 2018
  • In this paper, we propose an adaptive backstepping controller to control the exact position and orientation of a remotely operated underwater vehicle with parametric model uncertainty. To further improve the angular velocity control precision of each thruster, a phase locked loop (PLL) controller has been added to the backstepping controller. A comparison of two backstepping controllers with and without the PLL control loop has been performed using simulations and experiments. The test results showed that the tracking performance could be improved by using the PLL control loop in the proposed adaptive backstepping controller.

유지 기능을 가지는 위상고정 루프를 이용한 40 Gb/s 클락 복원 모듈 설계 및 구현 (Design and Implementation of 40 Gb/s Clock Recovery Module Using a Phase-Locked Loop with hold function)

  • 박현;우동식;김진중;임상규;김강욱
    • 한국전자파학회:학술대회논문집
    • /
    • 한국전자파학회 2005년도 종합학술발표회 논문집 Vol.15 No.1
    • /
    • pp.191-196
    • /
    • 2005
  • A low-cost, high-performance 40 Gb/s clock recovery module using a phase-locked loop(PLL) for a 40 Gb/s optical receiver has been designed and implemented. It consists of a clock recovery circuit, a RF mixer and frequency discriminator for phase/frequency detection, a DR-VCO, a phase shifter, and a hold circuit. The recovered 40 GHz clock is synchronized with a stable 10 GHz DR-VCO. The clock stability and jitter characteristics of the implemented PLL-based clock recovery module has shown to significantly improve the performance of the conventional open-loop type clock recovery module with DR filter. The measured peak-to-peak RMS jitter is about 230 fs. When input signal is dropped, the 40 GHz clock is generated continuously by hold circuit. The implemented clock recovery module can be used as a low-cost and high-performance receiver module for 40 Gb/s commercial optical network.

  • PDF