• 제목/요약/키워드: PLL Frequency Synthesizer

검색결과 142건 처리시간 0.029초

위성통신 단말용 저 위상잡음 주파수 합성기 설계에 관한 연구 (A Study on Low Phase Noise Frequency Synthesizer Design for Satellite Terminal)

  • 류준규;오덕길;홍성용
    • 한국위성정보통신학회논문지
    • /
    • 제6권1호
    • /
    • pp.45-49
    • /
    • 2011
  • 본 논문에서 위성통신 단말에 적용할 PLL 주파수 합성기의 잡음 특성을 분석하였고, 주파수 간격(step size)을 작게하면서 저 위상잡음 특성을 갖도록 설계 및 구현하였다. 구현된 주파수 합성기 모듈은 950~1450 MHz 대역에서 -2dBm 이상의 출력을 보였으며, 위상잡음은 10kHz offset에서 -101dBc/Hz로 측정되었다. 주파수 합성기의 위상잡음 특성을 분석한 결과 루프대역 내에서의 위상잡음은 분주기 값을 작게 하기위한 LO의 특성을 따라 감을 알 수 있었다.

고 해상도 VCO 튜닝 기법을 이용한 MB-OFDM UWB용 주파수 합성기 (A Frequency Synthesizer for MB-OFDM UWB with Fine Resolution VCO Tuning Scheme)

  • 박준성;남철;김영신;부영건;허정;이강윤
    • 대한전자공학회논문지SD
    • /
    • 제46권8호
    • /
    • pp.117-124
    • /
    • 2009
  • 본 논문에서는 UWB용 송수신기에서 LO 주파수를 생성해주는 주파수 합성기의 설계 결과를 보여주고 있다. 빠른 채널 스위칭 시간을 만족하기 위해서 1개의 PLL 과 여러 개의 분주기들과 SSB 믹서를 이용한 Sub-Band Generator로 구성하였으며, 전류 소모 및 면적을 최소화 하도록 설계하였다. 또한, 효과적인 주파수 플래닝을 통하여, 1개의 PLL로부터 생성된 636 MHz의 단일 주파수를 입력으로 받아 UWB Band Group 1 에 해당하는 3432 MHz, 3960 MHz, 4488 MHz의 중심 주파수를 발생시키는 Sub-Band Generator를 설계하였다. VCO의 튜닝 범위를 넓히면서도, 해상도를 높이기 위하여 MIM 커패시터, Varactor, DAC를 이용한 새로운 고 해상도 VCO 튜닝 기법을 제안하였다. 또한 본 논문에서 제안한 주파수 합성기의 구조는 기저 대역 모뎀의 ADC를 위한 클록을 공급하기 때문에 모뎀에서 ADC에 클록을 공급하기 위한 PLL을 제거할 수 있는 장점이 있다. VCO의 튜닝 범위는 1.2 GHz이며, 6336 MHz의 출력 주파수에서의 위상 잡음은 1 MHz 옵셋에서 -112 dBc/Hz 로 측정 되었다. UWB용 PLL 및 Sub-Band Generator는 0.13 ${\mu}m$ CMOS 공정으로 설계하였으며, 전체 Chip 면적은 2 ${\times}$ 2 mm2 이다. 전력 소모는 1.2 V 의 공급 전원에서 60 mW이다.

X-Band 휴대용 위성단말기의 고속 주파수 도약 합성기 구현 (Implementation of the Past frequency Hopping Synthesizer for X-band Satellite Transportable Terminal)

  • 김정섭;장동운;최태환;김재환
    • 한국통신학회논문지
    • /
    • 제27권2B호
    • /
    • pp.151-159
    • /
    • 2002
  • 주파수 도약(Frequency Hopping)시스템을 구현하기 위해서는 고속으로 도약 가능한 주파수 합성기의 개발이 필수적이다. X-band 휴대용 위성단말기는 약 500홉/초로 주파수 도약하는 대전자전 기능을 가진 단말기이다. 본 논문에서는 X-band 휴대용 위성단말기에 실장되는 초고속 주파수 합성기를 DDS Driven PLL 방식을 이용하여 설계 및 제작하였다. 제작된 주파수 합성기는 102.4MHz 국부 발진주파수에서 100KHz 주파수 간격으로 송신주파수 6600∼7100MHz, 수신주파수 6140∼6640MHz를 발생시키고 입력되는 주파수 정보에 따라 원하는 주파수를 15usec 이내로 생성하며 1KHz 오프셀 주파수에서 -754Bc의 위상 잡음 특성을 보였다.

디스플레이 인터페이스에 적용된 6 Gbps급 송신기용 PLL(Phase Locked Loop) 설계 (A Design of PLL for 6 Gbps Transmitter in Display Interface Application)

  • 유병재;조현묵
    • 전기전자학회논문지
    • /
    • 제17권1호
    • /
    • pp.16-21
    • /
    • 2013
  • 최근 주파수 합성기는 협대역으로 설계를 하거나 광대역 주파수 합성기의 경우 이중루프구조로 설계하여 위상잡음을 줄이는 방식을 사용하고 있다. 그러나 이중루프구조의 주파수 합성기는 전압제어발진기의 중심주파수 불일치와 추가적인 루프를 필요로 하는 단점을 가지고 있다. 본 논문에서는 800Mhz ~ 3Ghz를 지원하는 새로운 구조의 단일루프 형태의 다중제어 광대역 주파수 합성기를 제안한다. 본 논문의 주파수 합성기의 전압제어발진기는 Coarse 제어 전압과 Fine제어전압을 고정되며, 최종적으로 낮은 Kvco를 가지게 된다. 주파수 합성기의 모의실험은 UMC $0.11{\mu}m$ 공정에서 검증하였으며, 제안된 주파수 합성기는 다양한 응용분야에 사용될 수 있을 것으로 기대된다.

주파수 3체배기를 이용한 W 밴드 주파수 합성기 설계 (Design of W Band Frequency Synthesizer Using Frequency Tripler)

  • 조형준;;김성균;김병성
    • 한국전자파학회논문지
    • /
    • 제24권10호
    • /
    • pp.971-978
    • /
    • 2013
  • 본 논문에서는 65 nm RF CMOS 공정을 이용하여 26 GHz 위상 고정 루프(PLL)를 설계하고, 주파수 3체배기(tripler)를 이용하여 W 밴드 주파수 합성기를 설계하였다. 26 GHz VCO는 22.8~26.8 GHz, 3체배기의 출력은 74~75.6 GHz의 주파수 조정 범위를 갖는다. 제작한 주파수 합성기는 총 75.6 mW의 전력을 소모하며, 3체배기의 최종 출력은 1 MHz 오프셋에서 -75 dBc/Hz, 10 MHz 오프셋에서 -101 dBc/Hz의 위상 잡음 특성을 갖는다.

싱글 LC-탱크 전압제어발진기를 갖는 $2{\sim}6GHz$의 광대역 CMOS 주파수 합성기 (A $2{\sim}6GHz$ Wide-band CMOS Frequency Synthesizer With Single LC-tank VCO)

  • 정찬영;유창식
    • 대한전자공학회논문지SD
    • /
    • 제46권9호
    • /
    • pp.74-80
    • /
    • 2009
  • 본 논문은 싱글의 LC-탱크 전압제어발진기(VCO)를 사용한 $2{\sim}6GHz$의 CMOS 주파수 합성기에 관하여 기술하였다. 광대역에서 동작하는 주파수 합성기 설계를 위해 최적화된 로컬발진기(LO) 신호 발생기를 사용하였다. LO 신호 발생기는 LC-탱크 VCO와 이 신호를 분주하고 혼합하는 방법으로 광대역의 주파수에서 동작하도륵 구현하였다. 주파수 합성기는 3차 1-1-1 MASH 타입의 시그마-델타 모듈레이터(SDM)를 사용한 소수 분주 위상잠금루프(PLL)에 기초로 설계되었다. 제안한 주파수 합성기는 $0.18{\mu}m$ CMOS 공정기술을 사용하여 설계하였고, off-chip 루프 필터를 가지고 $0.92mm^2$의 칩 면적을 차지하며, 1.8V 전원에서 36mW 이하의 전력을 소모한다. PLL은 $8{\mu}s$보다 적은 시간에서 록킹을 완료한다. 위상 잡음은 중심 주파수 신호로부터 1MHz 오프셋에서 -110dBc/Hz보다 작다.

SPD를 이용한 2.4 GHz PLL의 위상잡음 분석 (Phase Noise Analysis of 2.4 GHz PLL using SPD)

  • 채명호;김지흥;박범준;이규송
    • 한국군사과학기술학회지
    • /
    • 제19권3호
    • /
    • pp.379-386
    • /
    • 2016
  • In this paper, phase noise analysis result for 2.4 GHz PLL(phase locked loop) using SPD(sample phase detector) is proposed. It can be used for high performance frequency synthesizer's LO(local oscillator) to extend output frequency range or for LO of offset PLL to reduce a division rate or for clock signal of DDS(direct digital synthesizer). Before manufacturing, theoretical estimation of PLL's phase noise performance should be performed. In order to calculate phase noise of PLL using SPD, Leeson model is used for modeling phase noise of VCO(voltage controlled oscillator) and OCXO(ovened crystal oscillator). After theoretically analyzing phase noise of PLL, optimized loop filter bandwidth was determined. And then, phase noise of designed loop filter was calculated to find suitable OP-Amp. Also, the calculated result of phase noise was compared with the measured one. The measured phase noise of PLL was -130 dBc/Hz @ 10 kHz.

레이다 수신기용 X-밴드 주파수 합성기의 저 위상잡음설계 및 구현 (Low Phase Noise Design and Implementation of X -Band Frequency Synthesizer for Radar Receiver)

  • 소원욱;강연덕;이택경
    • 한국항행학회논문지
    • /
    • 제2권1호
    • /
    • pp.22-33
    • /
    • 1998
  • 마그네트론을 이용하는 레이다에서 송신 주파수의 변화를 감지하여 안정된 중간주파수를 발생하기 위해서는 STALO(Stable Local Oscillator)로서 AFC(Automatic Frequency Control)에 의해 출력주파수를 조정할 수 있는 주파수 합성기(Frequency Synthesizer)가 이용된다. 본 논문에서는 8.4GHz~9.7GHz의 X-밴드 주파수 합성기를 단일 루우프 구조의 간접 주파수 합성방식으로 설계하고 제작하였다. 고속 디지털 PLL 칩에 의하여 위상비교를 하고, 저 위상잡음을 구현하기 위한 여파기를 설계하였다. 기준신호와 VCO, 주파수 분주기, 여파기 등의 특성에 따른 단일 루우프 주파수 합성기의 위상잡음 성능을 해석하고, 위상잡음이 최소가 되도록 설계하여 측정치와 비교하였다.

  • PDF

Dual Band PLL Synthesizer Module(SMD형) 개발에 관한 연구 (Development of Dual Band Synthesizer Module(SMD Type))

  • 윤종남
    • 마이크로전자및패키징학회지
    • /
    • 제9권1호
    • /
    • pp.15-20
    • /
    • 2002
  • 본 연구에서는 Dual Band휴대폰 전화기의 핵심부품인 Dual Band PLL Module의 무선회로 설계 기술, 초소형 설계기술, 표면실장기술, 소형화 SMD기술, Test기술 및 설계기반 마련 및 대외 경쟁력 있는 Dual PLL Module의 초소형화 기술을 확보하였다.

  • PDF

PLL을 이용한 HF 대 합성기의 주파수 조정에 관한 연구 (A study on the Frequency control of HF Synthesizer using a Phase-Locked Loop)

  • 송원용;김경기
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1987년도 정기총회 및 창립40주년기념 학술대회 학회본부
    • /
    • pp.86-89
    • /
    • 1987
  • This paper treats with the design and fabrication of a frequency synthesizer for the generation of intermediate frequency of a HF band transceiver. The synthesizer is designed to control frequencies using a phase-locked loop and it is shown that method improved the performance of frequency accuracy and locking time then that of the crystal-reference system.

  • PDF