• 제목/요약/키워드: Output buffer

검색결과 288건 처리시간 0.02초

불안정한 네트워크 환경에서 대용량 데이터의 전송 효율화를 위한 링 버퍼에 관한 연구 (A Study on Ring Buffer for Efficiency of Mass Data Transmission in Unstable Network Environment)

  • 송민규;김효령
    • 한국전자통신학회논문지
    • /
    • 제15권6호
    • /
    • pp.1045-1054
    • /
    • 2020
  • 본 논문에서는 불안정한 네트워크 환경에서 안정적으로 대용량 데이터 스트림을 전송할 수 있는 TCP/IP 기반 링 버퍼 시스템을 설계하였다. 우리가 제안한 방식에서 각 전파천문대의 백엔드 시스템으로부터 UDP 프레임으로 생성 및 출력되는 관측 데이터 스트림은 클라이언트 시스템 내의 소켓 버퍼를 경유해 대용량 링 버퍼에 UDP 패킷으로 저장된다. 이후 목적지에 해당하는 상관센터로의 안정적인 전송을 위해 해당 패킷은 TCP로 전송되고 상관센터 내의 서버 시스템은 소켓 버퍼에 수신된 패킷에 이상이 없으면 대용량 링 버퍼에 저장한다. 패킷 손실, 중복 및 순서 역전 등의 이상이 발생할 경우 TCP의 흐름 제어를 통해 패킷은 재전송되며 상관센터에 도착한 데이터는 신뢰성을 보장받게 된다. 또한 네트워크 성능 불안정으로 인한 혼잡 회피 발생 시 병렬 스트림 적용을 통해 성능 저하가 최소화될 수 있도록 하였다.

ATM 서브망에서 MCS 멀티캐스트 구현을 위한 전송 제어 시스템의 성능 평가 (Analysis of Traffic Control System for Supporting MCS Multicasting on ATM Subnetworks)

  • 박상준;이효준;김관중;김영한;김병기
    • 한국음향학회지
    • /
    • 제16권6호
    • /
    • pp.48-53
    • /
    • 1997
  • ATM 망으로 연결된 하나의 서브 네트워크에서 MCS(Multicast Server)에 의한 멀티캐스팅은 전송 폭주에 대해 효율적인 제어방식을 요구한다. 본 논문에서는 MCS를 이용하여 TCP 패킷에 대한 멀티캐스팅을 구현하고 버퍼의 효율적 전송제어를 위해 공통 버퍼를 가지는 EPD + SPD방식 (Early Packet Discard-same Source Packet Discard)을 제안한다. MCS에서 전송 버퍼에 대한 임계치를 넘어서면 버퍼에 오버플로우가 발생하기 이전에 셀을 폐기시키는 것으로 손상된 패킷의 전송을 막기 위하여 부분적 셀 폐기 대신 손상된 패킷 전체를 폐기하는 방식(EPD-Early Packet Discard)을 제공한다. 또한 TCP 패킷의 재전송 중복에 대한 부하를 줄이기 위해 동일한 송신측의 패킷을 폐기하는 방식 (SPD-same Source Packet Drop)을 제안한다. 시뮬레이션 결과에서는 전송 데이터 폐기에 대한 기존의 방식(Tail Drop), EPD 방식을 고려한 DFF(Drop From Front)와 본 논문에서 제안한 EPD + SPD방식과의 성능 분석을 한다.

  • PDF

Decalcomanie of flat-tubular segmented SOFC cell bytranscription-method and output characteristics according to buffer Layer

  • 구자빈;최병현;지미정;이미재;안용태;황해진
    • 한국재료학회:학술대회논문집
    • /
    • 한국재료학회 2012년도 춘계학술발표대회
    • /
    • pp.93.2-93.2
    • /
    • 2012
  • 연료전지는 전기화학반응을 이용한 발전 장치로서 기존 장치에 비하여 발전 효율이 높아 화석연료를 사용하면서 현재 당면 과제인 $CO_2$ 배출량 절감이 가능하고, 환경 보전성이 우수하여 미래의 전원으로 많은 연구개발이 진행되고 있다. 특히 제3세대 연료전지라 불리는 고체산화물 연료전지(Solid Oxide Fuel Cell이하 SOFC)는 고가의 외부 개질 장치 없이도 연료가 갖는 화학에너지를 연소과정 없이, 공기와 $H_2$, CO, $CH_4$와 같은 환원성 가스를 공급받아 $600{\sim}1000^{\circ}C$에서 전기화학적 반응을 통하여 직접 전기를 얻는 방식이며, 낮은 소음과 진동으로 인하여 온 사이트(On-site) 발전이 가능한 장점이 있는 연료전지이다. Decalcomanie는 전사용지에 Screen printing하여 건조 후 coating하는 방법으로 기존의 여러 coating 방법보다 다전지셀 제작이나 Buffer layer의 적용이 용이하고, 소재의 크기나 두께조절이 간편하며, 구성층의 표면조도나 굴곡에 대응이 용이한 방법이다. 새로운 Decalcomanie를 사용하여 평관형 다전지식 SOFC Cell 제작 및 각 Buffer layer에 적용, Screen printing법과 동일한 Cell 제조 후 MPD와 Impedance 분석을 통하여 Support 위에 전사지를 이용, 적층한 Cell의 전기화학적 특성에 관하여 분석하였다.

  • PDF

ATM 망에서 채널간 공평성 향상을 위한 문턱값 기반 버퍼 관리 알고리즘 (Threshold Based Buffer Management Algorithm for Fairness Improvement between Input Channels in ATM Networks)

  • 고유신;강은성;고성택
    • 융합신호처리학회논문지
    • /
    • 제5권1호
    • /
    • pp.79-83
    • /
    • 2004
  • ATM 트래픽 관리의 목적은 호 설정시 요구하는 QoS를 충족시키는 것과 최소한의 망 자원을 이용하면서 망을 보호하는 것이다 또한, 서로 다른 채널간 QoS을 공정하게 보장하는 것이 필요하다. 본 논문에서는 채널들간에 공정한 QoS 제공과 링크 이용률을 높이기 위하여 입력 버퍼에 문턱값을 기반으로 출력 셀율을 동적으로 조정하는 새로운 TBBM(threshold based buffer management) 알고리즘을 제안하였다. TBBM 알고리즘은 이론적인 등가용량에 비해 오디오 트래픽인 경우 14.3%, 비디오 트래픽인 경우 41.8% 대역폭 이용율이 향상되었다. 또한, 문턱값을 사용하지 않은 경우에 비해 TBBM 알고리즘을 사용한 경우에 채널간에 공평성이 크게 향상되었음을 보여주고 있다.

  • PDF

사이클릭 벤얀 망의 셀 순서 무결성 보장을 위한 셀 재배열 버퍼 (The Cell Resequencing Buffer for the Cell Sequence Integrity Guarantee for the Cyclic Banyan Network)

  • 박재현
    • 대한전자공학회논문지TC
    • /
    • 제41권9호
    • /
    • pp.73-80
    • /
    • 2004
  • 본 논문에서는, 고성능 결함 감내 셀 스위치인, 사이클릭 벤얀 망의 셀 순서의 무결성 문제를 해결하기 위한 셀 재배열 버퍼를 제시한다. 사이클릭 벤얀 스위치는, 편향 자기 경로제어를 사용하여, 입력 정합과 출력 정합 사이에 다중 경로들을 제공함으로써, 높은 신뢰성을 제공하고, 스위치의 내부 링크들의 혼잡 문제를 해결한다. 그런데, 이러한 다중 경로들은 길이가 서로 다를 수 있다 따라서 셀들이 입력 정합에 도착한 순서와 다르게 출력 정합에 도달할 수 있다. 제안된 셀 재배열 버퍼는 이러한 셀 순서의 무결성 문제를 해결하는 일종의 하드웨어 슬라이딩 윈도우 메커니즘이다. 본 장치 구성의 주요 비용은 슬라이딩 윈도우를 구성하는 하드웨어 비용이다. 따라서 필요한 슬라이딩 윈도우의 크기를 계산하기 위해서, 비균일 주소 분포를 가진 트래픽 부하 하에서 스위치를 시뮬레이션하여, 셀들이 스위치를 통과할 때 발생하는 지연 분포를 분석을 하였다. 이 분석을 통하여, 적은 양의 범용 메모리와 제어 논리를 사용하여, 셀 순서의 무결성 문제를 해결하는 셀 재배열 버퍼를 만들 수 있다는 사실을 밝혔다. 본 논문에서 제시한 셀 재배열 버퍼는 다른 다중 경로 스위칭 망들을 위해서도 사용될 수 있다.

WDM 출력 공유 버퍼 (WDM output shared buffer)

  • 곽용석;신서용
    • 한국통신학회논문지
    • /
    • 제26권4B호
    • /
    • pp.410-417
    • /
    • 2001
  • 본 논문에서는 여러개의 WDM 채널을 동시에 처리할 수 있는 새로운 출력 공유버퍼를 제시했다. 분석을 통해 만약 버퍼에서 사용되는 광 도파로열 격자의 누화 값이 -33dB이하이며, ,BER 10-9의 시스템 성능을 만족하면서 8개 이상의 WDM 체널을 동시에 버퍼링할 수 있음을 보였다.

  • PDF

공유 메모리형 패킷 교환기의 QoS 기능 지원을 위한 가중형 동적 임계치를 이용한 버퍼 관리기법에 관한 연구 (A New Buffer Management Scheme using Weighted Dynamic Threshold for QoS Support in Fast Packet Switches with Shared Memories)

  • 김창원;김영범
    • 융합신호처리학회논문지
    • /
    • 제7권3호
    • /
    • pp.136-142
    • /
    • 2006
  • 공유 메모리 관리를 위한 기존의 방법들은 가상 큐 길이의 정적 제한을 통해 일정 크기의 버퍼 할당을 보장하려는 방식과 전체 버퍼 공간의 할당 측면에서 공유 버퍼의 이용률을 높이고자 하는 방식 등으로 나눌 수 있다. 완전공유 방식의 경우 낮은 트래픽 부하에서 높은 메모리 공유 효과를 보이나 트래픽 부하가 높아지면 특정 가상큐가 공유 메모리를 과다하게 점유하는 것을 방지하는 의미에서의 보호 효과를 거의 기대하기 힘들다. 반대로 정적 임계치 방식의 경우 트래픽 조건 변화에 따른 적절한 임계치 설정이 불가능하다. 본 논문에서는 공유 메모리의 공정 할당이라는 단순한 기능을 가지는 동적 임계치 방식을 확장하여 구현이 용이하고 높은 메모리 이용률과 서비스 품질기능 측면에서 우선 순위에 따른 차등 적인 패킷처리 기능을 갖는 가중형 동적 임계치 방식을 제안하고 컴퓨터 시뮬레이션을 통하여 그 성능을 확인하였다.

  • PDF

ADCL 버퍼를 이용한 단열 논리회로용 AC 전원과 동기화된 저전력 클럭 발생기 설계 (Design of Low-power Clock Generator Synchronized with the AC Power Source Using the ADCL Buffer for Adiabatic Logics)

  • 조승일;김성권;하라다 토모치카;요코야마 미치오
    • 한국전자통신학회논문지
    • /
    • 제7권6호
    • /
    • pp.1301-1308
    • /
    • 2012
  • 본 논문에서는 ADCL(adiabatic dynamic CMOS logic) buffer를 이용한 단열 논리회로용 AC 전원과 동기화된 저전력 클럭 발생기를 제안한다. CMOS 논리회로의 전력 손실을 줄이고 ADCL의 저전력 동작을 위해서, 논리회로의 clock 신호는 AC 전원 신호와 동기화 되어야 한다. 설계된 Schmitt trigger 회로와 ADCL buffer를 사용한 ADCL 주파수 분주기를 이용하여 AC 신호와 단열동작을 위한 clock 신호가 발생된다. 제안된 저전력 클럭 발생기의 소비전력은 3kHz와 10MHz에서 각각 1.181uW와 37.42uW으로 시뮬레이션에서 확인하였다.

동적 우선순위 제어방식을 사용한 ATM 스위치의 성능분석 (Performance Analysis of ATM Switch Using Dynamic Priority Control Mechanisms)

  • 박원기
    • 한국통신학회논문지
    • /
    • 제22권4호
    • /
    • pp.855-869
    • /
    • 1997
  • In this paper, we proposed two kids of dynamic priority control mechanisms controlling the cell service ratio in order to improve the QOS(Quality of Service). We also analyse theoretically the characteristics of cell loss probability and mean cell delay time by applying the proposed priority control mechanisms to ATM switch with output buffer. The proposed priority control mechanisms have the same principles of storing cells into buffer but the different principles of serving cells from buffer. The one is the control mechanism controlling the cell service ratio according to the relative cell occupancy ratio of buffer, the other is the control mechanism controlling the cell service ratio according to both the relative cell occupancy ratio of buffer and the average arrival rate. The two service classes of our concern are the delay sensitive class and the loss sensitive class. The analytical results show that the proposed control mechanisms are able to improve the QOS, the characteristics of cell loss probability and mean cell delay time, by selecting properly the relative cell occupancy ratio of buffer and the average arrival rate. conventional DLB algorithm does not support synchronous cells, but the proposed algorithm gives higher priority to synchronous cells. To reduce synchronous cell loss rate, the synchronous cell detector is used in the proposed algorithm. Synchronous cell detector detects synchronous cells, and passes them cells to the 2nd Leaky-Bucket. So it is similar to give higher priority to synchronous cells. In this paper, the proposed algorithm used audio/video traffic modeled by On/Off and Two-state MMPP, and simulated by SLAM II package. As simulation results, the proposed algorithm gets lower synchronous cell loss rate than the conventional DLB algorithms. The improved DLB algorithm for multimedia synchronization can be extended to any other cells which require higher priority.

  • PDF

V-band MMIC Downconverter 개발에 관한 연구 (High performance V-Band Downconverter Module)

  • 김동기;이상효;김정현;김성호;정진호;전문석;권영우;백창욱;김년태
    • 한국통신학회논문지
    • /
    • 제27권5C호
    • /
    • pp.522-529
    • /
    • 2002
  • GaAs pHEMT 기술로 V-band 수신단 각 MMIC 회로들을 설계 제작하였다. 또한 이를 집적하여 V-band downconverter module을 제작하였다. 제작된 downconverter는 24 dBm의 출력을 내는 LO 구동 전력 증폭기, 20dB의 소신호 이득을 가지는 저잡음증폭기, -1.6dBm의 출력을 내는 active parallel type의 발진기, 6 dB 이상의 변환이득 특성을 나타내는 cascode type의 혼합기로 구성되어 있다. 이처럼 혼합기의 우수한 변환이득 특성은 밀리미터파 대역에서 변환 이득 특성을 키우기 위해 반드시 필요한 거대한 IF buffer amplifier의 필요를 없애 주었다. 완성된 downconverter module의 측정결과 별도의 IF buffer amplifier없이 57.5 GHz와 61.7 GHz 사이에서 20 dB 이상의 높은 변환이득을 얻을 수 있었다.