• 제목/요약/키워드: OSR

검색결과 45건 처리시간 0.026초

최소 왜곡의 통과 대역을 가지는 고속 시그마-델타 ADC용 데시메이션 필터의 설계 및 성능 분석 (Decimation Filter Design and Performance Analysis for a High-Speed Sigma-Delta ADC with Minimal Passband Distortion)

  • 강호진;김형원
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2015년도 추계학술대회
    • /
    • pp.405-408
    • /
    • 2015
  • 오버샘플링 방식을 기본으로 하는 시그마-델타 ADC는 고해상도를 구현할 수 있는 반면 고속 동작 시에는 높은 Signal to Noise and Distortion Ratio (SNDR) 성능을 달성하기 어려운 특성이 있다. 특히 데시메이션 필터의 특성에 따른 고속 ADC의 SNDR의 저하가 크다. 본 논문에서는 고속 동작 시에도 시그마-델타 ADC의 높은 SNDR 제공을 위한 데시메이션 필터의 설계 및 구현을 보인다. 이 데시메이션 필터는 넓은 입력 신호 주파수 대역 내에서 신호의 크기 왜곡을 최소화하기 위해 IIR filter 종류의 Butterworth filter 구조로 구성 하였다. 성능을 검증하기 위해 1-bit, 3차, OSR=64인 시그마-델타 모듈레이터를 포함한 시스마-델타 ADC에 제안된 데시메이션 필터를 적용하여 실험을 하였다. 시뮬레이션 실험을 통해 기존에 널리 쓰이던 CIC(cascaded integrator-comb) 방식의 데시메이션 필터 대비 제안된 Butterworth 구조의 데시메이션 필터가 매우 낮은 통과대역 왜곡을 가지며 따라서 높은 SNDR을 제공한다는 결과를 보인다.

  • PDF

탄소복합재를 이용한 위성 패널의 열해석 (Thermal Analysis of Satellite Panel Using Carbon Composites)

  • 전형열;김정훈;박종석;박근주
    • 항공우주기술
    • /
    • 제10권2호
    • /
    • pp.114-120
    • /
    • 2011
  • 인공위성의 효율적인 열제어를 위해 알루미늄으로 만들어진 하니콤 패널과 OSR로 구성된 방열판을 사용한다. 또한 추가적으로 발열량이 많은 부품의 경우, 알루미늄으로 만들어진 더블러와 히트파이프 등을 이용하여 열제어를 수행한다. 최근 위성 전장 부품의 발열량의 증가로 정해진 위성의 크기, 발사 중량 및 비용으로 더 많은 열을 외부로 효율적으로 방출할 수 있는 방열 능력향상에 대한 필요성으로 새로운 열제어 물질에 대한 연구가 진행 중이다. 특히, 탄소 복합재는 일반적으로 열전도가 매우 높고, 가볍고, 기계적 강성에 좋은 특성이 있어 차세대 열제어를 위한 물질로 많은 연구가 진행되고 있다. 본 논문에서는 차세대 탄소 복합재인, APG(Annealed Pyrolytic Graphite)와 탄소-탄소 복합재(carbon-carbon composites)를 이용하여 통신패널의 열제어를 수행하는 경우와 기존의 열제어 방식과의 차이를 수치적으로 비교하였다.

1MHz 신호 대역폭출 갖는 12-비트 Sigma-Delta 변조기의 비이상성에 대한 조사 (Investigation on the Nonideality of 12-Bit Sigma-Delta Modulator with a Signal Bandwidth of 1 MHz)

  • 최경진;조성익;신홍규
    • 한국통신학회논문지
    • /
    • 제26권11A호
    • /
    • pp.1812-1819
    • /
    • 2001
  • 본 논문에서는 OSR=25에서 1 [MHz] 신호 대역폭, 12-비트 해상도를 만족하는 SOSOC $\Sigma$-Δ길 변조기 설계를 위하여 아날로그 비이상성 허용범위를 조사하였다. 공급전압 3.3 [V]에서 사양을 만족하는 $\Sigma$-Δ 변조기 설계를 위하여 우선 저전압에 적합한 SOSOC $\Sigma$-Δ 변조기 모델과 이득계수를 구하였다. 그리고 아날로그 비이상성인 증폭기 유한한 이득, SR, 폐루프 극점, 스위치 ON 저항 그리고 캐패시터 부정합과 같은 $\Sigma$-Δ 변조기의 성능 저하 요인들을 이상적인 $\Sigma$-Δ 변조기 모델에 첨가하여 $\Sigma$-Δ 변조기의 성능 예측과 비 이상성의 허용범위를 규정하였다. 이를 토대로 사양을 만족하는 $\Sigma$-Δ 변조기 설계 시 $\Sigma$-Δ 변조기를 구성하는 회로의 사양에 대한 지침과 $\Sigma$-Δ 변조기의 성능을 예측 할 수 있다.

  • PDF

Antioxidant and Antimicrobial Activities of Camellia Oleifera Seed Oils

  • Zhou, Qing-Fen;Jia, Xue-Jing;Li, Qian-Qian;Yang, Rui-Wu;Zhang, Li;Zhou, Yong-Hong;Ding, Chun-Bang
    • Journal of Applied Biological Chemistry
    • /
    • 제57권2호
    • /
    • pp.123-129
    • /
    • 2014
  • The antioxidant and antimicrobial activities of Camellia oleifera seed oil were studied. Four kinds of seed oil samples were prepared, crude oil and refined oil, extracted by cold pressing method (CPC, CPR), and organic solvent extraction (OSC, OSR). Antioxidant activity analysis was measured in 2,2-azinobis (3-ethylbenzothiazoline-6-sulfonic acid)-diammonium salt, ferric reducing Ability of Plasma, and 2,2-diphenyl-1-picrylhydrazyl assays. Besides, the percentage of inhibition of red blood cells hemolysis induced by 2,2'-azobis(2-amidnopropane) dihydrochlorid, the lag time of LDL conjugated dienes formation in vitro, and the inhibitors of loss in tryptophan fluorescence were all used to estimate the antioxidant activity of the samples. The total phenolic contents (TPC) were detemined by Folin-Ciocalteu method. The TPC of the C. oleifera seed oils can be arranged in descending order: CPC ($1.9172{\mu}g/mL$) > OSC ($1.5218{\mu}g/mL$) > CPR ($1.0611{\mu}g/mL$) > OSR ($0.6782{\mu}g/mL$). And the oils were investigated for activity against Escherichia coli, Bacillus subtilis, Saccharomyces cerevisiae and Aspergillus niger. The results showed the antioxidant activity of crude oil by cold pressing method was stronger than others, and all oils did inhibit activity of the top three bacteria expert A. niger. The further significance of the study contributes to measure the antioxidant and antimicrobial activity of the potential health benefits by the different methods of preparation and the oil of C. oleifera seeds acting as free radical scavenger, pharmaceuticals and preservatives may offer some information in medicine and cosmetic not just in food field.

저잡음 CMOS 이미지 센서를 위한 10㎛ 컬럼 폭을 가지는 단일 비트 2차 델타 시그마 모듈레이터 (A Single-Bit 2nd-Order Delta-Sigma Modulator with 10-㎛ Column-Pitch for a Low Noise CMOS Image Sensor)

  • 권민우;천지민
    • 한국정보전자통신기술학회논문지
    • /
    • 제13권1호
    • /
    • pp.8-16
    • /
    • 2020
  • 본 논문에서는 polymerase chain reaction (PCR) 응용에 적합한 저잡음 CMOS 이미지 센서에 사용되는 컬럼-패러럴 analog-to-digital converter (ADC) 어레이를 위한 cascaded-of-integrator feedforward (CIFF) 구조의 단일 비트 2차 델타-시그마 모듈레이터를 제안하였다. 제안된 모듈레이터는 CMOS 이미지 센서에 입사된 빛의 신호에 해당하는 픽셀 출력 전압을 디지털 신호로 변환시키는 컬럼-패러럴 ADC 어레이를 위해 하나의 픽셀 폭과 동일한 10㎛ 컬럼 폭 내에 2개의 스위치드 커패시터 적분기와 단일 비트 비교기로 구현하였다. 또한, 모든 컬럼의 모듈레이터를 동시에 구동하기 위한 주변 회로인 비중첩 클록 발생기 및 바이어스 회로를 구성하였다. 제안된 델타-시그마 모듈레이터는 110nm CMOS 공정으로 구현하였으며 12kHz 대역폭에 대해 418의 oversampling ratio (OSR)로 88.1dB의 signal-to-noise-and-distortion ratio (SNDR), 88.6dB의 spurious-free dynamic range (SFDR) 및 14.3비트의 effective-number-of-bits (ENOB)을 달성하였다. 델타 시그마 모듈레이터의 면적 및 전력 소비는 각각 970×10 ㎛2 및 248㎼이다.

고속 고성능 시그마-델타 ADC를 위한 최소왜곡 데시메이션 필터의 설계 및 분석 (Design and Analysis of Decimation Filers with Minimal Distortion for a High Speed High Performance Sigma-Delta ADC)

  • 강호진;김형원
    • 한국정보통신학회논문지
    • /
    • 제19권11호
    • /
    • pp.2649-2655
    • /
    • 2015
  • 오버샘플링 방식을 기본으로 하는 시그마-델타 ADC는 고해상도를 구현할 수 있는 반면 고속 동작 시에는 높은 Signal to Noise and Distortion Ratio (SNDR) 성능을 달성하기 어려운 특성이 있다. 본 논문에서는 고속 동작 시에도 시그마-델타 ADC의 높은 SNDR 제공을 위한 데시메이션 필터의 설계 및 구현을 보인다. 이 데시메이션 필터는 통과 대역 내에서 신호의 왜곡을 최소화하기 위해 Butterworth 구조로 구성 하였다. 성능을 검증하기 위해 1-bit, 3차, OSR=64인 시그마-델타 모듈레이터에 제안된 데시메이션 필터를 적용하여 실험을 하였다. 시뮬레이션 실험을 통해 기존에 널리 쓰이던 CIC(cascaded integrator-comb) 방식의 데시메이션 필터 대비 제안된 Butterworth 구조의 데시메이션 필터가 매우 낮은 통과대역 왜곡을 가지며 따라서 높은 SNDR을 제공한다는 결과를 보인다.

국내 GNSS 오차 성분별 공간 상관성 및 선형 모델링 특성 분석 (Analysis of Spatial Correlation and Linear Modeling of GNSS Error Components in South Korea)

  • 김성익;이예빈;조용래;차윤호;박병운;박슬기;박상현
    • Journal of Positioning, Navigation, and Timing
    • /
    • 제13권3호
    • /
    • pp.221-235
    • /
    • 2024
  • Errors included in Global Navigation Satellite System (GNSS) measurements degrade the performance of user position estimation but can be mitigated by spatial correlation properties. Augmentation systems providing correction data can be broadly categorized into State Space Representation (SSR) and Observation Space Representation (OSR) methods. The satellite-based cm-level augmentation service based on the SSR broadcasts correction data via satellite signals, unlike the traditional Real-Time Kinematic (RTK) and Network RTK methods, which use OSR. To provide a large amount of correction data via the limited bandwidth of the satellite communication, efficient message structure design considering service area, correction generation, and broadcast intervals is necessary. For systematic message design, it is necessary to analyze the influence of error components included in GNSS measurements. In this study, errors in satellite orbits, satellite clocks for GPS, Galileo, BeiDou, and QZSS satellite constellations ionospheric and tropospheric delays over one year were analyzed, and their spatial decorrelations and linear modeling characteristics were examined.

DWA알고리즘을 적용한 Zero-IF 수신기용 2차 3비트 델타-시그마 변조기 (2nd-Order 3-Bit Delta-Sigma Modulator For Zero-IF Receivers using DWA algorithm)

  • 김희준;이승진;최치영;최평
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2003년도 학술회의 논문집 정보 및 제어부문 A
    • /
    • pp.75-78
    • /
    • 2003
  • In this paper, a second-order 3-bit DSM using DWA(Data Weighted Averaging) algorithm is designed for bluetooth Zero-IF Receiver. The designed circuit has two integrators using a designed OTA, nonoverlapping two-phase clerk generator, 3-bit A/D converter, DWA algorithm and 3-bit D/A converter An ideal model of second-order lowpass DSM with a 3-bit quantizer was configured by using MATLAB, and each coefficients and design specification of each blocks were determined to have 10-bit resolution in 1MHz channel bandwidth. The designed second-order 3-blt lowpass DSM has maximum SNR of 74dB and power consumption is 50mW at 3.3V.

  • PDF

광 대역 통과 특성을 갖는 시그마 델타 모듈레이터 설계 (Design of a Broad Band-Pass Sigma-Delta Modulator)

  • 김태웅;황인석
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2008년도 하계종합학술대회
    • /
    • pp.437-438
    • /
    • 2008
  • This paper proposes a 8th-order single loop band-pass sigma-delta modulator that satisfies a wide bandwidth of 6MHz, which is required for a HDTV application. The proposed architecture is based on a simple analog structure that enlarges the noise shaping with a low OSR. In addition, a feedforward scheme is used to relax op-amp performance requirements. The proposed modulator has been simulated using the 0.18um 1.8v TSMC technology. The simulation results show that the bandwidth is 6MHz and SNQR is 70dB.

  • PDF

내장 필터를 갖는 15b 고해상도 혼합형 A/D 변환기 (A 15b High Resolution Hybrid A/D Converter with On-Chip Filter)

  • 안경찬;임신일
    • 센서학회지
    • /
    • 제26권5호
    • /
    • pp.348-352
    • /
    • 2017
  • In this paper, we propose a high resolution A/D converter for a sensor interface that processes low frequency AC signals. A 6b SAR ADC with low power consumption and a 11b incremental ADC with high resolution are combined together to perform 15b resolution. Conventional hybrid ADC has a disadvantage that it can convert t only DC signal, but in this paper, it is possible to convert data to AC signal by increasing input range of incremental ADC. The decimation filter is implemented on-chip. The designed Hybrid ADC operates at supply voltage of 1.8V and consumes the current of 6.98uA. The OSR (oversampling ratio) is 90. And SFDR, SNDR, ENOB and FoMs are 96.59dB, 88.47dB, 14.4-bit and 139.5dB, respectively.