• 제목/요약/키워드: OCXO(Oven controlled crystal oscillator)

검색결과 6건 처리시간 0.022초

온도 센서 위치에 의한 OCXO의 특성 변화와 주파수 보정 방법 연구 (A study on the change of characteristics and frequency correction method of OCXO by temperature sensor position)

  • 조규필;이영순
    • 한국인터넷방송통신학회논문지
    • /
    • 제20권6호
    • /
    • pp.129-135
    • /
    • 2020
  • 본 연구는 10MHz SC-CUT 크리스탈을 이용한 오븐제어수정발진기(이하 OCXO)의 온도센서 위치에 의한 특성 변화와 주파수 보정방법에 관한 것이다. 기존의 고정밀 10MHz OCXO의 제작 방법은 여러 가지가 있지만, 본 연구에서는 온도센서의 위치를 조정하는 것만으로도 외부 온도 변화에 대한 주파수 안정도 특성이 향상될 수 있다는 것을 보여준다. OCXO의 주파수 특성에 영향을 주는 인자로는 크리스탈에 전달되는 온도, 크리스탈에 인가되는 전압, 발진회로를 구성하는 캐패시턴트 등이 있다. 이러한 인자들에 의한 주파수 변화량을 측정하고 온도 변곡점 측정과 캐패시터 값의 변화를 통하여 OCXO 출력주파수의 보정값 변화를 알아보았다.

위성 DMB용 중계기(Gap Filler)의 TDM-CDM변환부 클럭 생성 방안 연구 (A Clock Generation Scheme for TDM-CDM Converter in Gap Filler for the Satellite DMB Systems)

  • 김종훈
    • 대한전자공학회논문지TC
    • /
    • 제44권1호
    • /
    • pp.93-97
    • /
    • 2007
  • 본 논문에서는 위성 DMB용 Gap Filler의 TDM-CDM변환부를 위한 클럭 생성 방안을 제안하였다. 제안된 방식은 위성으로 부터 수신되는 Ku band(12.2GHz) 대역의 TDM신호에서 복조된 프레임 동기 신호를 기반으로 신호 변환 시스템의 클럭을 공급하는 VCXO(Voltage Controlled Crystal Oscillator)를 제어하여 신호 변환부의 클럭 및 데이터 동기를 제공한다. 기존의 일반적인 클럭 동기 방식과 같은 별도의 PLL을 구성할 필요 없이 Gap Filler의 디지털 신호 변환부에 사용되는 FPGA내부에 간단히 구현될 수 있으며, 주파수 오차범위를 측정 제어할 수 있는 기능을 포함하고 있어 안정도가 높은 OCXO(Oven Controlled Crystal Oscillator)를 사용할 경우 RF부에 필요한 LO( Local Oscillator)를 위한 기준 클럭으로 사용될 수 있다.

Ka-band 위성 중계기용 저위상잡음 국부발진기의 설계 및 제작 (Design of Local Oscillator with Low Phase Noise for Ka-band Satellite Transponder)

  • 류근관;이문규;염인복;이성팔
    • 한국전자파학회논문지
    • /
    • 제13권6호
    • /
    • pp.552-559
    • /
    • 2002
  • 본 논문에서 는 Ka-band 위 성 중계 기용 국부발진기 의 EM(Engineering Model)을 설계 및 제작하였다. 루프 대역 밖의 위상잡음을 개선하기 위해서 고임피던스 변환기를 이용한 낮은 위상잡음의 전압제어 발진기를 설계하고 샘플링위상비교기(Sampling Phase Detector)를 사용하여 전압제어 발진기를 고안정의 OCXO(Oven Controlled Crystal Oscillator)에 위상 고정시킴으로써 루프 대역 내의 위상잡음을 개선하였다. 개발된 국부발진기는 43.83 dBc 이상의 고조파 억압특성을 가지고 있으며 공급전력은 15 V, 160 mA를 필요로 한다. 위상잡음은 -102.5 dBc/Hz @10 KHz와 -104.0 dBc/Hz @100 KHz의 특성을 나타내며 출력전력은 -20 - +7$0^{\circ}C$의 온도 범위에서 13.50 dBm$\pm$0.33 dB의 특성을 얻었다.

A Design of LORAN Disciplined Oscillator

  • Hwang, Sang-Wook;Choi, Yun Sub;Yeo, Sang-Rae;Park, Chansik;Yang, Sung-Hoon;Lee, Sang Jeong
    • Journal of Positioning, Navigation, and Timing
    • /
    • 제2권1호
    • /
    • pp.75-80
    • /
    • 2013
  • This article presents the design of long range navigation (LORAN)-disciplined oscillator (LDO), employing the timing information of the LORAN system, which was developed as a backup system that corrects the vulnerability of the global positioning system (GPS)-based timing information utilization. The LDO designed on the basis of hardware generates a timing source synchronized with reference to the timing information of the LORAN-C receiver. As for the LDO-based timing information measurement, the Kalman filter was applied to estimate the measurement of which variance was minimized so that the stability performance could be improved. The oven-controlled crystal oscillator (OCXO) was employed as the local oscillator of the LDO. The controller was operated by digital proportional-integral-derivative (PID) controlling method. The LDO performance evaluation environment that takes into account the additional secondary factor (ASF) of the LORAN signals allows for the relative ASF observation and data collection using the coordinated universal time (UTC). The collected observation data are used to analyze the effect of ASF on propagation delay. The LDO stability performance was presented by the results of the LDO frequency measurements from which the ASF was excluded.

UFIR 필터 Ladder 알고리즘 이용 GPS Holdover 성능 추정 (Estimation of GPS Holdover Performance with Ladder Algorithm Used for an UFIR Filter)

  • 이영규;양성훈;이창복;허문범
    • 제어로봇시스템학회논문지
    • /
    • 제21권7호
    • /
    • pp.669-676
    • /
    • 2015
  • In this paper, we described the simulation results of the phase offset performance of a clock in holdover mode which was normally operated in GPS Disciplined Oscillator (GPSDO). In the TIE model, we included the time error term caused by environmental temperature variation because one of the most important parameters of clock phase error is the frequency offset and drift caused by the variation of temperature. For the simulation, we employed Maximum Time Interval Error (MTIE) for the performance evaluation when the frequency offset and drift are estimated by using an Unbiased Finite Impulse Response (UFIR) filter with ladder algorithm. We assumed that the noise in the GPS measurement is white Gaussian with zero mean and 1 ns standard deviation, and temperature linearly varies with a slope of $1{^{\circ}C}$ per hour. From the simulation results, the followings were observed. First, with the estimation error of temperature of less than 3 % and the temperature compensation period of less than 900 seconds, the requirement of CDMA2000 phase synchronization under 10 us could be achieved for more than 40,000 seconds holdover time if we employ an OCXO (Oven Controlled Crystal Oscillator) clock. Second, in order to achieve the requirement of LTE-TDD under 1.5 us for more than 10,000 seconds holdover time, below 3 % estimation error and 500 seconds should be retained if a Rubidium clock is adopted.

정밀 시각 프로토콜 동기 성능 평가 (Evaluation of Synchronization Performance with PTP)

  • 이영규;양성훈;이창복;이종구;박영미;이문석
    • 제어로봇시스템학회논문지
    • /
    • 제20권6호
    • /
    • pp.669-675
    • /
    • 2014
  • In this paper, we described the investigated theoretical time synchronization performances and experiment results obtained by commercially provided PTP (Precise Time Protocol) modules when the time of a slave clock is synchronized to the master clock. In the case of the theoretical performance analysis, we investigated 3 types of clock levels such as Crystal Oscillator (XO), TCXO (Temperature Compensated XO) and OCXO (Oven Controlled XO). From the analysis, it was observed that the synchronization performance is greatly influenced by the synchronization period and the required performance under 1 us can be achieved by using XO level clocks when the synchronization period is less than 2 seconds and the uncertainty of the propagation delay is under 100 ns. For the experiments using commercial PTP modules, the synchronization performance was investigated for direct, through 1 hub and through 2 hubs connections between the master clock and the slave clock. From the experiment results, we observed that time synchronization under 90 ns with 1,000 seconds observation interval can be achieved in the case of direct connection.