• 제목/요약/키워드: NoC architecture

검색결과 196건 처리시간 0.024초

하이브리드 광학 네트워크-온-칩에서 병렬 라우팅에 관한 연구 (A Study on the Parallel Routing in Hybrid Optical Networks-on-Chip)

  • 서정택;황용중;한태희
    • 대한전자공학회논문지SD
    • /
    • 제48권8호
    • /
    • pp.25-32
    • /
    • 2011
  • 네트워크-온-칩(Networks-on-Chip, NoC)은 고도로 복잡해지고 있는 다중 프로세서 시스템-온-칩(Multi-Processor System-on-chip, MPSoC)에서의 버스 트래픽 문제를 해결할 핵심기술이나 전통적인 전기적 상호 연결 구조로는 머지않아 대역폭 및 전력소비 등의 한계에 직면할 것으로 예상된다. 이러한 문제를 해결하기 위해 광학적 상호연결과 전기적 상호연결을 같이 사용하는 하이브리드 광학 NoC기술이 최근 활발히 연구되고 있다. 대부분의 하이브리드 광학 NoC에서 전기적인 연결은 웜홀 스위칭(Wormhole switching)과 deterministic 알고리즘인 X-Y 라우팅 알고리즘을 사용하며, 광학적 버스 기반 데이터 전송을 위한 경로 설정 및 광학 라우터 설정을 한다. 광학적 연결에서는 서킷 스위칭(Circuit switching) 방식을 사용하며, 미리 설정된 경로 및 라우터를 이용하여 payload 데이터만 전송을 하게 된다. 그러나 기존에 발표된 하이브리드 광학 NoC같은 경우에는 한 번에 하나의 경로에서만 데이터를 전송 할 수 있다는 단점을 가지고 있어 성능 향상에 한계가 있다. 본 논문에서는 하이브리드 광학 NoC에서 동시에 여러 경로를 이용하여 데이터를 전송하기 위해 전기적인 연결에서 서킷 스위칭 방식과 적응적(adaptive) 알고리즘을 이용하는 새로운 라우팅 알고리즘을 제안하며, 적응적 알고리즘의 문제점인 livelock을 제거할 수 있는 방법 또한 제안한다. 모의실험은 전기적인 NoC, 그리고 웜홀 스위칭 방식의 기존 하이브리드 광학 NoC와 비교 수행 하였다. 그 결과 제안된 방식은 기존 하이브리드 광학 NoC에 비해 60%의 throughput 증가, 그리고 전기적 NoC와 비교했을 때 65%의 전력 감소를 보였다.

Test Scheduling of NoC-Based SoCs Using Multiple Test Clocks

  • Ahn, Jin-Ho;Kang, Sung-Ho
    • ETRI Journal
    • /
    • 제28권4호
    • /
    • pp.475-485
    • /
    • 2006
  • Network-on-chip (NoC) is an emerging design paradigm intended to cope with future systems-on-chips (SoCs) containing numerous built-in cores. Since NoCs have some outstanding features regarding design complexity, timing, scalability, power dissipation and so on, widespread interest in this novel paradigm is likely to grow. The test strategy is a significant factor in the practicality and feasibility of NoC-based SoCs. Among the existing test issues for NoC-based SoCs, test access mechanism architecture and test scheduling particularly dominate the overall test performance. In this paper, we propose an efficient NoC-based SoC test scheduling algorithm based on a rectangle packing approach used for current SoC tests. In order to adopt the rectangle packing solution, we designed specific methods and configurations for testing NoC-based SoCs, such as test packet routing, test pattern generation, and absorption. Furthermore, we extended and improved the proposed algorithm using multiple test clocks. Experimental results using some ITC'02 benchmark circuits show that the proposed algorithm can reduce the overall test time by up to 55%, and 20% on average compared with previous works. In addition, the computation time of the algorithm is less than one second in most cases. Consequently, we expect the proposed scheduling algorithm to be a promising and competitive method for testing NoC-based SoCs.

  • PDF

SoC를 위한 새로운 플라잉 마스터 버스 아키텍쳐 구조의 제안과 검증 (Proposal of a Novel Flying Master Bus Architecture For System On a Chip and Its Evaluation)

  • 이국표;강성준;윤영섭
    • 대한전자공학회논문지SD
    • /
    • 제47권1호
    • /
    • pp.69-78
    • /
    • 2010
  • 고성능의 SoC를 구현하기 위해서, 우리는 버스 프로토콜과 상관없이 선택된 슬레이브에 직접 액세스하는 특별하게 정의된 마스터인 플라잉 마스터 버스 아키텍쳐 구조를 제안한다. 제안한 버스 아키텍쳐는 베릴로그와 하이닉스 0.18um 공정을 디자인 맵핑하여 실행하였다. 마스터와 슬레이브 래퍼는 150여개의 로직 게이트 카운트를 가지기 때문에, SoC 디자인에 있어서 모듈의 고유 영역인 면적용적은 여전히 고려해야 한다. TLM 성능분석 시뮬레이션을 통해 제안한 아키텍쳐가 기존의 버스아키텍쳐와 비교해서 트랜잭션 사이클이 25~40%, 버스 효율성이 43~60% 증가하였고, 요청 사이클이 43~77% 감소하였다. 결론적으로, 우리가 제안한 플라잉 마스터 버스 아키텍쳐 구조는 성능과 효율성의 측면에서 버스 아키텍쳐 분야를 선도할 주요 후보중 하나라고 여겨진다.

Converting Interfaces on Application-specific Network-on-chip

  • Han, Kyuseung;Lee, Jae-Jin;Lee, Woojoo
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제17권4호
    • /
    • pp.505-513
    • /
    • 2017
  • As mobile systems are performing various functionality in the IoT (Internet of Things) era, network-on-chip (NoC) plays a pivotal role to support communication between the tens and in the future potentially hundreds of interacting modules in system-on-chips (SoCs). Owing to intensive research efforts more than a decade, NoCs are now widely adopted in various SoC designs. Especially, studies on application-specific NoCs (ASNoCs) that consider the heterogeneous nature of modern SoCs contribute a significant share to use of NoCs in actual SoCs, i.e., ASNoC connects non-uniform processing units, memory, and other intellectual properties (IPs) using flexible router positions and communication paths. Although it is not difficult to find the prior works on ASNoC synthesis and optimization, little research has addressed the issues how to convert different protocols and data widths to make a NoC compatible with various IPs. Thus, in this paper, we address important issues on ASNoC implementation to support and convert multiple interfaces. Based on the in-depth discussions, we finally introduce our FPGA-proven full-custom ASNoC.

朝鮮時代 齊室空間의 立地 및 空間構成特性 分析 - 慶尙南.北道를 中心으로 - (A Study ion the Location and the Spacial Compositional Characteristics of Jaesil in Chosun Dynasty)

  • 이정;이현택
    • 한국조경학회지
    • /
    • 제25권3호
    • /
    • pp.186-198
    • /
    • 1997
  • Although Jaesil are historical products which is related to our traditional culture, they have not been studied extensively. This study deals with the location and the spacial compositional characteristics of Jaesil, a traditional building special functions in culture. The summarized results are as follows : 1) Jaesil wee constructed in 15c~20c. Jaesil in Kyungpook province were built by the intelligent classes in 17c~18c, while Jaesil in Kyungnam province were built by the rich farmer classes with economic power in 19c~20c. 2) The functions of Jaesil were the following : It was used for the purpose of worship, school, temple. The main function in Kyungpook province was worship, while the main functions in Kyungnam province were worship and school. 3) The relationship between Jaesil and villages were as follows : Jaesil in Kyungpook were located in the mountains apart from villages and their main elements of landscape were valleys or rivers . While Jaesil in Kyungnam was located in the residental spaces and their main elements of landscape were an artificial pond or no water landscape. 4) The plane form of Jaesil, Which was constructed specially 'The ㅁtype' of Jaesil were common in Kyungpook province and tis type expresses the enclosure and centrifugal force. While 'The 一type and 二type' were common in Kyungnam, and this types expresses the poenness and practicality.

  • PDF

비목나무의 서울 지방 생육 가능성에 관한 연구 (A study on the growth potential of lindera erythrocarpa makino in Seoul regions)

  • 이동철;심경구;서병기
    • 한국조경학회지
    • /
    • 제23권3호
    • /
    • pp.106-112
    • /
    • 1995
  • This study was conducted to investigate the environmental factors of habitat of Lindera erythrocarpa and to test seedling growth of the plant transplanted in a field of Sung Kyun Kwan Univ. in Suwon, Kyungkido. The results were as follows ; 1. The wild lindera erythrocarpa was growing in Mt. Kwan whose January average temperature was -3.4$^{\circ}C$, and minimum average temperature was -14.8$^{\circ}C$ in January. It was also growing in Mt. Suri whose daily minimum temperature is 3.4$^{\circ}C$ lower than that of Seoul. Therefore, there was no problem for Lindera erythrocarpa to grow in Seoul regions in terms of winter coldness. 2. The growth of seedlings of Lindera erythrocarpa transplanted in a field of Sung Kyun Kwan Univ. in Suwon, Kyunkido in 1990 showed that average height of the tree was 1.64m, average diameter of root was 2.44cm, and that average width of crown was 1m. Therefore, there was no problem for Lindera erythrocarpa to grow under winter coldness in Suwon area.

  • PDF

데이터 압축을 이용한 고성능 NoC 구조 (A High Performance NoC Architecture Using Data Compression)

  • 김홍식;김현진;홍원기;강성호
    • 대한임베디드공학회논문지
    • /
    • 제5권1호
    • /
    • pp.1-6
    • /
    • 2010
  • 본 논문에서는 네트워크 온 칩(NoC: network on chip) 구조에서의 내부 데이터 통신의 성능을 최적화 할 수 있는 새로운 온 칩 네트워크 인터페이스 구조를 제안하였다. 제안하는 NoC 구조는 기본적으로 하드웨어 면적을 줄이기 위하여 XY 라우팅 알고리듬을 기반으로 구현되었으며, 전달되는 패킷의 크기 또는 플릿의 개수를 최소화하기 위하여 Golomb-Rice 인코딩/디코딩 알고리듬에 기반을 둔 하드웨어 압축기/해제기를 이용하여 통신되는 데이터의 양을 크게 줄임으로써 네트워크 지연시간을 최소화 할 수 있는 새로운 구조를 제안하였다. 즉 전송될 데이터는 전송자(sender)의 네트워크 인터페이스에서 내장된 하드웨어 인코더를 통해 압축된 형태로 패킷의 개수를 최소화하여 온 칩 네트워크상의 데이터를 업로드하게 된다. 이러한 압축된 데이터가 리시버(receiver)에 도착하면, 하드웨어 디코더를 통해서 원래의 데이터로 복원된다. 사이클 수준의 시뮬레이터를 통하여 제안된 라우터 구조가 온 칩 시스템의 네트워크 지연시간을 크게 줄일 수 있음을 증명하였다.

C2 스타일의 아키텍쳐 기술을 지원하는 ADL 지원도구의 개발 (Development of an ADL tool set that supports the description of C2-style architecture)

  • 신동익;노성환;최재각;전태웅;이승연
    • 정보처리학회논문지D
    • /
    • 제8D권6호
    • /
    • pp.645-656
    • /
    • 2001
  • 최근, 소프트웨어의 재사용성, 생산성, 그리고 품질을 높이기 위한 방법으로서 컴포넌트 기반의 소프트웨어 개발(CBD:Component-Based Development) 방식이 빠르게 확산되고 있다. CBD를 효과적으로 수행하기 위해서는 응용 컴포넌트들이 서로 정확하게 결합하여 작동할 수 있는 아키텍쳐를 기반으로 하여 컴포넌트의 생성과 합성 작업이 이루어질 수 있어야 한다. 소프트웨어 아키텍쳐는 아키텍쳐 기술 언어(ADL:Architecture Description Language)를 사용하여 기술되어야 정확하고 엄밀한 아키텍쳐 모델링이 가능하다. 본 논문에서는 도메인 아키텍쳐 기반의 CBD에 효과적으로 사용될 수 있는 ADL 지원도구의 시스템 아키텍쳐를 제안하고, 제안한 시스템 아키텍쳐의 각 구성 요소들에 대하여 기술한다. 그리고 C2 스타일의 아키텍쳐 기술을 지원하는 UCI(University of California in Irvine)의 C2SADL을 변경하여 재정의한 ADL과 지원도구로서 개발 중인 ADL 지원도구의 설계 및 구현 방법을 기술한다. 본 연구팀이 개발 중인 ADL 지원도구는 본 논문에서 제안한 ADL 지원도구의 시스템 아키텍쳐의 일부 구성 요소들을 구현한다.

  • PDF

Rectangle Packing 방식 기반 NoC 테스트 스케쥴링 (NoC Test Scheduling Based on a Rectangle Packing Algorithm)

  • 안진호;김근배;강성호
    • 대한전자공학회논문지SD
    • /
    • 제43권1호
    • /
    • pp.71-78
    • /
    • 2006
  • NoC 테스트는 온칩네트워크를 TAM으로 재사용하기 때문에 SoC 구조 기반의 여러 테스트 기법을 그대로 사용할 수가 없다. 본 논문에서는 네트워크 기반 TAM의 문제점을 크게 감소시킨 새로운 형태의 NoC 테스트 플랫폼을 소개하며 이를 이용한 NoC 테스트 스케줄링 알고리즘을 제안한다. 제안한 알고리즘은 SoC 테스트 용도로 개발된 rectangle packing 방식을 기반으로 효율적이고 체계적인 테스트 스케줄링이 가능하게 한다. ITC'02 벤치회로를 이용한 실험 결과 제안한 방법이 기존 방법에 비해 최대 $55\%$까지 테스트 시간을 줄일 수 있음을 확인하였다.

Dendrobium nobile 'Hamana Lake Dream' × 'No.55'의 기내 줄기삽목에 미치는 배지의 종류와 온도의 영향 (Effects of Media and Temperatures on Micro Stem Cutting of Dendrobium nobile 'Hamana Lake Dream' × 'No. 55' in Vitro)

  • 윤진영;남유경;이종석;김현진
    • 농업생명과학연구
    • /
    • 제44권3호
    • /
    • pp.23-30
    • /
    • 2010
  • 본 실험은 Dendrobium nobile 계통의 교잡종인 'Hamana Lake Dream' ${\times}$ 'No. 55' 유묘의 기내삽목 시 증식 및 생육에 알맞은 배지와 배양조건을 구명하고자 실시하였다. Hyponex배지보다 MS배지에서 생장이 잘되었는데 MS배지에 활성탄을 0.1과 1.0g/L 수준에서 첨가했을 때 줄기수와 엽장, 근수, 생체중이 양호 하였으나 2.0g/L이상에서는 감소하였으나 통계적 유의성은 없었다. MS배지에 agar, sucrose, peptone, gelite 를 농도별로 첨가한 실험에서는 agar 5g/L 첨가 시 줄기 길이와 엽폭, 생체중의 값이 높았고, 절간장과 근수는 sucrose 40g/L을 첨가했을 때 효과적이었다. 또한 줄기수와 엽수는 peptone 1g/L에서 효과적이었으나 gelite는 모든 농도에서 대조구에 비해 저조하였다. 기내삽목 시 배양온도는 $28^{\circ}C$가 알맞았고 동일한 온도조건에서는 MS배지가 Hyponex배지보다 더 효과적이었다. 또한 sucrose 농도별 실험에서는 $28^{\circ}C$에서 40 g/L를 첨가하는 것이 좋았다.