• 제목/요약/키워드: Multi-chip System

검색결과 245건 처리시간 0.033초

위성 DMB용 탭 선택적 칩 등화 수신기 (Chip Equalizer using Tap Selection Algorithm for Satellite Digital Multimedia Broadcasting (DMB))

  • 이상준;이군섭;이동학;유재황;서종수;변정호
    • 방송공학회논문지
    • /
    • 제11권3호
    • /
    • pp.302-310
    • /
    • 2006
  • 국내 위성 디지털 멀티미디어 방송 (DMB : Digital Multimedia Broadcasting)의 전송 표준방식은 DS-CDM-QPSK 방식으로 위성중계기와 지상중계기 (Gap-filler)를 통하여 다채널 고품질의 멀티미디어 방송 서비스를 제공할 수 있다. 그러나 다중 경로 페이딩 채널 환경에서는 방송 채널을 식별하는 Walsh 부호간의 직교성이 상실되고 다중 채널 간섭 (MCI : Multi-channel Interference)이 증가하여 수신 성능이 저하된다. 본 논문에서는 위성 DMB의 수신 성능을 향상시키기 위해 탭 선택 알고리즘을 사용한 칩 등화 수신기를 제안하고 기존의 Rake 수신기와 수신 성능을 비교 분석한다.

Advanced Mobile Display System Architecture

  • Kim, Chang-Sun;Kwon, Oh-Kyong
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2005년도 International Meeting on Information Displayvol.II
    • /
    • pp.850-853
    • /
    • 2005
  • This paper presents issues of display hardware architecture, relating to memory, display driver IC architecture, and chip-to-chip interface. To achieve a low power and low cost mobile phone, not only the display architecture must be carefully selected, but also the driver-ICs optimized to accommodate the different modes of operation found in typical handheld devices. The technique of forming a photo sensor in each pixel using TFT and display module architecture are developed to add multi functions in display such as fingerprint recognition, image scanning, and integrated touch screen. Detailed architectures of IC partitioning, high-speed serial interface, D/A converter, and multi functions such as fingerprint recognition and image scanning using photo sensors are important to a power optimized system.

  • PDF

SCATOMi : Scheduling Driven Circuit Partitioning Algorithm for Multiple FPGAs using Time-multiplexed, Off-chip, Multicasting Interconnection Architecture

  • Young-Su kwon;Kyung, Chong-Min
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2003년도 하계종합학술대회 논문집 II
    • /
    • pp.823-826
    • /
    • 2003
  • FPGA-based logic emulator with lane gate capacity generally comprises a large number of FPGAs connected in mesh or crossbar topology. However, gate utilization of FPGAs and speed of emulation are limited by the number of signal pins among FPGAs and the interconnection architecture of the logic emulator. The time-multiplexing of interconnection wires is required for multi-FPGA system incorporating several state-of-the-art FPGAs. This paper proposes a circuit partitioning algorithm called SCATOMi(SCheduling driven Algorithm for TOMi)for multi-FPGA system incorporating four to eight FPGAs where FPGAs are interconnected through TOMi(Time-multiplexed, Off-chip, Multicasting interconnection). SCATOMi improves the performance of TOMi architecture by limiting the number of inter-FPGA signal transfers on the critical path and considering the scheduling of inter-FPGA signal transfers. The performance of the partitioning result of SCATOMi is 5.5 times faster than traditional partitioning algorithms. Architecture comparison show that the pin count is reduced to 15.2%-81.3% while the critical path delay is reduced to 46.1%-67.6% compared to traditional architectures.

  • PDF

영상처리용 16개의 처리기를 위한 다중접근기억장치 및 병렬처리기의 칩 설계 (Design to Chip with Multi-Access Memory System and Parallel Processor for 16 Processing Elements of Image Processing Purpose)

  • 임재호;박성미;박종원
    • 한국멀티미디어학회논문지
    • /
    • 제14권11호
    • /
    • pp.1401-1408
    • /
    • 2011
  • 본 논문에서는 영상처리용 16개의 처리기를 위한 다중접근기억장치(Multi-Access Memory System) 및 병렬처리기의 칩을 설계하였다. 다중접근기억장치는 병렬접근 메모리 시스템의 한 종류로서 영상의 픽셀 데이터값에 8가지 타입으로 동시 접근이 가능하다. 또한 일정한 간격을 두고 픽셀 데이터값에 접근하는 것이 가능하다. 다중접근기억장치가 내장된 병렬처리기는 실제로 2003년에 구현되어진 적이 있다. 하지만 고해상도 영상을 실시간으로 처리하기에는 그 성능이 미치지 못하였다. 이에 본 논문에서는 이전의 시스템의 메모리 모듈(Memory Module)과 처리기(Processing Element)를 추가 확장하여 보다 개선된 병렬처리 시스템을 설계하였다. 이 시스템은 이전의 시스템보다는 3배, 시리얼 시스템보다는 6배 빠른 속도로 모폴로지컬 클로징(Morphological closing) 알고리즘의 수행이 가능하다.

MB-OFDM 방식 UWB 모뎀의 SoC칩 설계 (MB-OFDM UWB modem SoC design)

  • 김도훈;이현석;조진웅;서경학
    • 한국통신학회논문지
    • /
    • 제34권8C호
    • /
    • pp.806-813
    • /
    • 2009
  • 본 논문은 고속 무선 통신을 위한 모뎀 설계에 관한 것이다. 고속 통신을 위한 기술에는 여러 가지가 있는데, 그 중 넓은 주파수를 사용하고 여타 서비스에 주파수 간섭을 일으키지 않는 기술인 MB-OFDM (Multi-Band Orthogonal Frequency Division Multiplexing) 방식의 UWB (Ultra-Wideband) 모뎀의 SoC (System-on-Chip) 칩을 설계하였다. 개발된 모뎀 SoC 칩의 기저대역 시스템은 WiMedia에서 정의한 표준안을 따라서 설계되었다. 설계된 SoC 칩은 코어 부분인 FFT/lFFT (Fast Fourier Transform/lnverse Fast Fourier Transform), 송신부, 심볼동기 및 주파수 오프셋 추정부, 비터비 디코더, 그리고 기타 수신부등으로 구성되어 있다. 반도체 공정은 90nm CMOS (Complementary Metal-Oxide-Semiconductor) 공정을 사용하였고, 칩 사이즈는 약 5mm x 5mm 이다. 2009년 7월 20일에 fab-out되었다.

HVAC를 위한 론기반의 분산형 제어기 (LON based Distributed Control System for HVAC)

  • 최병욱;신은철
    • 유체기계공업학회:학술대회논문집
    • /
    • 유체기계공업학회 2003년도 유체기계 연구개발 발표회 논문집
    • /
    • pp.535-540
    • /
    • 2003
  • In this Paper, a LON based distributed control system for HVAC is described. We developed multi-protocol converter based on SoC, Neuron Chip, embedded Linux. It utilizes the network environment and therefore requires an appropriate operating system for handling protocols and an advanced development environment. The open source licensing, reliability, and broad hardware support are key reasons for use of embedded Linux in embedded industry. The multi-prootocol converter integrates LonWorks devices to a client with Java applet. The system consists of three-tier architecture, such as clients, multi-protocol converter, and LonWorks devices. The experiment result show that multi-protocol converter using embedded Linux is a flexible and effective way to build a Web-based monitoring and control system.

  • PDF

멀티 프로세서 시스템-온-칩(MPSoC)을 위한 버스 매트릭스 구조의 빠르고 정확한 성능 예측 기법 (Fast and Accurate Performance Estimation of Bus Matrix for Multi-Processor System-on-Chip (MPSoC))

  • 김성찬;하순회
    • 한국정보과학회논문지:시스템및이론
    • /
    • 제35권11호
    • /
    • pp.527-539
    • /
    • 2008
  • 본 논문은 큐잉 이론을 이용한 멀티 프로세서 시스템-온-칩(MPSoC)의 버스 매트릭스 기반 통신 구조에 대한 성능 예측 기법을 제안한다. 버스 매트릭스 기반 통신 구조는 다양한 설계 인자를 가지고 있어 이에 대한 성능 최적화는 방대한 설계 공간의 탐색을 필요로 하지만, 현재 널리 사용되고 있는 시뮬레이션에 기반한 방법은 많은 시간을 요하기 때문에 점점 짧아지고 있는 시장 적기 출하(time-to-market) 제약 조건을 만족하기 어렵다. 이러한 문제를 해결하기 위하여 본 논문에서는 시뮬레이션보다 훨씬 빠르면서 정확하게 성능을 예측할 수 있는 기법을 개발하였다. 제안한 성능 분석 기법은 고성능의 버스 매트릭스를 위해 사용되는 버스 프로토콜인 multiple outstanding transaction을 고려한다. 또한 지수 분포(exponential distribution)를 이용하여 비현실적으로 메모리 시스템을 모델하였던 기존의 연구들과 달리 실제적인 메모리 시스템 모델을 위하여 일반 분포(general distribution)를 이용하였다. 제안한 성능 예측 기법의 정확도 및 효율성을 검증하기 위하여 무작위로 생성된 버스 트랜잭션들과 4-채널 DVR 예제에 적용하였을 때, 사이클 단위의 정확도를 갖는 시뮬레이션과 비교하여 $10^5$배 이상 빠르면서 평균 94% 이상의 정확도를 갖는 것으로 분석되었다.

SS 다중반송파 변조방식을 이용한 효율적인 차량 에드혹 네트워크 거리측정 기법 (An Efficient Vehicular Ad-hoc Networks and Ranging System Using Spread Spectrum Multi-carrier Modulation Scheme)

  • 김영안
    • 한국통신학회논문지
    • /
    • 제34권7A호
    • /
    • pp.554-561
    • /
    • 2009
  • 본 논문에서는 통신과 거리측정을 동시에 행하는 대역확산방식을 이용한 VANET에서의 거리측정 시스템에 다중반송파(Multi-Carrier) 변조방식을 적용한 시스템을 제안한다. 기존방식에서는 자기차량이 송신한 PN신호에 상대차량의 정보를 실어서 재송신하고 자기차량은 대역확산에 의해 상대차량 정보를 파악하였으며, 동시에 송수신한 PN신호의 위상차를 탐지허여 차량거리를 정확하게 측정하는 것이 가능했다. 그러나 그 차량거리 측정의 문제점으로서 위상차의 탐지 오차와 분석 능력을 높이기 위해 고속 PN신호가 펼요할 수밖에 없다. 제안 시스템은 이러한 문제점 해결을 위해 다중반송파 변조방식을 적용했다. 다중반송파 변조방식은 단일반송파와 비교해서 Chip rate이 작은 PN신호를 사용함으로 단일반송파와 동일한 주파수 대역에서 복수의 반송파 이용이 가능하다. 복수의 반송파는 등이득 합성법에 의해 합성되기 때문에 다이버시티 효과가 얻어져 위상차의 에러검출을 방지하는 것이 가능하고 정밀 거리측정도 기존방식과 비교해서 우수하게 개선되었다.

RF CMOS 기술을 이용한 이동통신용 부품기술 동향

  • 김천수
    • 한국전자파학회지:전자파기술
    • /
    • 제12권3호
    • /
    • pp.49-59
    • /
    • 2001
  • Wireless communication systems will be one of the biggest drivers of semiconductor products over the next decade. Global Positioning System (GPS) and Blue-tooth, HomeRF, and Wireless-LNA system are just a few of RF-module candidate awaiting integration into next generation mobile phone. Motivated by the growing needs for lowcost and multi-band/multi-function single chip wireless transceivers, CMOS technology has been recognized as a most promising candidate for the implementation of the future wireless communication systems. This paper presents recent developments in RF CMOS technology so far, much of them have been developed in ETRI, and from them forecasts technology trends in the near future.

  • PDF

RF CMOS 기술의 현재와 미래

  • 김천수;유현규
    • 전자공학회지
    • /
    • 제29권9호
    • /
    • pp.1020-1020
    • /
    • 2002
  • Wireless communication systems will be one of the biggest drivers of semiconductor products over the next decade. Global Positioning System (GPS) and Blue-tooth, HomeRF, and Wireless-LNA system are just a few of RF-module candidate awaiting integration into next generation mobile phone. Motivated by the growing needs for low-cost and multi-band/multi-function single chip wireless transceivers, CMOS technology has been recognized as a most promising candidate for the implementation of the future wireless communication systems. This paper presents recent developments in RF CMOS technology, which is classified into device technology and circuit technology and from them forecasts technology trends in the near future.