• 제목/요약/키워드: Multi-chip System

검색결과 245건 처리시간 0.03초

저전력 고속 VLSI를 위한 Fast-Relocking과 Duty-Cycle Correction 구조를 가지는 DLL 기반의 다중 클락 발생기 (A DLL-Based Multi-Clock Generator Having Fast-Relocking and Duty-Cycle Correction Scheme for Low Power and High Speed VLSIs)

  • 황태진;연규성;전치훈;위재경
    • 대한전자공학회논문지SD
    • /
    • 제42권2호
    • /
    • pp.23-30
    • /
    • 2005
  • 이 논문에서는 낮은 stand-by power 및 DLL의 재동작 후 fast relocking 구조를 가지는 저전력, 고속 VISI 칩용 DLL(지연 고정 루프) 기반의 다중 클락 발생기를 제안하였다. 제안된 구조는 주파수 곱셈기를 이용하여 주파수 체배가 가능하며 시스템 클락의 듀티비에 상관없이 항상 50:50 듀티비를 위한 Duty-Cycle Correction 구조를 가지고 있다. 또한 DAC를 이용한 디지털 컨트롤 구조를 클락 시스템이 standby-mode에서 operation-mode 전환 후 빠른 relocking 동작을 보장하고 아날로그 locking 정보를 레지스터에 디지털 코드로 저장하기 위해 사용하였다. 클락 multiplication을 위한 주파수 곱셈기 구조로는 multiphase를 이용한 feed-forward duty correction 구조를 이용하여 지연 시간 없이 phase mixing으로 출력 클락의 duty error를 보정하도록 설계하였다. 본 논문에서 제안된 DLL 기반 다중 클락 발생기는 I/O 데이터 통신을 위한 외부 클락의 동기 클락과 여러 IP들을 위한 고속 및 저속 동작의 다중 클락을 제공한다. 제안된 DLL기반의 다중 클락 발생기는 $0.35-{\mu}m$ CMOS 공정으로 $1796{\mu}m\times654{\mu}m$ 면적을 가지며 동작 전압 2.3v에서 $75MHz\~550MHz$ lock 범위와 800 MHz의 최대 multiplication 주파수를 가지고 20psec 이하의 static skew를 가지도록 설계되었다.

결함 접지 구조를 이용한 주파수 스캐닝 방식의 마이크로파 태그 시스템 (Frequency-Scanning Type Microwave Tag System Using Defected Ground Structures)

  • 이석재;한상민
    • 한국전자파학회논문지
    • /
    • 제24권3호
    • /
    • pp.247-252
    • /
    • 2013
  • 본 논문에서는 결함 접지 구조를 갖는 다중 공진기를 이용하여 인식 코드를 생성한 주파수 스캔 방식의 마이크로파 태그 시스템을 제안하였다. 기존의 칩 기반 RFID가 시간 순차 비트에 의한 코드를 저장하였던 반면, 제안된 방식은 주파수에 따른 순차적 비트 인식을 공진기를 이용하여 구현함으로써 완벽한 수동 태그를 설계하였다. 또한, 공진기로 사용한 맴돌이형 결함 접지 구조는 전송선로의 후방 배치가 가능하여 리더 신호의 공진기 재방사에 의한 비트 오류를 줄일 수 있을 뿐만 아니라, 우수한 대역 저지 특성을 가지고 있다. 제안된 마이크로파 태그는 UWB 안테나와 함께 3~7 GHz 대역에서 설계되었으며, 무반향실 환경에서 다양한 5비트 코드의 인식 실험 결과 우수한 특성을 확인하였다.

바이어스 타이밍 기법을 이용하여 송수신 격리도가 개선된 소형 송수신 모듈 (Compact T/R Module Having Improved T/R Isolation Using a Bias Timing Scheme)

  • 박성균;이해영
    • 한국전자파학회논문지
    • /
    • 제23권12호
    • /
    • pp.1380-1387
    • /
    • 2012
  • 송수신(T/R) 모듈은 능동 위상 배열 시스템에서 핵심 부품이다. 현재 가장 널리 적용되고 있는 모듈 구조는 Brick 형태로서 이를 소형화 하는 것은 전체 시스템 구성의 유연성을 확보할 수 있는 중요한 요소가 된다. 소형화를 위하여 MMIC 갯수를 최소화 할 수 있는 Common leg 구조를 갖는 MFC(Multi Fuction Chip) 사용이 유리하며, 이득이 높은 T/R 모듈을 고밀도로 구현하기 위하여 송수신간 격리도의 확보가 필수적이다. 본 논문에서는 Common leg 구조에서 불가피하게 발생하는 궤환 경로 문제와 이로 인한 송수신 격리도의 한계를 개선하기 위하여 바이어스 전압 제어 방법을 제안하고, 측정 결과를 기반으로 최적 바이어스 타이밍을 설계하였다. 본 논문에서 제작/측정된 TR 모듈은 일반 T/R 모듈에 비하여 약 1/2의 크기($140{\times}80{\times}16mm^3$)를 가지며, 높은 출력(채널당 7 W)과 높은 송수신 이득(35 dB 송신 이득과 30 dB 수신 이득)의 구현이 가능하였다.

BMS용 능동밸런싱 회로 소자 구동용 게이트 구동 칩 설계 (Design of a gate driver driving active balancing circuit for BMSs.)

  • 김영희;김홍주;하윤규;하판봉;백주원
    • 한국정보전자통신기술학회논문지
    • /
    • 제11권6호
    • /
    • pp.732-741
    • /
    • 2018
  • 여러 배터리 셀을 직렬로 연결해서 사용하는 BMS에서 사용 가능 용량을 최대화시키기 위하여 각 셀의 전압을 같도록 맞춰주는 셀 밸런싱 기술이 필요하다. 다중 권선 변압기를 사용하는 능동 셀 밸런싱 회로에서 셀 간 직접적 (direct cell-to-cell)으로 에너지를 전달하는 밸런싱 회로는 PMOS 스위치와 NMOS 스위치를 구동하기 위한 게이트 구동 칩은 PMOS 스위치와 NMOS 스위치 개수 만큼 TLP2748 포토커플러(photocoupler)와 TLP2745 포토커플러가 필요하므로 원가가 증가하고 집적도가 떨어진다. 그래서 본 논문에서는 포토커플러를 사용하여 PMOS와 NMOS 스위칭소자를 구동하는 대신 70V BCD 공정기반의 PMOS 게이트 구동회로와 NMOS 게이트 구동회로, 스위칭 시간이 개선된 PMOS 게이트 구동회로와 NMOS 게이트 구동회로를 제안하였다. 스위칭 시간이 개선된 PMOS 게이트 구동 스위치의 ${\Delta}t$는 8.9ns이고, NMOS 게이트 구동 스위치의 ${\Delta}t$는 9.9ns로 양호한 결과를 얻었다.

16개의 처리기를 가진 다중접근기억장치를 위한 영상처리 알고리즘의 구현에 대한 성능평가 (Performance Analysis of Implementation on Image Processing Algorithm for Multi-Access Memory System Including 16 Processing Elements)

  • 이유진;김재희;박종원
    • 전자공학회논문지CI
    • /
    • 제49권3호
    • /
    • pp.8-14
    • /
    • 2012
  • 최근 3D TV나 영화, 증강현실과 같은 대용량 고화질의 영상 응용분야가 확산됨에 따라 빠른속도로 영상을 처리하는 것이 요구되고 있다. 여러개의 프로세서로 구성되어 병렬처리 성능을 극대화 시킬 수 있는 SIMD구조의 컴퓨터는 다양하고 많은 양의 데이터들을 처리하는 것을 가속화한다. 다중접근기억장치인 MAMS는 여러개의 PE와 고성능 SIMD 구조에 최적화된 시스템으로 MAMS는 메모리 모듈을 $M{\times}N$의 2-D array 개념을 적용하여 X, Y 좌표 및 임의의 간격으로 pq개의 데이터 각각에 수평, 수직, 대각선, 역대각선, 블록의 다양한 방식으로 충돌없이 접근하며, 이 메모리모듈(MM)의 개수 m은 pq 개수보다 큰 소수이다. MAMS-PP4는 4개의 PE와 5개의 MM로 구성되어 기존에 구현된 바 있다. 이 논문에서는 MAMS-PP4의 확장으로 16개의 PE와 17개의 MM으로 구성된 MAMS-PP16에 대한 영상처리 알고리즘의 구현과 그에 따른 성능평가에 대해 소개한다. MAMS-PP16의 인스트럭션 포맷은 64비트로 확장되어 새로 설계 되었으며 특정 어플리케이션의 추가와 새로운 인스트럭션이 포함되어 있다. 본 논문에서는 구현된 알고리즘이 수행될 수 있도록 MAMS-PP16의 시뮬레이터를 개발하였다. 이 시뮬레이터를 통해 구현된 영상처리 알고리즘을 수행함으로서 MAMS-PP16의 성능이 향상되었음을 확인하였다. 영상처리 알고리즘 중 피라미드 기법을 적용하여 수행한 결과, 캐시를 사용하는 Serial processor에서는 랜덤한 응답인 반면, 캐시를 사용하지 않는 MAMS-PP16에서 일정한 응답을 확인하였다.

효율적인 통합시뮬레이션에 의한 스피커 연결 시스템의 SoC 설계 (SoC Design of Speaker Connection System by Efficient Cosimulation)

  • 송문빈;송태훈;오재곤;정연모
    • 대한전자공학회논문지SD
    • /
    • 제43권10호
    • /
    • pp.68-73
    • /
    • 2006
  • 본 논문에서는 SoC(System On a Chip)의 효율적인 설계와 빠른 검증을 위해서 Active-HDL과 Matlab의 Simulink를 연동하여 HDL, SystemC 및 알고리즘 레벨의 추상화를 동시에 통합하여 시뮬레이션 할 수 있는 방법론을 제시하고, 이를 이용한 다채널 스피커의 직렬연결 기법을 설계 및 구현하였다. 구현은 ARM 프로세서와 Xilinx Virtex4 FPGA를 기반으로 하고 AMBA 버스를 사용하여 연동하는 SoC Master 보드 상에서 이루어졌다. 이러한 방법은 하드웨어 부분의 RTL 코드를 IP화하여 소프트웨어 부분과 동시에 검증 할 수 있는 장점을 가지고 있으며 직렬 연결 스피커 시스템과 같이 많은 신호처리를 하는 부분에서 쉽고 빠르게 설계를 진행할 수 있음을 보였다.

Development of High Performance LonWorks Based Control Modules for Network-based Induction Motor Control

  • Kim, Jung-Gon;Hong, Won?Pyo;Yun, Byeong-Ju;Kim, Dong-Hwa
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 2005년도 ICCAS
    • /
    • pp.414-420
    • /
    • 2005
  • The ShortStack Micro Server enables any product that contains a microcontroller or microprocessor to quickly and inexpensively become a networked, Internet-accessible device. The ShortStack Micro Server provides a simple way to add LonWorks networking to new or existing smart devices. . It implements the LonTalk protocol and provides the physical interface with the LonWorks communication. The ShortStack host processor can be an 8, 16, or 32-bit microprocessor or microcontrollers. The ShortStack API and driver typically require about 4kbytes of program memory on the host processor and less than 200 bytes of RAM. The interface between host processor and the ShortStack Micro Server may be a Serial Communication Interface (SCI). The LonWorks control module with a high performance is developed, which is composed of the 8 bit PIC Microprocessor for host processor and the smart neuron chip for the ShortStack Micro Server. This intelligent control board is verified as proceeding the various function tests from experimental system with an boost pump and inverter driving systems. It is also confirmed that the developed control module provides stably 0-10VDC linear signal to the input signal of inverter driving system for varying the induction motor speed. Thus, the experimental results show that the fabricating intelligent board carried out very well the various functions in the wide operating ranges of boost pump system. This developed control module expect to apply to industrial fields to require the comparatively exact control and monitoring such as multi-motor driving system with inverter, variable air volume system and the boost pump water supply systems.

  • PDF

i80486과 32비트 DSP를 사용한 CNC 제어기의 개발 (Development of CNC controller based on i80486 and 32bit DSP chip)

  • 김동일;송진일;김성권;이충환;이윤석;강문;나상근;임용규;남기준
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 1992년도 한국자동제어학술회의논문집(국내학술편); KOEX, Seoul; 19-21 Oct. 1992
    • /
    • pp.537-540
    • /
    • 1992
  • This paper presents Samsung CNC (Computer Numerical Controller) system with an intel 80486/487 as the main CPU and a 32 bit floating point DSP(Digital Signal Processor) TMS320C30 as the motion control CPU. The Samsung CNC system diverse user-frienly characteristics such as multi-tasking, powerful menu system, internal PLC system, and 2/3 dimensional graphics in wire and solid mode. The main CPU executes central processing program, user interface program, interpreter, BMI, etc while the motion control CPU carries out some interpolations, acceleration/deceleration, and PID control algorithm with feedforward terms. Complex interpolations except linear and circular ones are performed on the main control CPU. The experimental results for the circular interpolation under linear acceleration/deceleration shows that the proposed CNC system can be widely used in controlling machining centers with good machining accuracy.

  • PDF

디지털방식 다중제어 충전기 개발 (Development of Digital Type Battery Charger based on Milti-Mode Control)

  • 변영복;구태근;김은수;조기연;김동희;변동환
    • 조명전기설비학회논문지
    • /
    • 제15권5호
    • /
    • pp.55-60
    • /
    • 2001
  • 현재 대부분의 전동지게차 충전기는 3상의 일정전류제어와 일정전압제어 방식으로 운전되고 있으며, 이러한 충전방식은 충전기의 이용률을 저하시킬 뿐 아니라 축전지의 수명을 단축시키는 등의 단점을 가지고 있다. 이러한 문제점을 보완하기 위해서, 본 논문에서는 기존의 방식에서 일정전력제어 및 부가적인 제어모드를 첨가한 다중제어 충전방식을 제시하였다. 전체 제어시스템은 저가의 micro-controller를 적용하여 디지털화 시킴으로써 제어정도 및 신뢰성을 향상시켰으며, 제어장치의 소형화와 함께 저 가격화를 실현하였다.

  • PDF

High Performance Wilkinson Power Divider Using Integrated Passive Technology on SI-GaAs Substrate

  • Wang, Cong;Qian, Cheng;Li, De-Zhong;Huang, Wen-Cheng;Kim, Nam-Young
    • Journal of electromagnetic engineering and science
    • /
    • 제8권3호
    • /
    • pp.129-133
    • /
    • 2008
  • An integrated passive device(IPD) technology by semi-insulating(SI)-GaAs-based fabrication has been developed to meet the ever increasing needs of size and cost reduction in wireless applications. This technology includes reliable NiCr thin film resistor, thick plated Cu/Au metal process to reduce resistive loss, high breakdown voltage metal-insulator-metal(MIM) capacitor due to a thinner dielectric thickness, lowest parasitic effect by multi air-bridged metal layers, air-bridges for inductor underpass and capacitor pick-up, and low chip cost by only 6 process layers. This paper presents the Wilkinson power divider with excellent performance for digital cellular system(DCS). The insertion loss of this power divider is - 0.43 dB and the port isolation greater than - 22 dB over the entire band. Return loss in input and output ports are - 23.4 dB and - 25.4 dB, respectively. The Wilkinson power divider based on SI-GaAs substrates is designed within die size of $1.42\;mm^2$.