• 제목/요약/키워드: M-적분

검색결과 273건 처리시간 0.028초

GLONASS 측위를 위한 위성좌표 산출 정확도 향상 방안 (Accuracy Analysis of GLONASS Orbit Determination Strategies for GLONASS Positioning)

  • 이호석;박관동;김혜인
    • 한국측량학회지
    • /
    • 제28권6호
    • /
    • pp.573-578
    • /
    • 2010
  • 위성항법시스템에서 정확한 위성궤도결정 기술은 측위 정확도 향상의 필수적인 조건이다. 이 연구에서는 GLONASS의 방송궤도력과 4차 Runge-Kutta 수치적분법을 이용하여 위성좌표를 결정하였으며, 적분간격과 적분시간에 따른 위성궤도의 정확도를 비교하였다. 적분간격에 따른 위성궤도 정확도분석결과, 적분간격이 l초일 때와 300초일 때의 3차원 RMS 오자의 차이가 3cm에 불과한 반면 처리시간은 100배 이상 향상되었다. 적분시간에 따른 위성좌표의 3차원 RMS 오차는 적분시간이 30분, 150분, 300분일 때 각각 8.3m, 187.3m, 661.5m로 나타났으며, 이를 통해 적분시간을 짧게 할수록 정확도가 향상되는 것을 확인하였다. 따라서 이 연구에서는 GLONASS 측위를 위한 위성좌표 결정의 정확도 향상을 위해 적분시간을 최소화할 수 있는 Forward와 Backward 적분을 적용하는 방안을 제안하였으며, 이와 같은 방법을 사용할 경우 5m이하의 위성좌표 산출 정확도를 확보할 수 있다.

CMOS DDA와 DDA 차동 적분기의 설계 (The Design of CMOS DDA and DDA differential integrator)

  • 유철로;김동용;윤창훈
    • 한국통신학회논문지
    • /
    • 제18권4호
    • /
    • pp.602-610
    • /
    • 1993
  • 새로운 능동 소자인 DDA와 이를 이용한 차동적분기를 설계하였다. DDA는 기존의 OP-AMP로 구성된 응용 회로의 설계시 외부 소자의 정합 문제를 개선할 수 있다는 장점을 갖는다. DDA의 설계는 트랜스컨덕턴스 소자인 differential pair를 이용하여 $2{\mu}m$ 설계 규칙에 맞게 하였다. 이 DDA의 성능을 평가하기 위하여 전압 인버터와 레벨 쉬프터로 구성하여 특성을 고찰한 결과 우수함을 입증하였다. 그리고 CMOS DDA를 이용하여 접지 저항의 모의와 차동적분기를 설계하였고, DDA 차동적분기의 특성이 OP-AMP 차동적분기의 특성을 일치함을 알 수 있었다. 또한 설계된 CMOS DDA와 DDA 차동적분기를 MOSIS $2{\mu}m$ CMOS 공정 기술을 적용하여 layout 하였다.

  • PDF

전압조절 주파수 가변 적분기 설계 (A Design of Voltage-controlled frequency Tunable Integrator)

  • 이근호;이종인
    • 한국정보통신학회논문지
    • /
    • 제6권6호
    • /
    • pp.891-896
    • /
    • 2002
  • 본 논문에서는 저전압 동작이 가능하도록 완전차동 구조의 적분기에 전압조절을 위한 튜닝회로를 추가하여 새로운 적분기를 제안하였다. 제안된 적분기는 이득과 주파수 더 나아가 응용회로의 특성에 영향을 주는 트랜스컨덕턴스값을 증가시키기 위해 전류미러 방식을 이용하여 구성되었다. HSPICE 시뮬레이션 결과, 제안된 적분기는 기존의 완전자동 구조의 적분기에 비해 그 이득값이 두 배 이상 향상되었으며, 간단한 전압조절을 통한 이득 및 주파수 조절이 가능하였다.

CMOS 2V 캐스코드 전류모드 적분기 (Design of A CMOS 2V Cascode Current-mode Integrator)

  • 송제호;방준호
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2000년도 학술대회 논문집 전문대학교육위원
    • /
    • pp.149-151
    • /
    • 2000
  • 본 논문에서는 완전균형 상보형 적분기에서 그 이득과 단위이득 주파수 특성을 향상시킬 수 있는 high-swing cascode 구조를 이용한 새로운 적분기를 설계하였다. 설계된 high-swing cascode 적분기는 $0.25{\mu}m$ n-well CMOS 공정 파라미터를 이용하여 HSPICE 시뮬레이션 하였으면, 그 결과 제안된 회로는 2V 공급전압에서 전력소모는 1.04mW이고 차단주파수는 100MHz를 갖으며 이득은 51dB로서 이 적분기를 이용한 능동필터 설계시 요구조건인 40dB 이상의 이득 값을 만족한다.

  • PDF

적분공정을 위한 민감도 함수 $M_{s}$를 이용한 안정된 PID 동조 (Stable PID Tuning for Integrating Processes using sensitive function $M_{s}$)

  • 이원혁;황형수
    • 전자공학회논문지SC
    • /
    • 제44권4호통권316호
    • /
    • pp.61-66
    • /
    • 2007
  • 본 논문에서는 적분공정이 안정한 조건을 갖게 하는 설정가중치를 갖는 PID제어기의 개선된 동조방법을 제안한다. 이 동조방법은 내부 궤환루프에 PD 제어기를 이용하여 적분공정을 안정되게한 후, 민감도 함수 $M_{s}$를 이용하여 공정의 안전조건에 맞는 PID제어기를 동조하였다. 그리고 적분공정의 특성인 오버슈트를 줄이기 위하여 설정가중치를 갖는 PID제어기를 사용하므로 기종의 제어기가 갖는 결점을 극복했다. 제안되어진 동조 방법은 매우 간단하며 기존의 제어 동조방법보다 더 좋은 성능을 보여준다.

저전압 전류모드 CMOS 필터 구현을 위한 새로운 연속시간 전류모드 적분기 (A new continuous-time current-mode integrator for realization of low-voltage current-mode CMOS filter)

  • 방준호;조성익;김동용
    • 한국통신학회논문지
    • /
    • 제21권4호
    • /
    • pp.1068-1076
    • /
    • 1996
  • 저전압 아날로그 전류모드 능동필터의 기본블럭으로 응용될 수 있는 새로운 구조를 갖는 연속시간 전류모드 적분기를 제안한다. 제안된 전류모드 적분기를 Zele등이 설계한 기존 전류모드 적분기와 비교하여, 단위이득 주파수, 부하구동능력 및 소비전력이 개선될 수 있음을 소신호 해석 및 시뮬레이션을 통하여 입증하였다. 제안된 전류 모드 적분기를 이용하여 전류모드 3차 저역 능동필터를 설계하고, 설계된 능동필터를 ORBIT사의 $1.2{\mu}{\textrm{m}}$ double-poly double-metal CMOS n-well 공정을 이용하여 칩으로 제작하였다. 제작된 전류모드 능동필터의 측정결과, 단일 3.3V의 공급전압을 인가시 44.5MHz의 -3dB 차단주파수와 3.3mW의 소비전력 특성을 나타내었으며, 필터의 전체 칩면적은 $0.12mm^2$ 였다.

  • PDF

MoM과 PMCHW 적분방정식 융합에 의한 유전체 육면체의 유도전류 계산 (Analysis of Induced Currents on the Dielectric Cube by the Fusion of MoM and PMCHW Integral Equation)

  • 임중수
    • 한국융합학회논문지
    • /
    • 제6권5호
    • /
    • pp.9-14
    • /
    • 2015
  • 본 논문에서는 유전체 표면을 소형의 패치로 분해한 다음에 각 패치의 유도전류를 구하는 모먼트법(MoM)과 전체 유전체 표면의 입사전파와 반사 및 침투 전파의 합을 구하는 적분방정식을 융합하여 유전물질로 구성된 육면체의 유도전류 분석하였다. 평면파 전자파가 입사될 때 임의모형의 유전체에 유도되는 유도전류는 일반적으로 수치해석방법을 적용하여 계산하는 것이 정확하며 사용한 적분방정식은 5 명의 과학자가 공동으로 제안한 PMCHW 방정식을 사용하였다. MoM에 사용된 패치는 삼각형 패치를 사용하고 기초함수는 광대역 주파수에 사용할 수 있는 Loop-Patch 기초함수를 사용하였다. 제안된 계산방식은 넒은 주파수 범위에서 임의 모형의 유전체에 대해서 적용할 수 있으며 유전체 육면체의 유도전류를 분석하여 제시하였다.

직접 궤환 방식의 모델링을 이용한 4차 시그마-델타 변환기의 설계 (Design of a Fourth-Order Sigma-Delta Modulator Using Direct Feedback Method)

  • 이범하;최평;최준림
    • 전자공학회논문지C
    • /
    • 제35C권6호
    • /
    • pp.39-47
    • /
    • 1998
  • 본 논문에서는 오버샘플링 A/D변환기의 핵심 회로인 Σ-△변환기를 0.6㎛ CMOS공정을 이용하여 설계하였다. 설계과정은 우선 모델을 개발하여 S-영역에서 적절한 전달함수를 구한 후, 이를 시간 영역의 함수로 변환하여 연산 증폭기의 DC 전압이득, 슬루율과 같은 비 이상적인 요소들을 인가하여 검증하였다. 제안된 시그마-델타 변환기(Sigma-delta modulator, Σ-△변환기)는 음성 신호 대역에 대하여 64배 오버샘플링하며, 다이나믹 영역은 110 dB이상, 최대 S/N비는 102.6 dB로 설계하였다. 기존의 4차 Σ-△ 변환기는 잡음에 대한 전송영점의 위치를 3,4차 적분기단에 인가하는데 반하여 제안된 방식은 잡음에 대한 전송영점을 1,2차 적분기단에 인가함으로써 전체적인 커패시터의 크기가 감소하여 회로의 실질적인 면적이 감소하며, 성능이 개선되고, 소모 전력이 감소하였다. 또한 단위시간에 대한 출력값의 변화량이 3차 적분기의 경우에 비하여 작으므로 동작이 안정적이고, 1차 적분기의 적분 커패시터의 크기가 크므로 구현이 용이하며, 잡음에 대한 억제효과를 이용하여 3차 적분기단의 크기를 감소시켰다. 본 논문에서는 모델 상에서 전체적인 전달함수를 얻고, 신호의 차단주파수를 결정하며, 각 적분기의 출력신호를 최대화하여 적분기 출력신호의 크기를 증가시키고, 최대의 성능을 가지는 잡음에 대한 전송영점을 결정하는 기법을 제안한다. 설계된 회로의 실질적인 면적은 5.25 ㎟이고, 소모전력은 5 V 단일전원에 대하여 10 mW이다.

  • PDF

탄성-소성-크리프 상태에서 SE(B) 시편의 천이크리프 C(t)-적분 평가 (Estimation of Transient Creep C(t)-integrals for SE(B) Specimen Under Elastic-Plastic-Creep Conditions)

  • 이한상;제진호;김동준;김윤재
    • 대한기계학회논문집A
    • /
    • 제39권9호
    • /
    • pp.851-857
    • /
    • 2015
  • 본 논문에서는 탄성-소성-2 차 크리프 상태에서 시간의존적 C(t) 적분에 대해 평가하였다. Single- Edge-notched-Bend (SEB) 시편에 대해 유한요소 크리프 해석을 수행하였다. 천이 크리프에 대한 초기 소성의 영향을 연구하기 위해 다양한 초기 하중에 대해 고려하였다. 또한, 소성물성과 크리프 물성의 영향을 보기 위해 소성 경화 지수(m)과 크리프 지수(n)이 같은 경우와 다른 경우를 모두 고려하였다. 본 논문에서는 기존 식의 수정을 통해서 천이 크리프 상태에서의 C(t) 적분의 새로운 예측 식을 제시하였다. 유한요소해석 결과와 비교를 통해서 제시된 수식의 타당성을 검증하였고, 소성 경화 지수(m)과 크리프 지수(n)이 같은 경우에만 적용할 수 있는 기존 예측 식을 보완하여 m 과 n 이 다른 경우에도 천이 크리프 상태에서 C(t) 적분을 예측할 수 있는 식을 제시하였다.

저서어자원량의 음향추정에 있어서 해저기준과 해저 오프셋의 최소화 (Stable Bottom Detection and Optimum Bottom Offset for Echo Integration of Demersal Fish)

  • 황두진
    • 수산해양기술연구
    • /
    • 제36권3호
    • /
    • pp.195-201
    • /
    • 2000
  • 계량어군탐지기를 이용하여 저서어를 대상으로 에코적분을 행하는 경우, 적분범위의 하한을 결정하기 위해 설정하는 해저기준이나 해저오프셋은, 저서어 자원량추정의 중요한 요인 중의 하나이다. 해저부근의 어군에코의 해석으로부터 해저기준의 결정방법과 최적 오프셋에 관하여 고찰한 결과, 다음과 같은 결과를 보였다. 1) 적분층의 폭을 5m로 하여, 적분범위를 1샘플링씩 해저방향으로 이동하면서, 해저부근의 S$\sub$a5m/의 변화를 본 결과, 해저부근의 어군에코를 적분하기 위해서는, 적분범위의 하한을 가능한 해저까지 접근시켜야 한다. 2) 에코레벨의 역치로서 해저검출을 행한 경우, 역치가 클수록 해저 검출 불능횟수가 증가하고, 작을수록 해저 오검출 횟수가 늘어 났다. 3) 에코레벨의 최대변화점을 해저기준으로 한 해저검출법은, 그 정도가 매우 높았으며, 나아가 에코레벨의 변동에 대해 아주 안정한 해저기준 알고리 즘으로 적합하였다. 4) 이 해저검출 알고리즘에 의하면, 최적해저오프셋은 해저 기준으로부터 0.4ms이내였고, 이것은 펄스파형과 해저지형에 대한 음향빔에 의존한다.

  • PDF