• 제목/요약/키워드: Low 지터

검색결과 63건 처리시간 0.019초

DLL에서 루프 필터에 따른 Jitter 크기 변화 (A Jitter Variation according to Loop Filters in DLL)

  • 최현우;최영식
    • 전자공학회논문지
    • /
    • 제50권12호
    • /
    • pp.33-39
    • /
    • 2013
  • 지연고정루프는 위상고정루프에 비해 작은 지터 값을 가지고 있음에도 불구하고 지연고정루프를 사용해서 지터를 줄이려는 연구는 꾸준히 이루어지고 있다. 이러한 연구의 결과로 기본 구조를 변형하거나 또는 다양한 구조들을 첨가하여 지터 특성을 개선하였다. 이 논문에서는 지연고정루프에서 다양한 루프필터 구조를 적용하면 지터 특성이 향상될 수 있음을 보여준다. 다양한 루프필터가 적용된 지연고정루프는 1.8V $0.18{\mu}m$ CMOS 공정을 이용하여 설계 하였다.

단일 에지 이진위상검출기를 사용한 저 지터 클록 데이터 복원 회로 설계 (Design of low jitter CDR using a single edge binary phase detector)

  • 안택준;공인석;임상순;강진구
    • 전기전자학회논문지
    • /
    • 제17권4호
    • /
    • pp.544-549
    • /
    • 2013
  • 본 논문은 CDR회로의 지터 감소를 위해 변형된 이진 위상검출기(뱅뱅위상 검출기- BBPD) 회로를 제안하였다. 제안된 PD는 하나의 에지를 사용함으로써 전압리플을 줄여, 제안한 PD를 적용하여 설계한 CDR회로는 감소된 지터 특성을 보였다. CMOS 0.13um 공정을 사용하여 설계하였고 제안한 위상검출기를 포함하는 클럭데이터 복원회로는 모의실험결과 16.9mW 전력소비에 peak-peak 지터는 10.96ps, rms 지터는 0.89ps을 보였다.

위상고정루프를 이용한 낮은 지터 성능을 갖는 스마트 오디오 디바이스용 이중 출력 주파수 합성기 설계 (A Low Jitter Dual Output Frequency Synthesizer Using Phase-Locked Loop for Smart Audio Devices)

  • 백예슬;이정윤;류혁;이종연;백동현
    • 전자공학회논문지
    • /
    • 제53권2호
    • /
    • pp.27-35
    • /
    • 2016
  • 본 논문에서는 위상고정루프를 이용한 낮은 지터 성능을 갖는 스마트 오디오 디바이스용 이중출력 주파수 합성기를 제안하였다. 제안하는 주파수 합성기는 1.8 V 동부 $0.18-{\mu}m$ CMOS 공정을 이용하여 설계하였다. 다양한 오디오 샘플링 주파수를 출력하기 위해 3차 시그마-델타 모듈레이션을 이용하여 fraction-N 디바이더를 설계하였다. 오디오 반도체에서 요구되는 낮은 지터 성능을 만족 시키기 위해 인-밴드 잡음을 분석, 최적화 하였다. $0.6mm^2$의 칩 사이즈를 가지고 0.6 MHz-200 MHz의 출력 주파수를 갖는다. 모든 모드에서 측정된 지터는 11.4 ps-21.6 ps 이다.

낮은 지터를 갖는 지연고정루프를 이용한 클럭 발생기 (A Clock Generator with Jitter Suppressed Delay Locked Loop)

  • 남정훈;최영식
    • 대한전자공학회논문지SD
    • /
    • 제49권7호
    • /
    • pp.17-22
    • /
    • 2012
  • 본 논문에서는 낮은 지터를 갖는 지연고정루프를 이용하여 좀 더 정확한 출력을 갖는 클럭 발생기를 제안하였다. 제안된 클럭 발생기에 사용된 지연고정루프는 열 개의 지연단을 가진 전압제어지연단(VCDL)을 사용하며, 기준 지연단의 출력신호와 이전 지연단의 출력신호를 비교하여 위상차에 해당하는 만큼의 전압을 발생시켜 지연단의 제어전압으로 인가된다. 이 제어전압은 지연단의 출력신호의 위상이 흔들림에 따라 증가하거나 감소하여 출력신호의 지연정도를 조절하여 위상변화를 보상하며, 지연고정루프 출력신호 및 체배 된 출력신호의 지터를 감소시킨다. 제안된 클럭 발생기는 1.8V $0.18{\mu}m$ CMOS 공정을 이용하여, 100MHz를 입력신호로 인가 할 경우 1GHz의 신호가 출력 되도록 설계 하였다. 시뮬레이션 결과 출력 신호의 peak-to-peak 지터 값은 3.24ps이었다.

세 개의 부궤환 루프를 가진 저잡음 위상고정루프 (A Low Noise Phase Locked Loop with Three Negative Feedback Loops)

  • 최영식
    • 한국정보전자통신기술학회논문지
    • /
    • 제16권4호
    • /
    • pp.167-172
    • /
    • 2023
  • 본 논문에서는 3개의 부궤환 루프를 가진 저잡음 위상고정루프를 제안하였다. 기존 구조의 위상고정루프는 하나의 부궤환 루프로 구성되어 있어 잡음 특성 개선이 쉽지 않다. 추가된 부궤환 루프는 지터 특성을 결정하는 전압제어발진기의 입력 전압 크기를 줄여주는 역할을 하여 기존 구조로 쉽지 않은 잡음 특성 개선을 가능하게 해준다. 시뮬레이션 결과는 부궤환 루프가 추가될 때마다 지터 특성이 개선되는 것을 보여주고 있다. 전력의 경우 10% 정도 약간 상승하게 되지만, 지터 특성은 2배 정도 개선된다. 제안된 위상고정루프는 1.8V 180nm CMOS 공정을 이용하여 Hspice로 시뮬레이션 하였다.

수중 음향센서의 원거리 데이터 전송에 관한 연구 (A study on the long distance data transmission of underwater acoustic sensor)

  • 한정희;이병화;김동욱;이정민
    • 한국음향학회지
    • /
    • 제38권2호
    • /
    • pp.240-245
    • /
    • 2019
  • 본 논문은 수중 음향센서 데이터의 원거리 케이블 전송에 관한 연구 결과이다. LVDS(Low Voltage Differential Signaling) 전송 방식으로 설계된 데이터 송수신기의 케이블에 대한 원거리 전송 신호를 측정하고 지터 특성을 분석하였다. 지터 특성을 저감하기 위하여, 원거리 전송에 따라 감쇠될 송신 신호를 역 보상하는 고역 강조(pre-emphasis) 기법을 적용하였으며, 전송 거리에 따라 송신 특성을 검증하였다.

마하-젠더 광 변조기와 EDFA로 구성된 아날로그 광통신 링크에서 변조기 바이어스 조정을 이용한 랜덤 지터의 감소 (Jitter Reduction by Modulator-Bias Control in Analog Fiber-Optic Links Employing a Mach-Zehnder Modulator Followed by an Erbium-Doped Fiber Amplifier)

  • 이민영;윤영민;신종덕
    • 전기전자학회논문지
    • /
    • 제13권4호
    • /
    • pp.103-109
    • /
    • 2009
  • 본 논문에서는 마하-젠더 광 변조기와 EDFA(Erbium-Doped Fiber Amplifier)로 구성된 아날로그 광통신 링크에서 광 변조기에 인가되는 바이어스 전압의 조정을 통해 광통신 링크 출력의 랜덤 지터를 효과적으로 감소시키는 방법에 관하여 연구하였다. 광 변조기의 바이어스를 $0.5\;V_{\pi}$로부터 약 $0.089\;V_{\pi}$로 이동시켰을 때, 10 GHz RF 신호의 이득은 최대 10.65 dB가 증가하였고, 랜덤 지터는 EDFA의 입력 광 파워가 -0.11 dBm일 때 최대 46.5% 감소하였다.

  • PDF

낮은 분주비의 위상고정루프에 주파수 체배기와 지연변화-전압 변환기를 사용한 클럭 발생기 (A Low-N Phase Locked Loop Clock Generator with Delay-Variance Voltage Converter and Frequency Multiplier)

  • 최영식
    • 전자공학회논문지
    • /
    • 제51권6호
    • /
    • pp.63-70
    • /
    • 2014
  • 본 논문에서는 낮은 분주비의 분주기를 갖는 위상고정루프에 주파수 체배기를 이용하여 잡음 특성을 개선한 위상고정루프 클럭 발생기를 제안하였다. 전압제어발진기에서 각 지연단의 지연 정도를 지연변화-전압 변환기를 이용하여 전압의 형태로 출력한다. 평균값 검출기를 이용하여 지연변화-전압 변환기 출력 전압의 평균값을 만들어 지연단의 위상 흔들림을 제어하는 전압으로 인가하여 지터를 줄일 수 있다. 제안된 클럭 발생기는 1.8V $0.18{\mu}m$ CMOS 공정을 이용하여 시뮬레이션은 출력 신호의 peak-to-peak 지터값은 11.3 ps이었다.

직교 Hermite 펄스를 이용한 M진 UWB 시스템에서 타이밍 지터의 영향 분석 (The effect of Timing Jitter on Orthogonal Hermite Pulsefor M-ary UWB System)

  • 김유미;김진수;서명석;신철민;곽경섭
    • 한국ITS학회 논문지
    • /
    • 제5권3호
    • /
    • pp.13-23
    • /
    • 2006
  • UWB(Ultra Wideband)를 이용한 시스템은 텔레메틱스의 주요기술인 무선 엑세스 기술로 Bluetooth와 함께 활발한 연구가 진행되고 있다. 고속 데이터 통신이 가능한 UWB시스템은 시스템의 복잡도가 낮고 저렴한 가격으로 구현이 가능하다는 장점을 가지고 있다. 현재 UWB 이외의 기술에 대한 타이밍 지터의 효과는 많이 분석되었으나, UWB 시스템에서는 아직 타이밍 지터에 대한 많은 연구가 이루어지지 않았다. 따라서 본 논문에서는 Hermite 펄스를 사용하는 M진 UWB 시스템에 대한 타이밍 지터 효과를 이론적으로 분석하고, 성능을 모의실험을 통해 확인하였다. 이론적인 분석을 위해 직교 Hermite 펄스의 상관함수를 closed form으로 유도하였으며, 상관함수를 이용하여 M진 직교 Hermite 펄스 시스템의 심볼 에러 확률을 수학적으로 모델링 하였다. 또한 이 수학적 모델을 이용한 결과를 모의실험과 비교하였을 때 tightly upper bound 임을 확인하였다.

  • PDF

타이밍 지터 환경에서 MHP 펄스를 이용한 M 진 초광대역 시스템의 성능분석 (Performance Analysis of M-ary UWB System using MHP Pulses in the Presence of Timing Jitter)

  • 황준혁
    • 한국정보통신학회논문지
    • /
    • 제19권1호
    • /
    • pp.69-76
    • /
    • 2015
  • 본 논문은 MHP 펄스의 직교성을 이용한 M진 초광대역(UWB) 시스템을 제안하고 시스템의 성능을 분석한다. 제안하는 M진 초광대역 시스템은 각 펄스 차수 간에 직교하는 특성을 가지는 MHP 펄스를 선형 결합하여 펄스진폭방식으로 데이터를 M진으로 전송한다. 제안하는 M진 초광대역 시스템의 성능을 분석하기 위해 MHP 펄스의 상관함수를 구하고, AWGN 환경과 타이밍 지터 환경에서 시스템의 성능을 분석한다. 제안하는 M진 초광대역 시스템은 기존의 M진 초광대역 시스템에 비해서 비트오류확률(BER)이 향상되며, 타이밍 지터에 강인하고 방사전력이 낮다는 특성을 가짐을 보인다. 제안하는 M진 초광대역 시스템에 에러코딩 기법이나 레이크 수신기를 결합하여 사용하면 시스템의 성능은 더욱 더 향상될 것이다.