• 제목/요약/키워드: Loop Filter

검색결과 651건 처리시간 0.026초

FMCW 레이더용 타입-3 PLL의 설계 가이드 (A Design Guide to Type-3 PLLs for FMCW Radars)

  • 황인덕;김창환
    • 한국ITS학회 논문지
    • /
    • 제11권4호
    • /
    • pp.70-79
    • /
    • 2012
  • FMCW 레이더에서 주파수 램프 신호를 발생시키기 위하여 필요한 타입-3 PLL의 설계 가이드를 제시하였다. 그러기 위해서 개루프 전달함수의 크로스오버 주파수를 1 Hz로 정규화 한 조건에서 Pspice 시뮬레이션을 통하여 폐루프 특성을 비교하였다. 결론적으로 타입-3 PLL의 1) 위상여유는 45도로 하고, 2) 두 개의 영점은 같도록 하며, 3) PLL 차수를 높이기 위한 극점은 개루프 전달함수의 크로스오버 주파수보다 10배 정도 크게 할 것을 권한다.

DTV시스템에서 평균 파워 조절기와 추정 옵셋 변화율에 따른 대역폭 조절 필터를 이용한 동기 성능 최적화 (Synchronization performance optimization using adaptive bandwidth filter and average power controller over DTV system)

  • 남완주;이성준;손성환;김재명
    • 대한전자공학회논문지SP
    • /
    • 제44권5호
    • /
    • pp.45-53
    • /
    • 2007
  • DTV수신기에서 송신신호를 완벽하게 복원하기 위해서는 채널의 영향으로 인해 파일롯의 위치가 바뀌고 위상이 틀어지는 것을 보상해주는 반송파 주파수 동기와 샘플링 클락 주파수와의 위상오차로 인해 발생하는 샘플링 타이밍 오차를 보상하는 심볼 타이밍 동기가 모두 획득되어야 한다. 심볼 타이밍 동기부는 일반적으로 다중레벨을 가지는 신호에 사용되는 가드너(Gardner)방법을 사용한다. 가드너 방법은 매 심볼마다 타이밍 에러성분을 추출하므로 다중경로 채널에서 타이밍동기를 추적하면서 유지하는데 유리한 방식이다. 본 논문에서는 가드너 방법에서 에러를 검출하기 위해 사용되는 가드너 타이밍 에러 검출기(Timing Error Detector)가 수신파워레벨이 기준 파워레벨에서 크게 벗어날 경우 동기를 획득할 수 없는 문제점을 해결하기 위해 1단계로 가드너 타이밍 에러 검출기 블록 앞에 수신파워레벨을 계산하여 보정하는 블록을 추가하여 수신파워레벨을 보정한다. 2단계로 반송파 주파수동기와 심볼타이밍동기에 사용되는 PLL(Phase Locked Loop)회로의 빠른 동기 획득과 동기 획득 후 지터량을 줄이기 위하여 루프필터의 출력 값의 평균을 이용하여 옵셋량을 추정하여 추정된 옵셋의 변화율에 따라 단계적 대역폭을 가지는 적응적인 루프필터를 반송파 주파수 동기 회로와 심볼 타이밍동기 회로에 적용함으로써 최적의 동기성능을 얻는다.

A Pipelined Hardware Architecture of an H.264 Deblocking Filter with an Efficient Data Distribution

  • Lee, Sang-Heon;Lee, Hyuk-Jae
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제6권4호
    • /
    • pp.227-233
    • /
    • 2006
  • In order to reduce blocking artifacts and improve compression efficiency, H.264/AVC standard employs an adaptive in-loop deblocking filter. This paper proposes a new hardware architecture of the deblocking filter that employs a four-stage pipelined structure with an efficient data distribution. The proposed architecture allows a simultaneous supply of eight data samples to fully utilize the pipelined filter in both horizontal and vertical filterings. This paper also presents a new filtering order and data reuse scheme between consecutive macroblock filterings to reduce the communication for external memory access. The number of required cycles for filtering one macroblock (MB) is 357 cycles when the proposed filter uses dual port SRAMs. This execution speed is only 41.3% of that of the fastest previous work.

주파수잠금회로(FLL)를 이용한 VCO의 위상잡음 개선 해석 (Analysis of the Phase Noise Improvement of a VCO Using Frequency-Locked Loop)

  • 염경환;이동현
    • 한국전자파학회논문지
    • /
    • 제29권10호
    • /
    • pp.773-782
    • /
    • 2018
  • FLL(Frequency-Locked-Loop: 주파수 잠금회로)은 주파수-검출기(frequency detector)를 사용하여 VCO의 위상잡음을 개선하는 부-궤환(negative feedback) 시스템이다. 본 논문은 FLL에 의한 VCO의 위상잡음의 이론적 분석을 새로이 제시하였다. 분석 결과, VCO의 위상잡음은 FLL 루프-대역폭 내에서는 주파수검출기와 루프-필터로 결정된 위상잡음을 좇아가며, 반면 루프-대역폭 밖에서는 VCO의 위상잡음이 그대로 나타나게 된다. 따라서 이론적 분석 결과를 바탕으로 VCO의 위상잡음을 최소화 하는 FLL을 설계할 수 있게 된다. 또한 실험을 통하여 이론적으로 분석된 위상잡음 결과는 검증하였다.

편광 빔 분배기와 광섬유 결합기를 이용한 광섬유 인터리빙 필터 (Fiber-Optic Interleaving Filter Based on Polarization Beam Splitter and Fiber Coupler)

  • 장욱;이용욱
    • 조명전기설비학회논문지
    • /
    • 제23권10호
    • /
    • pp.7-13
    • /
    • 2009
  • 본 논문에서는 편광 빔 분배기와 광섬유 결합기를 이용하여, 입력 편광에 무관한 반사형 및 투과형 인터리빙 필터로 동작할 수 있는 다파장 스위칭 가능한 광섬유 인터리빙 필터를 제안한다. 제안된 필터는 50:50 광섬유 결합기, 편광 유지 광섬유, 그리고 2개의 1/4 파장판으로 구성되는 Sagnac 복굴절 필터의 출력 양단을 편광 빔 분배기의 출력 양단과 연결함으로써 구성하였다. 제작된 필터는 반사형 및 투과형 모두 0.8[nm]의 채널 간격을 가지는 것으로 측정되었으며, 필터 내부의 1/4 파장판의 방위각을 조절함으로써 0.4[nm]의 스위칭 변위를 갖는 인터리빙 동작이 가능하였다. 또한, 필터의 채널 고립도는 반사형과 투과형에서 각각 ~3[dB]와 > 18[dB]로 측정되었다.

단상 PVPCS 출력 전류의 리플 개선을 위한 노치 필터 및 피드 포워드 제어기 설계 (The Feed-forward Controller and Notch Filter Design of Single-Phase Photovoltaic Power Conditioning System for Current Ripple Mitigation)

  • 김승민;양승대;최주엽;최익;이영권
    • 한국태양에너지학회:학술대회논문집
    • /
    • 한국태양에너지학회 2012년도 춘계학술발표대회 논문집
    • /
    • pp.325-330
    • /
    • 2012
  • A single-phase PVPCS(photovoltaic power conditioning system) that contains a single phase dc-ac inverter tends to draw an ac ripple current at twice the out frequency. Such a ripple current may shorten passive elements life span and worsen output current THD. As a result, it may reduce the efficiency of the whole PVPCS system. In this paper, the ripple current propagation is analyzed, and two methods to reduce the ripple current are proposed. Firslyt, this paper presents notch filter with IP voltage controller to reject specific current ripple in single-phase PVPCS. The notch filter can be designed that suppress just only specific frequency component and no phase delay. The proposed notch filter can suppress output command signal in the ripple bandwidth for reducing output current THD. Secondly, for reducing specific current ripple, the other method is feed-forward compensation to incorporate a current control loop in the dc-dc converter. The proposed notch filter and feed-forward compensation method have been verified with computer simulation and simulation results obtained demonstrate the validity of the proposed control scheme.

  • PDF

모달필터 성능을 고려한 센서의 최적위치 (Sensor Placement in Structural Vibration Control For the Performance of Modal Filter)

  • 황재혁;김준수;백승호
    • 한국소음진동공학회:학술대회논문집
    • /
    • 한국소음진동공학회 1997년도 춘계학술대회논문집; 경주코오롱호텔; 22-23 May 1997
    • /
    • pp.308-315
    • /
    • 1997
  • In this study, the effect of modal filter error on the vibration control characteristics of flexible structures is analyzed for IMSC(Independent Modal Space Control), and optimal sensor placement in the structural vibration control with consideration of performance of modal filter has been studied. An Lyapunov asymptotic stability condition has been derived, which depends on the magnitude of the modal filter errors. The extent of the response deviation of the closed-loop system is also derived and evaluated using operator techniques. A sensor placement technique has also been suggested to maximize the performance of the modal filter. It has been found by a series of simulation that the suggested sensor placement technique is very effective on the determination of the number and placement of sensors of modal filter in the structural vibration control.

  • PDF

3상 계통연계형 인버터를 위한 SRF-PLL 시스템의 동특성 개선 (Enhanced Dynamic Response of SRF-PLL System in a 3 Phase Grid-Connected Inverter)

  • 최형진;송승호;정승기;최주엽;최익
    • 전력전자학회논문지
    • /
    • 제14권2호
    • /
    • pp.134-141
    • /
    • 2009
  • 전원사고로 인하여 야기되는 전원급변상황에서 위상각의 새로운 PLL 방법은 추종속도를 개선시키기 위하여 제안되었다. 일반적으로 측정된 전원이 이상적이지 않고 고조파가 포함되어 있으며 센서의 노이즈 때문에 동기좌표계 PLL의 피드백 루프에는 LPF를 사용하고 있다. 그러므로 과도상태의 빠른 동특성을 얻기 위해서 LPF를 고려한 PLL시스템의 모델링을 제안하였다. 또한 전원의 급변 시에 빠른 위상각 검출을 위한 방법으로 자동으로 제어기 대역폭과 LPF의 차단주파수를 변동시키는 가변 파라미터 PLL방법을 제안하였다. 이를 시뮬레이션과 실험을 통해 검증하여 유효성을 보이고자 한다.

5.2 mW 61 dB SNDR 15 MHz Bandwidth CT ΔΣ Modulator Using Single Operational Amplifier and Single Feedback DAC

  • Cho, Young-Kyun;Park, Bong Hyuk;Kim, Choul-Young
    • ETRI Journal
    • /
    • 제38권2호
    • /
    • pp.217-226
    • /
    • 2016
  • We propose an architecture that reduces the power consumption and active area of such a modulator through a reduction in the number of active components and a simplification of the topology. The proposed architecture reduces the power consumption and active area by reducing the number of active components and simplifying the modulator topology. A novel second-order loop filter that uses a single operational amplifier resonator reduces the number of active elements and enhances the controllability of the transfer function. A trapezoidal-shape half-delayed return-to-zero feedback DAC eliminates the loop-delay compensation circuitry and improves pulse-delay sensitivity. These simple features of the modulator allow higher frequency operation and more design flexibility. Implemented in a 130 nm CMOS technology, the prototype modulator occupies an active area of $0.098mm^2$ and consumes 5.23 mW power from a 1.2 V supply. It achieves a dynamic range of 62 dB and a peak SNDR of 60.95 dB over a 15 MHz signal bandwidth with a sampling frequency of 780 MHz. The figure-of-merit of the modulator is 191 fJ/conversion-step.

헤테로다인 광 위상 고정 루프 연구 (A Study on the Heterodyned Optical Phase Locked Loop)

  • 유강희
    • 한국전자파학회논문지
    • /
    • 제18권10호
    • /
    • pp.1163-1171
    • /
    • 2007
  • 본 논문에서는 OPLL의 기술적 구성 요소인 주파수 및 위상 차이 검출기, 루프 여파기, VCO 반도체 레이저의 위상 잡음 설계에 대하여 이론적으로 검토하였으며, 설계 파라미터들을 도출하였다. 계산된 파라미터들로 구현한 설계 및 실험 결과, 주파수 및 위상 검출기는 헤테로다인된 차이 주파수와 1.5 GHz 기준 주파수 사이의 에러 성분을 이론식에 맞게 추출하였으며, 주파수 및 위상 고정 범위는 ${\pm}150MHz$이었다. 본 논문은 헤테로다인 위상 고정 루프 구현에 대한 설계 및 실험 결과를 기술하였다.