• 제목/요약/키워드: LC oscillator

검색결과 85건 처리시간 0.017초

무선가입자회선망용 전압제어발진기 설계 (A Design of the Voltage-Controlled Oscillator for Wireless Subscriber Network)

  • 허창우;최준수
    • 한국정보통신학회논문지
    • /
    • 제11권12호
    • /
    • pp.2205-2209
    • /
    • 2007
  • 본 논문에서는 무선가입자회선망 시스템의 핵심 부품의 하나인 2.3GHz대역의 WLL(무선가입자 회선망)에 사용하는 전압제어발진기를 설계하였다. 발진기의 형태는 콜핏츠 방식을 채 택하였으며, 발진소자로는 LC공진기를 사용하여 유전율이 4.6인 FR-4 기판위에 실장을 하여 제작하였다. 설계된 전압 제어 발진기는 3.2V, 10mA에서 동작하고 출력은 0.67dBm, 위상잡음 특성은 100kHz 옵셋 주파수에서 -102dBc/Hz이고 동조대역폭은 1V-3V의 전압변화에 $2200{\sim}2240MHz$까지 40MHz의 동조 대역폭을 얻을 수 있었다. 제작된 전압제어발진기는 설계 목표치와 비슷한 결과를 얻을 수 있었으며, 무선가입자 회선망에 적용할 수 있다.

Design of the Voltage-Controlled Sinusoidal Oscillator Using an OTA-C Simulated Inductor

  • Park, Ji-Mann;Chung, Won-Sup;Park, Young-Soo;Jun, Sung-Ik;Chung, Kyo-Il
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2002년도 ITC-CSCC -2
    • /
    • pp.770-773
    • /
    • 2002
  • Two sinusoidal voltage-controlled oscillators using linear operational transconductance amplifiers are presented in this paper: One is based on the positive-feedback bandpass oscillator model and the other on the negative-feedback Colpitts model. The bandpass VCO consists of a noninverting amplifier and a current-controlled LC-tuned circuit which is realized by two linear OTA's and two grounded capacitors, while the Colpitts VCO consists of an inverting amplifier and a current-controlled LC-tuned circuit realized by three linear OTA's and three grounded capacitors. Prototype circuits have been built with discrete components. The experimental results have shown that the Colpitts VCO has a linearity error of less than 5 percent, a temperature coefficient of less than rm 100 ppm/$^{circ}C$, and a $pm1.5 Hz $frequency drift over an oscillation frequency range from 712Hz to 6.3kHz. A total harmonic distortion of 0.3 percent has been measured for a 3.3kHz oscillation and the corresponding peak-to-peak amplitude was 1V. The experimental results for bandpass VCO are also presented.

  • PDF

Design of a New Harmonic Noise Frequency Filtering Down-Converter in InGaP/GaAs HBT Process

  • Wang, Cong;Yoon, Jae-Ho;Kim, Nam-Young
    • Journal of electromagnetic engineering and science
    • /
    • 제9권2호
    • /
    • pp.98-104
    • /
    • 2009
  • An InGaP/GaAs MMIC LC VCO designed with Harmonic Noise Frequency Filtering(HNFF) technique is presented. In this VCO, internal inductance is found to lower the phase noise, based on an analytic understanding of phase noise. This VCO directly drives the on-chip double balanced mixer to convert RF carrier to IF frequency through local oscillator. Furthermore, final power performance is improved by output amplifier. This paper presents the design for a 1.721 GHz enhanced LC VCO, high power double balance mixer, and output amplifier that have been designed to optimize low phase noise and high output power. The presented asymmetric inductance tank(AIT) VCO exhibited a phase noise of -133.96 dBc/Hz at 1 MHz offset and a tuning range from 1.46 GHz to 1.721 GHz. In measurement, on-chip down-converter shows a third-order input intercept point(IIP3) of 12.55 dBm, a third-order output intercept point(OIP3) of 21.45 dBm, an RF return loss of -31 dB, and an IF return loss of -26 dB. The RF-IF isolation is -57 dB. Also, a conversion gain is 8.9 dB through output amplifier. The total on-chip down-converter is implanted in 2.56${\times}$1.07 mm$^2$ of chip area.

1.6GHz PCS 단말기용 초소형 VCO에 대한 연구 (A Study on Miniature VCO for 1.6GHz PCS Phone)

  • 권원현;김운용
    • 한국통신학회논문지
    • /
    • 제25권7A호
    • /
    • pp.935-942
    • /
    • 2000
  • 본 논문에서는 1.6GHz PCS 대역 초소형 전압제어발진기의 설계개발하였다. 다층 PCB 구조를 갖는 Colpitts 형의 LC 동조형 발진기를 설계하교 회로 시뮬레이터를 이용하여 회로특성을 최적화하였다. 최적화된 설계 데이터를 이용하여 6$\times$6$\times$1.8 ㎣(0.065cc) 크기의 소형 VCO를 제작한 후 시험하였다. 개발된 VCO는 52.3MHz 튜닝범위에서 -1.67dBm $\pm$0.5dBm 의 일정한 출력레벨을 갖었으며 10kHz offset 주파수에서 -99.33dBc/Hz 의 우수한 위상잡음 특성을 나타내었다.

  • PDF

CMOS 120 GHz Phase-Locked Loops Based on Two Different VCO Topologies

  • Yoo, Junghwan;Rieh, Jae-Sung
    • Journal of electromagnetic engineering and science
    • /
    • 제17권2호
    • /
    • pp.98-104
    • /
    • 2017
  • This work describes the development and comparison of two phase-locked loops (PLLs) based on a 65-nm CMOS technology. The PLLs incorporate two different topologies for the output voltage-controlled oscillator (VCO): LC cross-coupled and differential Colpitts. The measured locking ranges of the LC cross-coupled VCO-based phase-locked loop (PLL1) and the Colpitts VCO-based phase-locked loop (PLL2) are 119.84-122.61 GHz and 126.53-129.29 GHz, respectively. Th e output powers of PLL1 and PLL2 are -8.6 dBm and -10.5 dBm with DC power consumptions of 127.3 mW and 142.8 mW, respectively. Th e measured phase noise of PLL1 is -59.2 at 10 kHz offset and -104.5 at 10 MHz offset, and the phase noise of PLL2 is -60.9 dBc/Hz at 10 kHz offset and -104.4 dBc/Hz at 10 MHz offset. The chip sizes are $1,080{\mu}m{\times}760{\mu}m$ (PLL1) and $1,100{\mu}m{\times}800{\mu}m$ (PLL2), including the probing pads.

저 가격 0.18-㎛ 혼성신호 CMOS공정에 기반한 WSN용 2.4-GHz 밴드 VCO설계 (Low cost 2.4-GHz VCO design in 0.18-㎛ Mixed-signal CMOS Process for WSN applications)

  • Jhon, Heesauk;An, Chang-Ho;Jung, Youngho
    • 한국정보통신학회논문지
    • /
    • 제24권2호
    • /
    • pp.325-328
    • /
    • 2020
  • This paper demonstrated a voltage-controlled oscillator (VCO) using cost-effective (1-poly 6-metal) mixed signal standard CMOS process. To have the high-quality factor inductor in LC resonator with thin metal thickness, patterned-ground shields (PGS) was adopted under the spiral to effectively reduce the ac current of low resistive Si substrate. And, because of thin top-metal compared with that of RF option (2 ㎛), we make electrically connect between the top metal (M6) and the next metal (M5) by great number of via array along the metal traces. The circuit operated from 2.48 GHz to 2.62 GHz tuned by accumulation-mode varactor device. And the measured phase noise of LC VCO has -123.7 dBc/Hz at 1MHz offset at 2.62 GHz and the dc-power consumption shows 2.07 mW with 1.8V supply voltage, respectively.

65nm CMOS 공정을 이용한 전압제어발진기와 고속 4분주기의 설계 (A Design of Voltage Controlled Oscillator and High Speed 1/4 Frequency Divider using 65nm CMOS Process)

  • 이종석;문용
    • 전자공학회논문지
    • /
    • 제51권11호
    • /
    • pp.107-113
    • /
    • 2014
  • 60GHz 무선 통신 시스템에 적용 가능한 전압 제어 발진기와 고속 4분주기를 65nm CMOS 공정을 사용하여 설계했다. 전압제어 발진기는 전류소스와 NMOS 차동쌍 LC구조로 설계하였으며 분주기는 차동 인젝션 록킹 구조에 베렉터를 추가하여 동작주파수 범위를 조절할 수 있는 구조로 설계했다. 전압 제어 발진기와 분주기에 모두 전류소스를 추가하여 전원잡음에 따른 위상잡음 특성을 개선하였다. 전압 제어 발진기는 64.36~67.68GHz의 동작범위가 측정됐고, 고속 4분주기는 전압 제어 발진기의 동작범위에 대해 정확한 4분주가 가능하며 5.47~5.97dBm의 높은 출력전력이 측정됐다. 분주기를 포함한 전압제어 발진기의 위상잡음은 1MHz 오프셋 주파수에서 -77.17dBc/Hz이고 10MHz 오프셋 주파수에서 -110.83dBc/Hz이다. 소모전력은 전원전압 1.2V에서 38.4mW 이다 (VCO 포함).

UWB 응용을 위한 저전력 고속 스위칭 주파수 합성기의 설계 (A Low Power Fast-Hopping Frequency Synthesizer Design for UWB Applications)

  • 안태원;문제철;김용우;문용
    • 전자공학회논문지 IE
    • /
    • 제45권4호
    • /
    • pp.1-6
    • /
    • 2008
  • 본 연구에서는 MB-OFDM UWB 응용을 위하여 복잡도를 낮추고 전력소모를 줄인 고속 스위칭 주파수 합성기를 다룬다. 제안된 구조는 밴드 그룹 1 주파수를 생성하기 위하여 3960 MHZ LC VCO, 528 MHz 링 오실레이터, 수동 믹서 및 LC-조정 Q-향상 BPF를 사용한다. 인접 채널 제거비는 3432 MHz 신호에서 -40 dBc 이하, 그리고 4488 MHz 신호에서 -44 dBc 이하의 특성을 확인하였다. 요구되는 출력 신호를 얻기 위하여 SCL 구조의 고속 스위칭 MUX를 사용하여 2.2 ns 이하의 밴드 스위칭 시간을 얻었다. 전체 전력 소모는 1.8 V 전원을 사용하여 47.9 mW이다.

Nic 회로의 구성 및 발진회로에의 응용에 관한 연구 (A study on the construction of nic circuit and ists application to oscilation circuit)

  • 김명기
    • 대한전자공학회논문지
    • /
    • 제11권6호
    • /
    • pp.16-24
    • /
    • 1974
  • 본 논문은 종래의 NIC회로의 구성방법을 종합하여 일반화하는 방법으로써 파라미터 제어회로와 전압 또는 전류제어회로에 의한 NIC구성방법을 제시하였다. 그리고 FET에 의해 개방 및 단락안정형 NIC회로를 구성하고 회로해석에 의한 임피던스와 실험치를 비교하여 NIC특성을 확인하고 회로해석이 타당함을 검토 확인하였다. 또한 병렬 LC를 NIC와 직렬로 연결하여 발진상태를 실험으로 확인하고 NR에 의한 발진상태와 비교 검토하였다.

  • PDF

Polar Transmitter with Differential DSM Phase and Digital PWM Envelope

  • Zhou, Bo;Liu, Shuli
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제14권3호
    • /
    • pp.313-321
    • /
    • 2014
  • A low-power low-cost polar transmitter for EDGE is designed in $0.18{\mu}m$ CMOS. A differential delta-sigma modulator (DSM) tunes a three-terminal voltage-controlled oscillator (VCO) to perform RF phase modulation, where the VCO tuning curve is digitally pre-compensated for high linearity and the carrier frequency is calibrated by a dual-mode low-power frequency-locked loop (FLL). A digital intermediate-frequency (IF) pulse-width5 modulator (PWM) drives a complementary power-switch followed by an LC filter to achieve envelope modulation with high efficiency. The proposed transmitter with 9mW power dissipation relaxes the time alignment between the phase and envelope modulations, and achieves an error vector magnitude (EVM) of 4% and phase noise of -123dBc/Hz at 400kHz offset frequency.