• 제목/요약/키워드: High input impedance

검색결과 181건 처리시간 0.022초

높은 입력 임피던스를 가지는 테라헤르츠 Yagi-Uda 안테나 (A Terahertz Yagi-Uda Antenna with High Input Impedance)

  • 한경호;;박익모;한해욱
    • 한국광학회지
    • /
    • 제20권2호
    • /
    • pp.65-70
    • /
    • 2009
  • 본 논문에서는 높은 입력 임피던스를 가지는 테라헤르츠 Yagi-Uda 안테나를 제안하였다. 제안된 Yagi-Uda 안테나는 두께가 얇은 기판 위에 설계하여 기판의 비유전율에 의한 안테나의 임피던스 저하를 줄이고 Yagi-Uda 안테나 고유의 복사패턴을 가지도록 하였다. 전 파장 길이를 가지는 U-형태의 다이폴을 driver로 사용하여 공진주파수에서 $4,400{\Omega}$ 정도의 높은 입력저항을 얻을 수 있었다. 따라서 제안된 Yagi-Uda 안테나는 기존의 테라헤르츠 안테나들에 비하여 증가된 테라헤르츠파 출력을 얻을 수 있다.

전력선 통신 시스템의 입력 임피던스 계산 (Input Impedance Calculation of the Power Line Communication System)

  • 천동완;이진택;박영진;김관호;신철재
    • 한국통신학회논문지
    • /
    • 제29권9A호
    • /
    • pp.983-990
    • /
    • 2004
  • 본 논문에서는 중 전압 전력선을 이용한 전력선 통신대 LC) 네트워크의 입력임피던스를 계산하였다. 먼저 전송 선로 모델을 이용하여 전력선 통신 네트워크의 입출력 단 모델을 제시하였으며, 여기에 전력선의 방사성 손실, 도체손실, 유전체 손실 등에 의한 감쇠상수를 적용시켜 임피던스를 계산하였다 계산결과 방사성 손실에 의한 강쇠 가 가장 크게 나타났으며, 전력선의 특정임피던스가 매우커서 입력 단에서의 반사가 심하기 때문에 입력임피던스 가 일정한 주기를 가지는 정재파 형태로 나타남을 알 수 있었다 또한 입력임피던스의 주기는 동축선로의 길이에 주로 의존하고, 크기는 주로 전력선의 특성임피던스 및 손실에 의존하였다 실제 측정결과 계산 치와 측정치가 매 우 유사함을 알 수 있었다.

페라이트 薄膜을 이용한 逆L形 안테나의 入力임피던스 整合法 (Input Impedance Matching Method of Inverted L Antenna using thin Ferrite Film)

  • 임규재;정수진;최종권
    • 자원리싸이클링
    • /
    • 제13권6호
    • /
    • pp.26-30
    • /
    • 2004
  • 모노폴 안테나를 직각으로 꺾어 변형시킨 역 L형 안테나는 수직부와 수평부의 길이 비에 따라 입력임피던스의 변화가 크기 때문에 정합 문제가 발생하게 된다. 본 논문에서는 수직부와 수평부의 길이 비에 따라 임피던스의 변화를 해석하고, 급전부 인접 접지면상에 부분적으로 페라이트 박막을 부가하여 임피던스의 조절이 가능함을 확인할 수 있었다. 페라이트의 재질특성(유전율, 투자율, 도전율)이 주어졌을 때, 호형 페라이트 필름구조(두께, 반경 등)의 변화에 따른 임피던스 변화를 역 L 안테나 모형에 적용함으로써 휴대폰 내장형 안테나 설계시 최적 정합이 이루어질 수 있도록 FDTD 수치해석 방법을 사용하였다.

페라이트 박막을 이용한 역 L 형 안테나의 입력임피던스 정합법 (Input impedance matching method of inverted L antenna using thin ferrite film)

  • 임규재;정수진;최종권
    • 한국자원리싸이클링학회:학술대회논문집
    • /
    • 한국자원리싸이클링학회 2004년도 13회 산화철워크샵
    • /
    • pp.43-51
    • /
    • 2004
  • 모노폴 안테나를 직각으로 꺽어 변형시킨 역 L 형 안테나는 수직부와 수평부의 길이 비에 따라 입력임피던스의 변화가 크기 때문에 정합 문제가 발생하게 된다. 본 논문에서는 수직부와 수평부의 길이 비에 따라 임피던스의 변화를 해석하고, 급전부 인접 접지면상에 부분적으로 페라이트 박막을 부가하여 임피던스의 조절이 가능함을 확인할 수 있었다. 페라이트의 재질특성(유전율, 투자율, 도전율)이 주어졌을 때, 호형 페라이트 필름구조(두께, 반경 등)의 변화에 따른 임피던스 변화를 역 L 안테나 모형에 적용함으로써 휴대폰 내장형 안테나 설계 시 최적 정합이 이루어질 수 있도록 FDTD 수치해석 방법을 사용하였다.

  • PDF

역 L 형 모노폴 안테나의 임피던스 정합방법 (Impedance Matching Method of an Inverted L Monopole Antenna)

  • 임계재
    • 한국정보전자통신기술학회논문지
    • /
    • 제6권1호
    • /
    • pp.18-22
    • /
    • 2013
  • 모노폴 안테나를 직각으로 꺾어 변형시킨 역 L 형 안테나는 수직부와 수평부의 길이 비에 따라 입력임피던스의 변화가 크기 때문에 정합 문제가 발생하게 된다. 본 논문에서는 수직부와 수평부의 길이 비에 따라 임피던스의 변화를 해석하고, 급전부 인접 접지면상에 부분적으로 페라이트 박막을 부가하여 임피던스의 조절이 가능함을 확인할 수 있었다. 페라이트의 재질특성(유전율, 투자율, 도전율)이 주어졌을 때, 호형 페라이트 필름구조(두께, 반경 등)의 변화에 따른 임피던스 변화를 역 L 안테나 모형에 적용함으로써 휴대폰 내장형 안테나 설계시 최적 정합이 이루어질 수 있도록 FDTD 수치해석 방법을 사용하였다.

범용 임피던스 변환회로를 이용한 압전 단결정 진동자의 제동용량 제어 (Clamped capacitance control of a piezoelectric single crystal vibrator using a generalized impedance converter circuit)

  • 김정순;김무준
    • 한국음향학회지
    • /
    • 제37권1호
    • /
    • pp.46-52
    • /
    • 2018
  • 압전변압기에 사용되는 압전 단결정은 높은 입력 임피던스로 인하여 파워전송용량이 높지 않다는 문제점이 있다. 따라서 본 연구에서는 연산증폭기를 사용한 범용 임피던스 변환(General Impedance Convert, GIC) 회로로 구현된 정전용량 증가회로를 압전 단결정 진동자의 전기단자에 연결함으로써 입력임피던스를 저하시켜 파워전송용량을 향상시킬 수 있는 방법을 제안하였다. $128^{\circ}$회전 Y판 $LiNbO_3$ 단결정 진동자에 설계 제작된 정전용량 증가회로를 적용하여 구동 특성을 측정한 결과, 입력임피턴스는 25 % 감소, 전기-기계결합계수는 30 % 증가, 전압변환 특성에 있어서는 약 17~30배의 출력파워용량이 증가됨을 확인하였다.

Optimal Design Considerations of a Bus Converter for On-Board Distributed Power Systems

  • Abe, Seiya;Hirokawa, Masahiko;Shoyama, Masahito;Ninomiya, Tamotsu
    • Journal of Power Electronics
    • /
    • 제9권3호
    • /
    • pp.447-455
    • /
    • 2009
  • The power supply systems, which require low-voltage / high-current output has been changing from the conventional centralized power system to a distributed power system. The distributed power system consists of a bus converter and POL. The most important factor is the system stability in bus architecture design. The overlap between the output impedance of a bus converter input impedance of POL causes system instability and has been an actual problem. By increasing the bus capacitor, the system stability can be easily improved. However, due to limited space on the system board, the increasing of bus capacitors is impractical. An urgent solution of this issue is strongly desired. This paper presents the output impedance design for on-board distributed power system by means of three control schemes of a bus converter. The output impedance peak of the bus converter and the input impedance of the POL are analyzed and then conformed experimentally for stability criterion. Furthermore, the design process of each control schemes for system stability is proposed.

낮은 전류-입력 임퍼던스를 갖는 A급 바이폴라 전류 콘베이어(CCII)와 그것의 오프셋 보상된 CCII 설계 (A Design of Class A Bipolar Current Conveyor(CCII) with Low Current-Input Impedance and Its Offset Compensated CCII)

  • 차형우
    • 대한전자공학회논문지SD
    • /
    • 제38권10호
    • /
    • pp.754-764
    • /
    • 2001
  • 고정도 전류-모드 신호 처리를 위한 낮은 전류-입력 임피던스를 갖는 A급 바이폴라 제 2세대 전류 콘베이어(CCII)와 그것의 오프셋 보상된 CCII를 제안하였다. 제안한 CCII는 전류 입력을 위한 정류된 전류-셀, 전압 입력을 위한 이미터 폴로워, 그리고 전류 출력을 위한 전류 미러로 구성된다. 이 구성에서, 전류 입력단자의 임피던스를 줄이기 위해 두 입력 단은 전류 미러에 의해 결합되었다. 실험 결과, CCII의 전류 입력단자의 임피던스는 8.4 Ω 이하였고, 전류 입력 단자의 오프셋 전압은 40 mV로 나타났다. 이 오프셋을 줄이기 위하여 오프셋 보상된 CCII는 제안한 CCII의 회로 구성에 다이오드-결선된 npn과 pnp 트랜지스터를 첨가시켰다. 실험 결과, 오프셋 보상된 CCII의 전류 입력 단자의 임피던스는 2.1Ω이하였고, 전압 오프셋은 0.05mV로 나타났다. 제안한 두 CCII을 전압 폴로워로 사용할 때 3-dB 차단 주파수는 30 MHz이었다. 전력 소비는 6 mW이다.

  • PDF

신경회로망을 이용한 배전선로 고저항 사고 검출 기법의 개발 (Development of a hight Impedance Fault Detection Method in Distribution Lines using Neural network)

  • 황의천;;김남호
    • 한국조명전기설비학회지:조명전기설비
    • /
    • 제13권2호
    • /
    • pp.212-212
    • /
    • 1999
  • This paper proposed a high impedance fault detection method using a neural network on distribution lines. The v-I characteristic curve was obtained by high impedance fault data tested in various soil conditions. High impedance fault was simulated using EMTP. The pattern of High Impedance Fault on high density pebbles was taken as the learning model, and the neural network was valuated on various soil conditions. The average values after analyzing fault current by FFT of evenr·odd harmonics and fundamental rms were used for the neural network input. Test results were verified the validity of the proposed method.

DC-DC 벅 컨버터의 차동모드 노이즈 분석을 위한 고주파 등가회로 모델 (High-Frequency Equivalent Circuit Model for Differential Mode Noise Analysis of DC-DC Buck Converter)

  • 신주현;김우중;차한주
    • KEPCO Journal on Electric Power and Energy
    • /
    • 제6권4호
    • /
    • pp.473-480
    • /
    • 2020
  • In this paper, we proposed a high frequency equivalent circuit considering parasitic impedance components for differential noise analysis on the input stage during DC-DC buck converter switching operation. Based on the proposed equivalent circuit model, we presented a method to measure parasitic impedance parameters included in DC bus plate, IGBT, and PCB track using the gain phase method of a network analyzer. In order to verify the validity of this model, a DC-DC prototype consisting of a buck converter, a signal analyzer, and a LISN device, and then resonance frequency was measured in the frequency range between 150 kHz and 30 MHz. The validity of the parasitic impedance measurement method and the proposed equivalent model is verified by deriving that the measured resonance frequency and the resonance frequency of the proposed high frequency equivalent model are the same.