• 제목/요약/키워드: Generator mode

검색결과 482건 처리시간 0.034초

디지털 평판형 검출기에서 Control Panel의 Density Display와 Sensitivity 설정이 조사선량(mAs)과 획득영상에 미치는 영향에 관한 연구 (Study on the Exposure Dose(mAs) and acquisition Image set up Density Display and Sensitivity of control Panel for the Digital Flat-Panel-Detector)

  • 김병기;김상건;차선화;최준구;이준;이민우;김순배;김경수
    • 대한디지털의료영상학회논문지
    • /
    • 제9권2호
    • /
    • pp.17-21
    • /
    • 2007
  • The purpose to recognize change of average pixel value of acquisition image by control panel's density and right set up method of speed (sensitivity) and exposure dose(mAs) change that dose in purpose digital flatpanel-detector. X -ray generator DHF-158H2(Hitachi, Japan). Detector CXDI 4OG(Canon, Japan), 12 : 1 grid and exposure ray 135 kVp, 250 mA, 10 ms. focus-detector distance 180 cm and used AEC mode. DICOM reflex analysis program used image J that is digital reflex analysis program that offer in United States America National Health Center(National Institutes of Health : NlH) phantom used chest phantom(Anthromorphic : Flukebrome.medicaI USA). An experiment chest phantom that consist by formation equivalence material use because density value( -3${\sim}$+3) in X-ray control panel and seep that is speed step(slow, medium, fast) each control experimentalize. image analysis reflex neted through an experiment using image j each image compare. These was change in dose according to slow, medium, fast and density's change in an experiment result. According to detector sensitivity and density condition set, dose was relationship dissimilarity 500% from 200%. The dose came highest when is density +3 to slow. and dose more increases gray scale's extent could know that rise. Could know whether how equipment set is important through this experiment. cause of disease which change by digital radiography system forward is thought to increase more, it is considered that suitable education by this and continuous interest about equipment need absolutely.

  • PDF

커패시터 멀티플라이어를 갖는 CCM/DCM 이중모드 DC-DC 벅 컨버터의 설계 (Design of a CCM/DCM dual mode DC-DC Buck Converter with Capacitor Multiplier)

  • 최진웅;송한정
    • 한국산학기술학회논문지
    • /
    • 제17권9호
    • /
    • pp.21-26
    • /
    • 2016
  • 본 논문에서는 휴대 전자기기의 내부 전원단을 위한, CCM/DCM 기능의 이중모드 감압형 DC-DC 벅 컨버터를 제안한다. 제안하는 변환기는 1 MHz의 주파수에서 동작하며, 파워단과 제어블럭으로 이루어진다. 파워단은 Power MOS 트랜지스터, 인덕터, 커패시터, 제어 루프용 피드백 저항으로 구성된다. 제어부는 펄스폭 변조기 (PWM), 오차증폭기, 램프 파 발생기, 오실레이터 등으로 이루진다. 또한 본 논문에서 보상단의 큰 외부 커패시터는, 집적회로의 면적축소를 위하여 CMOS 회로로 구성되는 멀티플라이어 등가 커패시터로 대체하였다. 또한,. 본 논문에서, 보상단의 외부 커패시터는 집적회로의 면적을 줄이기 위하여 곱셈기 기반 CMOS 등가회로로 대체하였다. 또한 제안하는 회로는 칩을 보호하기 위하여 출력 과전압, 입력부족 차단 보호회로 및 과열 차단 보호회로를 내장하였다. 제안하는 회로는 $0.18{\mu}m$ CMOS 공정을 사용하여, 케이던스의 스펙트라 회로설계 프로그램을 이용하여 설계 및 검증을 하였다. SPICE 모의 실험 결과, 설계된 이중모드 DC-DC 벅 변환기는 94.8 %의 피크효율, 3.29 mV의 리플전압, 2.7 ~ 3.3 V의 전압 조건에서 1.8 V의 출력전압을 보였다.

한국형 기동헬기 APU 시동모터 결함원인 분석 및 신뢰성 개선 (Research on fault analysis and reliability improvement of APU start motor for Korea Utility Helicopter)

  • 강태우;염효원;이희랑;안종무
    • 한국산학기술학회논문지
    • /
    • 제18권6호
    • /
    • pp.703-709
    • /
    • 2017
  • 한국형 기동헬기(이하 수리온) 사업은 군이 운용중인 노후헬기를 국산헬기로 대체하기 위하여 연구개발한 사업으로 소요군의 전투력 향상과 운용, 유지 경제성을 고려한 사업이다. 수리온 보조동력장치는 주 발전기의 고장 시 장착 된 교류발전기로 체계에 비상 전원을 공급하는 장치이며 시동모터는 배터리의 전기적 에너지를 기계적 회전에너지로 변환 하여 보조동력장치 엔진을 회전시키는 장치이다. 수리온의 전력화 및 운용이 지속됨에 따라 시동모터의 결함이 발견되었고 이를 해소하기 위한 개선 활동을 진행하였다. 고장모드 분석에서는 결함발생에 대한 현상을 확인하고 결함원인을 5가지로 분류하였다. 5가지 인자에 대한 분석결과 결함의 주요 원인은 기계적 마모이며 이는 스프링 압력과 관련이 있다는 사실을 확인 하였다. 이론적으로 결정 된 압력조절을 통해 250회의 시험검증을 수행하였고 4개의 샘플링 마모량으로 회귀분석을 수행한 결과 모두 0.05이하의 유의수준을 보였기에 대립가설을 채택 하였다. 결론적으로 브러쉬 이상마모와 마모로 인한 파손은 압력조절을 통해 해결할 수 있었으며 시험을 통해 마모량 예측 및 결과 타당성을 확인 할 수 있었다.

포톤 계수 방식의 $32{\times}32$ 픽셀 어레이를 갖는 디지털 CMOS X-ray 이미지 센서 설계 (A Design of Digital CMOS X-ray Image Sensor with $32{\times}32$ Pixel Array Using Photon Counting Type)

  • 성관영;김태호;황윤금;전성채;진승오;허영;하판봉;박무훈;김영희
    • 한국정보통신학회논문지
    • /
    • 제12권7호
    • /
    • pp.1235-1242
    • /
    • 2008
  • 본 논문에서는 $0.18{\mu}m$ triple-well CMOS 공정을 사용하여 포톤계수 방식의 $32{\times}32$ 픽셀 어레이를 갖는 CMOS ray 영상센서를 설계하였다. 설계된 영상센서의 카픽셀은 $100{\times}100\;{\mu}m2$ 면적을 가지고 있고 약 400개의 트랜지스터로 구성되어 있으며, 범프 본딩을 통해 ray 검출기와 CSA(Charge Sensitive Amplifier)의 연결을 위한 $50{\times}50{\mu}m2$의 오픈패드를 가지고 있다. 각각의 싱글픽셀 CSA에서 전압 바이어스 회로를 사용한 folded cascode CMOS OP amp 대신 레이아웃 면적을 줄이기 위하여 self biased folded cascode CMOS OP amp를 이용하였으며, 계수 모드 진입 전후에 CLK에서 발생 할 수 있는 short pulse를 제거하는 15bit LFSR 계수기 (Linear Feedback Shift Register Counter) 클럭 발생회로를 제안하였으며, 읽기 모드에서 CMOS X-ray 영상센서의 최대 전류를 줄이기 위하여 열 어드레스 디코더를 이용하여 한 열씩 읽도록 설계하였다.

광섬유 사냑 간섭형 센서에 기반한 링형 탐촉자의 수중 음향 민감도 해석 (Acoustic Sensitivity Analysis of a Ring-type Probe Based on a Fiber-optic Sagnac Interferometric Sensor)

  • 이연우;권휴상;권일범
    • 한국광학회지
    • /
    • 제31권1호
    • /
    • pp.13-19
    • /
    • 2020
  • 광섬유 사냑 간섭형 센서를 이용해 수중 음향을 측정하기 위하여 링형 탐촉자를 적용하는 경우 민감도를 이론과 실험을 통하여 조사한다. 링형 탐촉자는 단일 모드 광섬유를 지름 5 cm의 링형으로 감아서 접착제로 패키징하였다. 링형 탐촉자는 감지 광섬유의 길이를 46.84 m로 하여 제작한 A형 탐촉자와 감지 광섬유의 길이를 112.22 m로 한 B형 탐촉자를 준비하였다. 수중 음향 시험은 상용 음향 발생기와 1 m 떨어진 거리에서 링형 탐촉자를 사용하여 50, 70, 90 kHz의 주파수에 대하여 20~100 Pa의 음향 압력 범위에서 음향 민감도를 조사하는 실험을 수행하였다. 실험 결과, 링형 탐촉자는 주파수에 대하여 다른 민감도를 나타내었으며, 이론과 비교하기 위하여 평균값을 구하였다. 세 주파수에 대한 평균 민감도는 A 탐촉자와 B 탐촉자에 대하여 각각 25.48 × 10-5, 60.79 × 10-5 rad/Pa으로 측정되었으며, 이로부터 영률 보정 계수 c값을 0.35로 결정할 수 있었다.

USB Type-C 응용을 위한 Embedded Flash IP 설계 (Design of an Embedded Flash IP for USB Type-C Applications)

  • 김영희;이다솔;김홍주;이도규;하판봉
    • 한국정보전자통신기술학회논문지
    • /
    • 제12권3호
    • /
    • pp.312-320
    • /
    • 2019
  • 본 논문에서는 110nm eFlash 셀을 사용한 512Kb eFlash IP를 설계하였다. eFlash 셀의 프로그램, 지우기와 읽기 동작을 만족시키는 row 구동회로(CG/SL 구동회로), write BL 구동회로( write BL 스위치 회로와 PBL 스위치 선택 회로), read BL 스위치 회로와 read BL S/A 회로와 같은 eFlash 코어회로(Core circuit)를 제안하였다. 그리고 프로그램 모드에서 9.5V와 erase 모드에서 11.5V의 VPP(Boosted Voltage) 전압을 공급하는 VPP 전압 발생기회로는 기존의 단위 전하펌프 회로로 cross-coupled NMOS 트랜지스터를 사용하는 대신 body 전압을 ground에 연결된 12V NMOS 소자인 NMOS 프리차징 트랜지스터의 게이트 노드 전압을 부스팅하는 회로를 새롭게 제안하여 VPP 단위 전하펌프의 프리차징 노드를 정상적으로 VIN(Input Voltage) 전압으로 프리차징 시켜서 VPP 전하펌프 회로의 펌핑 전류를 증가시켰다. 펌핑 커패시터로는 PMOS 펌핑 커패시터에 비해 펌핑전류가 크고 레이아웃 면적이 작은 12V native NMOS 펌핑 커패시터를 사용하였다. 한편 110nm eFlash 공정을 기반으로 설계된 512Kb eFlash 메모리 IP의 레이아웃 면적은 $933.22{\mu}m{\times}925{\mu}m(=0.8632mm^2)$이다.

화생방 방호시설을 위한 원격감시 패널 및 제어시스템 (Remote Monitoring Panel and Control System for Chemical, Biological and Radiological Facilities)

  • 박형근
    • 한국산학기술학회논문지
    • /
    • 제20권1호
    • /
    • pp.464-469
    • /
    • 2019
  • 본 논문에서는 화생방 방호시설에 사용되는 가스 차단밸브를 비롯한 각종 밸브 및 출입통제 챔버를 제어할 수 있는 원격 감시패널과 제어시스템을 개발하였다. 원격 감시패널은 화생방 통제실에 설치되는 메인 패널과 청정 기계실에 설치되는 보조 패널로 구성하였으며, 그 크기를 순수 제어용과 CCTV를 포함한 제어용으로 구분하여 개발하였다. 본 시스템은 방폭문 및 가스 차단문이 전시 및 평시에 발생할 수 있는 상황별 상태에 따라 원격 감시 및 제어가 가능하며, 평시모드와 전시모드로 구분하여 각 모드 작동시 추가적인 활성창을 통하여 제어 정보를 표시한다. 특히, 화생방 방호시설 내부의 각종 밸브 및 센서 그리고 각종 여과기의 동작상태를 주기적으로 센싱하여 각각의 기구 및 기기들의 정상동작 여부를 파악하며, 수리 및 교체가 필요할 경우 이를 원격으로 상황 근무자에게 경보함으로써 위급상황에서 각각의 기기들의 동작이상으로 인한 피해를 미연에 방지한다. 이를 통하여 화생방 상황 발생시 차단밸브 및 양압밸브의 상태에 따른 송풍기, 급기 및 배기 댐퍼의 작동, 비상 발전기 및 냉각수 펌프 등의 제어가 가능하여 재래식 무기 및 핵폭발에 의한 폭풍압의 급격한 유입으로 인한 피해를 예방할 수 있다.

로컬 클록 스큐 보상을 위한 낮은 지터 성능의 지연 고정 루프 (A Low Jitter Delay-Locked Loop for Local Clock Skew Compensation)

  • 정채영;이원영
    • 한국전자통신학회논문지
    • /
    • 제14권2호
    • /
    • pp.309-316
    • /
    • 2019
  • 본 논문은 로컬 클록 왜곡을 보상하는 낮은 지터 성능의 지연 고정 루프를 제시한다. 제안된 DLL은 위상 스플리터, 위상 검출기(PD), 차지 펌프, 바이어스 생성기, 전압 제어 지연 라인(Voltage Controlled Delay Line) 및 레벨 변환기로 구성된다. VCDL(: Voltage Controlled Delay Line)은 CML(: Current Mode Logic)을 사용하는 자체 바이어스 지연 셀을 사용하여 온도에 민감하지 않고 잡음을 공급한다. 위상 스플리터는 VCDL의 차동 입력으로 사용되는 두 개의 기준 클록을 생성한다. 제안된 회로의 PD는 CML에 비해 적은 전력을 소비하는 CMOS 로직을 사용하기 때문에 PD는 위상 스플리터의 유일한 단일 클록을 사용한다. 따라서 VCDL의 출력은 로컬 클록 분배 회로뿐만 아니라 PD에 사용되므로 레벨 변환기에 의해 레일-투-레일 신호로 변환된다. 제안된 회로는 $0.13{\mu}m\;CMOS$ 공정으로 설계되었으며, 주파수가 1GHz인 클록이 외부에서 인가된다. 약 19 사이클 후에 제안된 DLL은 잠금이 되며, 클록의 지터는 1.05ps이다.

회생전력 제어용 인버터 시스템의 구현에 관한 연구 (A Study on the Implementation of Inverter Systems for Regenerated Power Control)

  • 金 敬 源;徐 永 泯;洪 淳 瓚
    • 전력전자학회논문지
    • /
    • 제7권2호
    • /
    • pp.205-213
    • /
    • 2002
  • 본 논문에서는 직류모선에서 교류모선으로 회생되는 전력을 제어할 수 있는 3상 전압원 인버터 시스템을 구현하였다. 전체 시스템은 선간접압 및 선전류용 센서, d-q 변환방식을 사용한 실제전력 연산기. PI제어기법을 적용한 복소전력 제어기, 수정 q도통방식을 구현하기 위한 게이팅신호 생성기, 주파수를 추종하기 위한 DPLL과 전력회로로 구성된다. 제어보드는 32비트 DSP인 TMS32C32, EFLD 2개, ACD 6개와 DAC로 구성하였다. 제안한 시스템의 성능을 검증하기 위해 교류 220V에서 5kVA 전력용량인 축소모델을 설계, 제작하였다. 실험결과, 회생 유효전력은 명령값으로 잘 제어되며 회생 무효전력은 운전동안 내내 거의 0의 값을 유지함을 확인하였다.

900MHz 대역 RFID 수동형 태그 전치부 설계 및 구현 (900MHz RFID Passive Tag Frontend Design and Implementation)

  • 황지훈;오종화;김현웅;이동근;노형환;성영락;오하령;박준석
    • 한국통신학회논문지
    • /
    • 제35권7B호
    • /
    • pp.1081-1090
    • /
    • 2010
  • 본 논문에서는 900MHz 대역 RFID 수동형 태그 전치부를 설계 및 구현하고 측정을 통해 검증하였다. 문턱전압(threshold voltage) 제거 회로 구조의 전압 체배기, 전류를 이용한 복조 회로, 온도 및 공정 보상회로를 포함한 EPC Global Class-1 Generation-2 UHF RFID 프로토콜에 만족하는 클록 발생기 구조로 주요 블록을 설계하였으며, 전력차단 회로를 추가하여 동작의 안정성에 중점을 두었다. PWM(Pulse Width Modulation)을 이용한 변조기 구조로 입력단의 용량성 임피던스 부하 변조 방식을 이용하여 변조 동작을 검증하였다. 성능 검증을 위해 평가 보드에 CPLD(Complex Programmable Logic Device)를 삽입하여 디지털 신호 처리부의 기능을 통해 기본적인 태그 명령을 처리할 수 있도록 하여 설계된 태그 칩과 더불어 전체 태그 동작을 검증하였다. 삼성 0.18um CMOS 공정을 이용하여 설계하였고, 인식거리는 1.5m내에 안정적인 동작이 가능하다. 15~100% 변조율의 신호를 복조하며, 온도 및 공정에 변화에 대해 9.6% 이하의 오차를 가진 클록을 생성하였으며, 1m 거리에서 평균 소모전력은 약 71um이다.