• 제목/요약/키워드: Electro-Static Discharge

검색결과 32건 처리시간 0.032초

Electrical Characteristics and Thermal Reliability of Stacked-SCRs ESD Protection Device for High Voltage Applications

  • Koo, Yong Seo;Kim, Dong Su;Eo, Jin Woo
    • Journal of Power Electronics
    • /
    • 제12권6호
    • /
    • pp.947-953
    • /
    • 2012
  • The latch-up immunity of the high voltage power clamps used in high voltage ESD protection devices is very becoming important in high-voltage applications. In this paper, a stacking structure with a high holding voltage and a high failure current is proposed and successfully verified in 0.18um CMOS and 0.35um BCD technology to achieve the desired holding voltage and the acceptable failure current. The experimental results show that the holding voltage of the stacking structure can be larger than the operation voltage of high-voltage applications. Changes in the characteristics of the stacking structure under high temperature conditions (300K-500K) are also investigated.

Tunable Image Refection Filler 구현 (Design of Tunable Image Rejection Filler)

  • 하상훈;오재욱;김형석
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2006년도 제37회 하계학술대회 논문집 C
    • /
    • pp.1593-1594
    • /
    • 2006
  • 본 논문에서는 모바일 컨버젼스 단말기를 위한 Tunable Image Rejection Filter를 구현 하였다. 이 필터는 TSMC 0.25um 공정을 이용해 시뮬레이션 되었다. 또한 정전기로 인한 소자의 파괴를 방지하기 위해 ESD 패드(Electro Static Discharge Pad)를 추가하였다. 영상 주파수 저지 특성은 WCDMA(2.1GHz), WiBro(2.3GHz), WLAN(2.45) 대역에서 모두 28dB 이상이고, 이때 바이어스 전압은 각각 0.5V, 0.95v, 1.8V의 전압을 가지게 되었다. 삽입 손실은 세 대역에서 모두 2dB 이하이다.

  • PDF

정전기(ESD)로 인한 국내산업 피해와 국제 동향 (A International tendency and damages by ESD for Industry)

  • 송상훈;송광재
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2007년도 제38회 하계학술대회
    • /
    • pp.256-257
    • /
    • 2007
  • 정전기방전(Electro-Static Discharge)에 의한 피해는 전기전자제품의 파괴, 분체의 유도성 폭발, 도장 시 화재 등의 산업 각 분야에 걸쳐 인명이나 물질적 형태로 방대하게 발생하고 있다. 본 논문에서는 이와 같은 여러 형태의 ESD 피해형태 중 전기전자제품 관련분야에 대한 국내외적인 동향을 소개하고자 한다. 반도체, 디스플레이, 등 전기전자 산업분야의 소형화, 고속화는 ESD에 대한 민감도를 증가시키고 있으며, 전기전자 환경의 모든 산업분야에서 제품의 생산성, 신뢰성, 안전성에 커다란 영향을 미치고 있다. 그러므로 ESD 관련 국내 산업의 피해실태와 원인, ESD 방지를 위한 국내기술의 수준을 파악하고, 국제적인 기술동향을 분석하는 것은 매우 중요한 일이다. 이를 바탕으로 한 국내 관련 산업의 국제적인 경쟁력 확보를 위한 국가차원의 관리시스템 및 교육제도 도입성의 필요성을 제시하고자 한다.

  • PDF

높은 홀딩전압을 갖는 사이리스터 기반 새로운 구조의 ESD 보호소자 (The novel SCR-based ESD Protection Device with High Holding Voltage)

  • 원종일;구용서
    • 전기전자학회논문지
    • /
    • 제13권1호
    • /
    • pp.87-93
    • /
    • 2009
  • 본 논문에서는 높은 홀딩 전압을 갖는 사이리스터(SCR; Silicon Controlled Rectifier)구조에 기반 한 새로운 구조의 ESD(Electro-Static Discharge) 보호 소자를 제안하였다. 홀딩전압은 애노드단을 감싸고 있는 n-well에 p+ 캐소드를 확장시키고, 캐소드단을 n-well로 추가함으로써 홀딩전압을 증가시킬 수 있다. 제안된 소자는 높은 홀딩전압 특성으로 높은 래치업 면역성을 갖는다. 본 연구에서 제안된 소자의 전기적 특성, 온도특성, ESD 감내특성을 확인하기 위하여 TCAD 시뮬레이션 툴을 이용하여 시뮬레이션을 수행하였다. 시뮬레이션 결과 제안된 소자는 10.5V의 트리거 전압과 3.6V의 홀딩전압을 갖는다. 그리고 추가적인 n-well과 확장된 p+의 사이즈 변화로 4V이상의 홀딩전압을 갖는 것을 확인하였다.

  • PDF

디지털위성중계기용 전원공급기 설계 및 구현에 대한 연구 (The Study on the Implementation and Design of Power Supply Unit of Digital Communication Satellite)

  • 김기중
    • 한국전자통신학회논문지
    • /
    • 제11권9호
    • /
    • pp.855-860
    • /
    • 2016
  • 본 연구는 디지털위성중계기용 전원공급기의 설계 및 구현에 대해 기술하였다. 위성버스의 PLDIU(: Payload Distribution and Interface Unit)와 전원공급기의 인터페이스를 제시하였고, 우주환경에 대한 WCA(: Worst Case Analysis)를 통하여 ESD(: Electro Static Discharge) 등의 발생에 대한 회로 오동작 가능성을 최소화 시켰다. 발사환경 시 발생하는 진동 및 우주 방사능에 의한 TID(: Total Ionizing Dose)에 대한 시뮬레이션을 통해 신뢰성 있는 전원공급기를 설계하였으며, 제작 후 우주환경시험을 통하여 기능 및 성능에 문제없음을 확인하였다.

Mechanical Tenacity Analysis of Moisture Barrier Bags for Semiconductor Packages

  • Kim, Keun-Soo;Kim, Tae-Seong;Min Yoo;Yoo, Hee-Yeoul
    • 마이크로전자및패키징학회지
    • /
    • 제11권1호
    • /
    • pp.43-47
    • /
    • 2004
  • We have been using Moisture Barrier Bags for dry packing of semiconductor packages to prevent moisture from absorbing during shipping. Moisture barrier bag material is required to be waterproof, vapor proof and offer superior ESD (Electro-static discharge) and EMI shielding. Also, the bag should be formed easily to the shape of products for vacuum packing while providing excellent puncture resistance and offer very low gas & moisture permeation. There are some problems like pinholes and punctured bags after sealing and before the surface mount process. This failure may easily result in package pop corn crack during board mounting. The bags should be developed to meet the requirements of excellent electrical and physical properties by means of optimization of their raw material composition and their thickness. This study investigates the performance of moisture barrier bags by characterization of their mechanical endurance, tensile strength and through thermal analysis. By this study, we arrived at a robust material composition (polyester/Aluminate) for better packing.

  • PDF

New Thyristor Based ESD Protection Devices with High Holding Voltages for On-Chip ESD Protection Circuits

  • Hwang, Suen-Ki;Cheong, Ha-Young
    • 한국정보전자통신기술학회논문지
    • /
    • 제12권2호
    • /
    • pp.150-154
    • /
    • 2019
  • In the design of semiconductor integrated circuits, ESD is one of the important issues related to product quality improvement and reliability. In particular, as the process progresses and the thickness of the gate oxide film decreases, ESD is recognized as an important problem of integrated circuit design. Many ESD protection circuits have been studied to solve such ESD problems. In addition, the proposed device can modify the existing SCR structure without adding external circuit to effectively protect the gate oxide of the internal circuit by low trigger voltage, and prevent the undesired latch-up phenomenon in the steady state with high holding voltage. In this paper, SCR-based novel ESD(Electro-Static Discharge) device with the high holding voltage has been proposed. The proposed device has the lower triggering voltage without an external trigger circuitry and the high holding voltage to prevent latch-up phenomenon during the normal condition. Using TCAD simulation results, not only the design factors that influence the holding voltage, but also comparison of conventional ESD protection device(ggNMOS, SCR), are explained. The proposed device was fabricated using 0.35um BCD process and was measured electrical characteristic and robustness. In the result, the proposed device has triggering voltage of 13.1V and holding voltage of 11.4V and HBM 5kV, MM 250V ESD robustness.

A Design of Wide-Bandwidth LDO Regulator with High Robustness ESD Protection Circuit

  • Cho, Han-Hee;Koo, Yong-Seo
    • Journal of Power Electronics
    • /
    • 제15권6호
    • /
    • pp.1673-1681
    • /
    • 2015
  • A low dropout (LDO) regulator with a wide-bandwidth is proposed in this paper. The regulator features a Human Body Model (HBM) 8kV-class high robustness ElectroStatic Discharge (ESD) protection circuit, and two error amplifiers (one with low gain and wide bandwidth, and the other with high gain and narrow bandwidth). The dual error amplifiers are located within the feedback loop of the LDO regulator, and they selectively amplify the signal according to its ripples. The proposed LDO regulator is more efficient in its regulation process because of its selective amplification according to frequency and bandwidth. Furthermore, the proposed regulator has the same gain as a conventional LDO at 62 dB with a 130 kHz-wide bandwidth, which is approximately 3.5 times that of a conventional LDO. The proposed device presents a fast response with improved load and line regulation characteristics. In addition, to prevent an increase in the area of the circuit, a body-driven fabrication technique was used for the error amplifier and the pass transistor. The proposed LDO regulator has an input voltage range of 2.5 V to 4.5 V, and it provides a load current of 100 mA in an output voltage range of 1.2 V to 4.1 V. In addition, to prevent damage in the Integrated Circuit (IC) as a result of static electricity, the reliability of IC was improved by embedding a self-produced 8 kV-class (Chip level) ESD protection circuit of a P-substrate-Triggered Silicon Controlled Rectifier (PTSCR) type with high robustness characteristics.

Latch-up을 방지한 고속 입출력 인터페이스용 새로운 구조의 NPLVTSCR ESD 보호회로 (The novel NPLVTSCR ESD ProtectionCircuit without Latch-up Phenomenon for High-Speed I/O Interface)

  • 구용서
    • 전기전자학회논문지
    • /
    • 제11권1호통권20호
    • /
    • pp.54-60
    • /
    • 2007
  • 본 연구에서는 고속 I/0 인터페이스용 ESD(Electro-Static Discharge)보호소자로서 SCR(Silicon Controlled Rectifier)구조에 기반한 새로운 구조의 ESD보호소자인 N/P-type Low Voltage Triggered Silicon-Controlled Rectifier(NPLVTSCR)을 제안하였다. 제안된 NPLVTSCR은 기존 SCR이 갖는 높은 트리거 전압($\sim$20V)을 낮추고 ($\sim$5V) 또한 정상상태에서의 보호소자의 래치업 현상을 줄일 수 있다. 본 연구에서 제안된 NPLVTSCR의 전기적 특성 및 ESB감내특성을 확인하기 위하여 TCAD툴을 이용하여 시뮬레이션을 수행하였으며, 또한 TSMC 90nm공정에서 테스트 패턴을 제작하여 측정을 수행하였다. 시뮬레이션 및 측정 결과를 통해, NPLVTSCR은 PMOS 게이트 길이에 따라 3.2V $\sim$ 7.5V의 트리거링 전압과 2.3V $\sim$ 3.2V의 홀딩전압을 갖으며, 약 2kV의 HBM ESD 감내특성을 갖는 것을 확인 할 수 있었다.

  • PDF

TVS Diode에 의한 안테나 무선감도 저하 분석 (Degradation of RF Receiver Sensitivity Due to TVS Diode)

  • 황윤재;박제광;육종관
    • 한국전자파학회논문지
    • /
    • 제24권10호
    • /
    • pp.979-986
    • /
    • 2013
  • 본 논문에서는 이동통신 기기에서 ESD(ElectroStatic Discharge) 보호소자로 흔히 사용되는 TVS(Transient Voltage Suppressor) diode로 야기되는 잡음 신호가 안테나 무선감도 저하에 미치는 영향에 대해 분석하였다. 다양한 기능을 가진 스마트폰의 경우, 좁은 실장 공간으로 인해 스피커가 안테나 영역 근처에 존재할 수 있고, 스피커로 유입되는 ESD로부터 오디오 증폭기를 보호하기 위한 TVS가 안테나 GND로 사용되어지는 영역에 위치할 수 있다. 스피커를 구동시키는 class-D 증폭기에서 발생하는 디지털 오디오 신호와 안테나에서 커플링되어 스피커로 전달되어진 CDMA(Code Division Multiple Access) RF(Radio Frequency) 통신 신호가 TVS에 의해 믹싱되고, 안테나의 GND로 누설되어 안테나 무선감도를 저하시키는 현상에 대해 실험적 분석후 시뮬레이션을 통해 검증하였다. 이를 통해 비선형적인 ESD 보호소자가 신호의 원치 않는 결합통로가 되는 문제를 사전에 차단할 수 있을 것으로 보인다.