• 제목/요약/키워드: Effective gate resistance

검색결과 29건 처리시간 0.027초

RFIC를 위한 Nano-scale MOSFET의 Effective gate resistance 특성 분석 (Analysis of Effective Gate resistance characteristics in Nano-scale MOSFET for RFIC)

  • 윤형선;임수;안정호;이희덕
    • 대한전자공학회논문지SD
    • /
    • 제41권11호
    • /
    • pp.1-6
    • /
    • 2004
  • RFIC를 위한 Nanoscale MOSFET에서의 유효 게이트 저항을 직접 추출법으로 추출하여 다양한 게이트 길이에 대해 분석하였다. 추출된 유효 게이트 저항은 비교적 정확하면서 간소화된 모델을 통한 측정결과와 비교하여 10GHz 대역까지 잘 일치함을 확인하였다. 같은 공정기술로 제작된 소자들 중에서 reverse short channel 효과가 생기지 않는 긴 채널 MOSFET 소자의 경우에 일반적인 유효 게이트 저항에서와는 다른 인가전압 및 주파수 종속성을 가짐을 확인하였다. 특히, 문턱전압을 전후하여 주파수에 따라 상이한 결과를 나타내고 있으며, 게이트 인가전압이 문턱전압에 가까울 때 비이상적으로 큰 유효 게이트 저항값을 나타내었다. 이러한 특성은 직접추출법을 사용하는 RF MOSFET 모델링에 있어서 참고해야 할 중요한 특성이 될 것이다.

터널링 전계효과 트랜지스터의 고주파 파라미터 추출과 분석 (Analyses for RF parameters of Tunneling FETs)

  • 강인만
    • 대한전자공학회논문지SD
    • /
    • 제49권4호
    • /
    • pp.1-6
    • /
    • 2012
  • 본 논문에서는 고주파에서 동작하는 터널링 전계효과 트랜지스터 (TFET)의 소신호 파라미터 추출과 이에 대한 분석을 다루고 있다. 시뮬레이션으로 구현된 TFET의 채널 길이는 50 nm에서 100 nm 사이에서 변화되었다. Conventional planar MOSFET 기반의 quasi-static 모델을 이용하여 TFET의 파라미터 추출이 이루어졌으며 다른 채널 길이를 갖는 TFET에 대한 소신호 파라미터의 값을 게이트 바이어스 변화에 따라서 추출하였다. 추출 결과로부터 effective gate resistance와 transconductance, source-drain conductance, gate capacitance 등 주요 파라미터의 채널 길이 변화에 따른 경향성이 conventional MOSFET과 상당히 다른 것을 확인하였다. 그리고 $f_T$는 MOSFET과 달리 게이트 길이 역수의 값에 정확히 반비례하는 특성을 보였으며 TFET의 고주파 특성 향상을 transconductance의 개선이 아닌 gate capacitance의 감소에 의하여 가능함을 알 수 있었다.

자기 정열과 수소 어닐링 기술을 이용한 고밀도 트랜치 게이트 전력 DMOSFET의 전기적 특성 분석 (Analysis of Electrical Characteristics of High-Density Trench Gate Power DMOSFET Utilizing Self-Align and Hydrogen Annealing Techniques)

  • 박훈수;김종대;김상기;이영기
    • 한국전기전자재료학회논문지
    • /
    • 제16권10호
    • /
    • pp.853-858
    • /
    • 2003
  • In this study, a new simplified technology for fabricating high density trench gate DMOSFETs using only three mask layers and TEOS/nitride spacer is proposed. Due to the reduced masking steps and self-aligned process, this technique can afford to fabricate DMOSFETs with high cell density up to 100 Mcell/inch$^2$ and cost-effective production. The resulting unit cell pitch was 2.3∼2.4${\mu}$m. The fabricated device exhibited a excellent specific on-resistance characteristic of 0.36m$\Omega$. cm$^2$ with a breakdown voltage of 42V. Moreover, time to breakdown of gate oxide was remarkably increased by the hydrogen annealing after trench etching.

High-Current Trench Gate DMOSFET Incorporating Current Sensing FET for Motor Driver Applications

  • Kim, Sang-Gi;Won, Jong-Il;Koo, Jin-Gun;Yang, Yil-Suk;Park, Jong-Moon;Park, Hoon-Soo;Chai, Sang-Hoon
    • Transactions on Electrical and Electronic Materials
    • /
    • 제17권5호
    • /
    • pp.302-305
    • /
    • 2016
  • In this paper, a low on-resistance and high current driving capability trench gate power metal-oxide-semiconductor field-effect transistor (MOSFET) incorporating a current sensing feature is proposed and evaluated. In order to realize higher cell density, higher current driving capability, cost-effective production, and higher reliability, self-aligned trench etching and hydrogen annealing techniques are developed. While maintaining low threshold voltage and simultaneously improving gate oxide integrity, the double-layer gate oxide technology was adapted. The trench gate power MOSFET was designed with a 0.6 μm trench width and 3.0 μm cell pitch. The evaluated on-resistance and breakdown voltage of the device were less than 24 mΩ and 105 V, respectively. The measured sensing ratio was approximately 70:1. Sensing ratio variations depending on the gate applied voltage of 4 V ~ 10 V were less than 5.6%.

박막 게이트 산화막에 대한 Ru-Zr 금속 게이트의 신뢰성에 관한 연구 (A Study on the Reliability of Ru-Zr Metal Gate with Thin Gate Oxide)

  • 이충근;서현상;홍신남
    • 대한전기학회논문지:전기물성ㆍ응용부문C
    • /
    • 제53권4호
    • /
    • pp.208-212
    • /
    • 2004
  • In this paper, the characteristics of co-sputtered Ru-Zr metal alloy as gate electrode of MOS capacitors have been investigated. The atomic compositions of alloy were varied by using the combinations of relative sputtering power of Ru and .Zr. C-V and I-Vcharacteristics of MOS capacitors were measured to find the effective oxide thickness and work function. The alloy made of about 50% of Ru and 50% of Zr exhibited an adequate work function for nMOS. C-V and I-V measurements after 600 and $700^{\circ}C$ rapid thermal annealing were performed to prove the thermal and chemical stability of the Ru-Zr alloy film. Negligible changes in the accumulated capacitance and work function before and after annealing were observed. Sheet resistance of Ru-Zr alloy was lower than that of poly-silicon. It can be concluded that the Ru-Zr alloy can be a possible substitute for the poly-silicon used as a gate of nMOS.

Sub-0.1㎛ MOSFET의 게이트전압 종속 캐리어 속도를 위한 정확한 RF 추출 방법 (Accurate RF Extraction Method for Gate Voltage-Dependent Carrier Velocity of Sub-0.1㎛ MOSFETs in the Saturation Region)

  • 이성현
    • 전자공학회논문지
    • /
    • 제50권9호
    • /
    • pp.55-59
    • /
    • 2013
  • Sub-$0.1{\mu}m$로 스케일이 감소함에 따라 기생 저항 효과가 크게 발생되는 dc Ids 측정 데이터 없이 측정 S-파라미터로부터 얻어진 RF Ids를 사용하여 벌크 MOSFET의 포화영역에서 게이트 전압 종속 유효 캐리어 속도를 추출하는 새로운 방법이 개발되었다. 이 방법은 바이어스 종속 기생 게이트-소스 캐패시턴스와 유효 채널 길이의 복잡한 추출 없이 포화영역의 유효 캐리어 속도를 추출할 수 있게 한다. 이러한 RF 기술을 사용하여 벌크 포화 속도를 초과하는 전자 속도 overshoot 현상이 $0.065{\mu}m$ 게이트 길이의 벌크 N-MOSFET에서 관찰되었다.

새로운 ERM-방법에 의한 미세구조 N-채널 MOSFET의 유효 캐리어 이동도와 소스 및 드레인 기생저항의 정확한 분리 추출 (A Novel External Resistance Method for Extraction of Accurate Effective Channel Carrier Mobility and Separated Parasitic Source/Drain Resistances in Submicron n-channel LDD MOSFET's)

  • 김현창;조수동;송상준;김대정;김동명
    • 대한전자공학회논문지SD
    • /
    • 제37권12호
    • /
    • pp.1-9
    • /
    • 2000
  • 미세구조 N-채널 MOSFET의 게이트-소스 전압에 의존하는 유효 채널 캐리어 이동도와 소스 및 드레인 기생저항의 정확한 분리 추출을 위해서 새로운 ERM-방법을 제안하였다. ERM-방법은 선형영역에서 동작하는 게이트 길이가 다른 두개의 소자($W_m/L_m=30{\mu}m/0.6{\mu}m, 30{\mu}m/1{mu}m$)에 적용되었고 유효 채널 캐리어 이동도를 모델링하고 추출하는 과정에서 게이트-소스 전압에 의존하는 소스 및 드레인 기생저항의 영향을 고려하였다. ERM-방법으로 추출된 특성변수들을 사용한 해석적 모델식과 소자의 측정데이터를 비교해본 결과 오차가 거의 없이 일치하는 것을 확인하였다. 따라서, ERM-방법을 사용하면 대칭구조 및 비대칭구조 소자의 유효 채널 캐리어 이동도, 소스 및 드레인 기생저항과 다른 특성변수들을 정확하고 효율적으로 추출할 수 있을 것으로 기대된다.

  • PDF

PMOS에 적합한 Mo 전극의 전기적 화학적 안정성 (Electrical and Chemical Stability of Mo Gate Electrode for PMOS)

  • 노영진;이충근;홍신남
    • 대한전자공학회논문지SD
    • /
    • 제41권4호
    • /
    • pp.23-28
    • /
    • 2004
  • 본 논문에서는 Mo을 PMOS의 금속 게이트로 사용하였을 때의 Mo의 특성에 대해서 연구 하였다. Mo을 게이트 물질로 사용한 MOS 커패시터를 제작하였고, 소자의 C-V 특성 곡선으로부터 일함수를 추출하였다. 그 결과 Mo 게이트는 PMOS에 적합한 일함수를 나타내는 것을 알 수 있었다. Mo의 전기적/화학적 안정성을 검증하기 위해서 600, 700, 800 그리고 900℃에서 급속 열처리를 수행하였으며 열처리 이후 유효 산화막의 두께와 일함수의 변화를 살펴보았다. 또한 900℃ 열처리 이후의 XRD 분석을 통해서 Mo 금속 게이트가 SiO₂에 대해서 안정하다는 것을 확인하였다. 4점 탐침기로 측정한 Mo 금속 게이트의 면저항은 10Ω/□ 미만으로 폴리 실리콘에 비해서 매우 작은 값을 나타냈다.

Hydrazine Doped Graphene and Its Stability

  • Song, MinHo;Shin, Somyeong;Kim, Taekwang;Du, Hyewon;Koo, Hyungjun;Kim, Nayoung;Lee, Eunkyu;Cho, Seungmin;Seo, Sunae
    • Applied Science and Convergence Technology
    • /
    • 제23권4호
    • /
    • pp.192-199
    • /
    • 2014
  • The electronic property of graphene was investigated by hydrazine treatment. Hydrazine ($N_2H_4$) highly increases electron concentrations and up-shifts Fermi level of graphene based on significant shift of Dirac point to the negative gate voltage. We have observed contact resistance and channel length dependent mobility of graphene in the back-gated device after hydrazine monohydrate treatment and continuously monitored electrical characteristics under Nitrogen or air exposure. The contact resistance increases with hydrazine-treated and subsequent Nitrogen-exposed devices and reduces down in successive Air-exposed device to the similar level of pristine one. The channel conductance curve as a function of gate voltage in hole conduction regime keeps analogous value and shape even after Nitrogen/Air exposure specially whereas, in electron conduction regime change rate of conductance along with the level of conductance with gate voltage are decreased. Hydrazine could be utilized as the highly effective donor without degradation of mobility but the stability issue to be solved for future application.

ON 저항이 작은 Recessed Source 구조 SOI LDMOS의 수치해석 (Numerical Analysis of a SOI LDMOS with a Recessed Source for Low ON Resistance)

  • 양회윤;김성룡;최연익
    • 대한전기학회논문지:전기물성ㆍ응용부문C
    • /
    • 제48권9호
    • /
    • pp.605-610
    • /
    • 1999
  • An SOI(Silicon-On-Insulator) LD(Lateral Double-diffused)MOS with a recessed source structure is proposed to improve the on-resistance and the breakdown voltage. The recessed source structure can decrease the on-resistance by reducing the path of electron current, also increase the breakdown voltage by extending the effective length of gate field plate. Simulation results by TSUPREM4 and MEDICI have shown that the on-resistance of the LDMOS with a recessed source was 26% lower than conventional LDMOS. The breakdown voltage of proposed device was found to be 45V while that of conventional device was 36.5 V. At the same breakdown voltage of 36.5V, the on-resistance of the LDMOS with a recessed source was 41% lower than that of conventional structure.

  • PDF