• 제목/요약/키워드: Dual band amplifier

검색결과 69건 처리시간 0.026초

포락선 검파를 통한 이중 바이어스 조절과 PBG를 이용한 도허티 증폭기 전력효율과 선형성 개선 (Research on the Improvement of PAE and Linearity using Dual Bias Control and PBG Structure in Doherty Amplifier)

  • 김형준;서철헌
    • 대한전자공학회논문지TC
    • /
    • 제44권2호
    • /
    • pp.76-80
    • /
    • 2007
  • 본 논문에서는 이중 바이어스 조절과 PBG 구조를 이용하여 Doherty 증폭기의 효율과 선형성을 개선하였다. PBG 구조를 출력 정합회로에 구현하였으며, 이중 바이어스 조절을 Carrier Amplifier에 적용하여 낮은 입력레벨에서도 Doherty 증폭기의 효율을 개선 할 수 있었다. 제안된 구조를 이용한 Doherty 증폭기는 기존의 전력증폭기에 비해 PAE는 8 %, IMD3는 -5 dBc 개선하고, 모든 입력전력레벨에서 30 % 이상의 고효율을 가질 수 있었다.

A Fully Integrated Dual-Band WLP CMOS Power Amplifier for 802.11n WLAN Applications

  • Baek, Seungjun;Ahn, Hyunjin;Ryu, Hyunsik;Nam, Ilku;An, Deokgi;Choi, Doo-Hyouk;Byun, Mun-Sub;Jeong, Minsu;Kim, Bo-Eun;Lee, Ockgoo
    • Journal of electromagnetic engineering and science
    • /
    • 제17권1호
    • /
    • pp.20-28
    • /
    • 2017
  • A fully integrated dual-band CMOS power amplifier (PA) is developed for 802.11n WLAN applications using wafer-level package (WLP) technology. This paper presents a detailed design for the optimal impedance of dual-band PA (2 GHz/5 GHz PA) output transformers with low loss, which is provided by using 2:2 and 2:1 output transformers for the 2 GHz PA and the 5 GHz PA, respectively. In addition, several design issues in the dual-band PA design using WLP technology are addressed, and a design method is proposed. All considerations for the design of dual-band WLP PA are fully reflected in the design procedure. The 2 GHz WLP CMOS PA produces a saturated power of 26.3 dBm with a peak power-added efficiency (PAE) of 32.9%. The 5 GHz WLP CMOS PA produces a saturated power of 24.7 dBm with a PAE of 22.2%. The PA is tested using an 802.11n signal, which satisfies the stringent error vector magnitude (EVM) and mask requirements. It achieved an EVM of -28 dB at an output power of 19.5 dBm with a PAE of 13.1% at 2.45 GHz and an EVM of -28 dB at an output power of 18.1 dBm with a PAE of 8.9% at 5.8 GHz.

주파수 체배기를 이용한 이중 모우드 증폭부 설계 (Design of Dual Mode Amplifying Block Using Frequency Doubler)

  • 강성민;최재홍;구경헌
    • 대한전자공학회논문지TC
    • /
    • 제43권1호
    • /
    • pp.127-132
    • /
    • 2006
  • 본 논문은 입력되는 주파수 대역에 따라 증폭기 및 주파수 체배기로 동작하도록 설계하여, 무선 LAN의 다양한 표준인 802.11a/b/g의 주파수 대역을 만족하는 이중 모우드 증폭기를 설계하였다. 기존의 이중대역 무선 LAM의 경우 동작주파수에 따라 별도의 증폭기를 구성하는 형태였으나, 본 연구에서는 서로 다른 바이어스 조건에 따라 802.11b/g 신호에 대해서는 증폭기로서 동작하고, 802.11a 신호에 대해서는 주파수 체배기로 동작하여 하나의 능동회로를 이용하여 각기 다른 표준의 주파수 대역을 증폭할 수 있도록 하였다. 증폭기로 동작할 경우 약 13dB의 이득과 약 17dBm의 PldB을 얻었으며, 2차 고조파는 약 -37dBc 이하로 억압되었다. 주파수 체배기로 동작할 경우 약 3.3dB의 체배 이득과 약 7.3dBm의 최대 전력을 얻었으며, 3차 고조파는 약 -50dBr 이하로 억압되었다.

LC-Tank 매칭 회로를 적용한 RFID 리더용 이중대역 저잡음 증폭기 설계 (A Design of Dual Band LNA for RFID Reader Using LC-tank Matching Circuit)

  • 이제광;고재형;김군태;김형석
    • 정보통신설비학회논문지
    • /
    • 제9권4호
    • /
    • pp.153-157
    • /
    • 2010
  • In this paper, a dual band LNA (Low Noise Amplifier) with a LC-tank matching circuit is designed for 912MHz and 2.45GHz RFID reader. The operating frequency is decided by the LC-tank resonance. The simulated results demonstrate that S21 parameter is 11.683dB and 5.748dB at 912MHz and 2.45GHz, respectively, and the S11 are -10.796dB and -21.261dB, the S22 are -7.131dB and -14.877dB at the same frequencies. The measured NF (Noise Figure) is 0.471 and 1.726 at 912MHz and 2.45GHz, respectively.

  • PDF

이중 바이어스 조절과 PBG를 이용한 도허티 증폭기 전력 효율 개선에 관한 연구 (Research on PAE of Doherty Amplifier Using Dual Bias Control and PBG Structure)

  • 김형준;서철헌
    • 한국전자파학회논문지
    • /
    • 제17권8호
    • /
    • pp.707-712
    • /
    • 2006
  • 본 논문에서는 이중 바이어스 조절과 PBG 구조를 이용하여 Doherty 증폭기의 효율을 개 선하였다. PBG 구조를 출력 정합 회로에 구현하였으며, 이중 바이어스 조절을 carrier amplifier에 적용하여 낮은 입력 레벨에서도 Doherty 증폭기의 효율을 개선할 수 있었다. 제안된 구조를 이용한 Doherty 증폭기는 기존의 전력 증폭기에 비해 PAE는 8%, $IMD_3$는 -5 dBc 개선하고, 모든 입력 전력 레벨에서 30% 이상의 고효율을 가질 수 있었다.

중.원 적외선 동시 검출기를 위한 readout 회로 설계 (Readout Circuit Design for Dual Band IR Detector)

  • 강상구;김병혁;이희철
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2001년도 하계종합학술대회 논문집(2)
    • /
    • pp.57-60
    • /
    • 2001
  • A readout circuit for Dual band IR detector was proposed and designed. Designed circuit provide to detector a stable diode bias and high injection efficiency using Buffered Direct Injection (BDI) input circuit. Then, amplifier in the unit cell is operated when cell is selected in order to minimize the power consumption. We could confirm through the simulation that designed circuit integrate and output simultaneously the signal generating from the dual band IR detector.

  • PDF

위성채용 Ku-Band SSPA를 위한 2-단 증폭기의 Worst-Cast Analysis에 관한 연구 (A Study on Worst-Case Analysis of 2-Stage Amplifier in Ku-Band SSPA for Communication Satellite)

  • Ki Hyeok Jeong;Sang Woong Lee;Young Chul Lee;Chull Chai Shin
    • 전자공학회논문지A
    • /
    • 제29A권3호
    • /
    • pp.33-40
    • /
    • 1992
  • In this paper, We designed a 2-stage amplifier for transponder of satellite with dual GaAs FETs NE13783, and performed the worst-case analysis for circuit qualification in the space environment. The bandwidth of amplifier was chosen 11.7-12.2 GHz which is the down link frequency band for domestic Ku-band satellite communication, and the alumina substrate with 25 mil of thickness. The design and optimization of amplifier was achieved by the commercial CAD program TOUCHSTONE and the measurement was performed through the automatic network analyzer.

  • PDF

이중대역 송신 시스템을 위한 단일 피드백 디지털 전치왜곡 기법 (Digital Predistortion for Concurrent Dual-Band Transmitter Based on a Single Feedback Path)

  • 이광표;윤민선;정배묵;정의림
    • 한국정보통신학회논문지
    • /
    • 제21권3호
    • /
    • pp.499-508
    • /
    • 2017
  • 본 논문에서는 이중 대역 송신시스템에서 비선형 전력증폭기를 선형화하기 위한 새로운 디지털 전치왜곡 기법을 제안한다. 기존의 시스템에서는 자기 대역의 비선형뿐만 아니라 타 대역간의 비선형을 보상하기 위해 두 개의 피드백 경로가 요구되는데 이는 하드웨어의 복잡도와 비용을 증가시킨다. 반면 제안하는 전치왜곡 시스템은 한 개의 피드백 경로만을 사용한다. 따라서 기존 시스템에 비해 훨씬 간단한 구조를 가진다. 제안하는 기법은 전치왜곡 계수를 얻기 위해서 한 개의 피드백 경로를 공유하여 두 대역의 전력증폭기 특성을 먼저 추정하고 추정된 전력증폭기 특성으로부터 전치왜곡 계수를 얻는다. 컴퓨터 모의실험 결과에 따르면 제안된 방식은 두 개의 피드백 회로를 구성한 기존 방식과 대등한 선형화 성능을 보인다.

DGS를 이용한 이중대역 무선 랜 송신부 설계 (Design of Dual Band Wireless LAN Transmitter Using DGS)

  • 강성민;최재홍;구경헌
    • 대한전자공학회논문지TC
    • /
    • 제43권4호
    • /
    • pp.75-80
    • /
    • 2006
  • 본 논문은 입력 주파수대역에 따라 전력증폭기와 주파수 체배기로 동작하는 새로운 이중대역 송신모듈을 제안하고, 그 성능 개선을 위하여 DGS를 이용할 수 있음을 보였다. 일반적인 무선 랜 송신부는 두 주파수 대역에서 동작하기 위하여, 각각의 주파수 대역에서 동작하는 증폭부가 분리되어 구성되어 있으나, 제안한 이중대역 송신모듈은 하나의 송신모듈을 이용하여 입력되는 주파수와 인가하는 바이어스 전압에 따라, IEEE 802.11b/g 신호에 대해서는 증폭기로 동작하고 IEEE 802.11a 신호에 대해서는 주파수 체배기로 동작하여 두 주파수 대역에서 동작 가능하도록 하였다. 또한 출력단의 접지면을 식각하는 DGS를 이용하여, 주파수 체배기로 동작시 입력주파수의 억압뿐만 아니라 증폭기로 동작시 2차고조파를 억압하도록 하였다. 측정결과, 증폭기 모드에서 2차고조파의 억압은 -59dBc.이하이고, 주파수 체배기 모드에서 입력주파수의 억압은 -35dBc이하였다. 그리고 설계된 이중대역 송신모듈은 증폭기모드와 주파수 체배기모드에서 각각 17.8dBm의 출력P1dB와 10.1dBm의 최대 출력전력을 나타냈으며, 이는 ${\lambda}g/4$ 반사기를 사용한 모듈과 비교하여 각각 0.8dB, 2.8dB의 출력 전력이 향상되었다.

이중 대역 전송선로를 활용한 이중 대역 F급 전력 증폭기 개발 (Dual-Band Class-F Power Amplifier based on dual-band transmission-lines)

  • 이창민;박영철
    • 대한전자공학회논문지TC
    • /
    • 제47권4호
    • /
    • pp.31-37
    • /
    • 2010
  • 본 논문에서는 셀룰러와 ISM 대역에서 동작하는 이중 대역 고효율 F급 전력증폭기를 제안하였으며, 이를 위해 우선적으로 E-pHEMT FET를 사용하여 두 (840MHz, 2.4GHz) 대역에서 동작하는 각각의 단일 F급 PA를 설계하여 효율을 확인였다. 그 결과, 840MHz에서 동작하는 PA의 경우 출력 전력 24.4dBm에서 81.2%의 효율을 얻었고, 2.4GHz에서 동작하는 PA는 출력 전력 22.4dBm에서 93.5%의 효율을 얻었다. 이후 두 대역에서의 성능을 이중 대역 F급 전력증폭기에서 구현하기 위하여 이상적인 SPDT 스위치의 개념을 적용한 이중 대역 고조파 제어 회로를 설계하였다. 실제 SPDT 스위치를 적용하기 이전 단계로써 전송선로의 길이를 조절하여 이중 대역에서 동작하는 F급 증폭기를 개발하였다. 실험 결과, 840MHz 모드의 경우에 23.5dBm에서 60.5%의 효율을, 2.4GHz 모드는 19.62dBm에서 50.9%의 효율을 얻을 수 있었다. 이는 저가의 2GHz 이하에서 사용되는 FR-4기판에서도 그 이상의 고조파 제어가 가능하고 고효율의 F급 전력 증폭기 제작이 가능함을 보여준다.