• 제목/요약/키워드: DSP processor

검색결과 721건 처리시간 0.035초

지향성 보청기 성능 검사 장치 개발 (Development of Directional Digital Hearing Aid Performance Testing System)

  • 장순석;권유정;이제형
    • 한국소음진동공학회:학술대회논문집
    • /
    • 한국소음진동공학회 2005년도 추계학술대회논문집
    • /
    • pp.469-474
    • /
    • 2005
  • The most recent trend on digital hearing aid is to increase the ratio of signal to noise by directivity or to develop noise reduction algorithm inside DSP IC chip. This paper designed, fabricated and tested a digital hearing aid directivity testing device in which a micro-mouse-1ike the stepping motor with a speaker rotates around an examinant. Both ears of the examinant were fixed with ITE hearing aids in order to response to receiving sound. The experimental results were compared with a boundary element method program for verification. The diameter of the directivity testing device was 2 [m] and the micro-mouse was precisely controlled by PICBASIC micro processor.

  • PDF

스페클 패턴을 이용한 광섬유 침입자 센서 시스템에 대한 연구 (A study of fiber optic intrusion sensor system using the speckle patterns)

  • 김인수;박재희
    • 한국광학회지
    • /
    • 제14권3호
    • /
    • pp.230-235
    • /
    • 2003
  • 빛의 모드사이의 간섭 때문에 발생하는 스페클 패턴의 변화를 이용하여 광섬유 침입자 센서 시스템을 개발하였다. 센서 시스템은 아날로그부, 디지털 제어부 및 신호처리부로 구성되어있다. 개발된 침입자 센서 시스템은 침입자를 감지하고 침입자가 차인지 사람인지를 구별해주었다. 침입자 감지 및 침입자 식별 실험을 500 m 광섬유를 사용하여 수행하였다. 개발되어진 광섬유 침입자 센서시스템은 침입자를 매우 정확하게 감지하였으며 침입자가 차인 경우 100% 차로 인식하였으며 사람인 경우 90% 사람으로 인식하였다.

레이다 알고리즘 분석을 위한 실시간 로깅 시스템 구현 (Implementation of Real-Time Data Logging System for Radar Algorithm Analysis)

  • 진영석;현유진
    • 대한임베디드공학회논문지
    • /
    • 제16권6호
    • /
    • pp.253-258
    • /
    • 2021
  • In this paper, we developed a hardware and software platform of the real-time data logging system to verify radar FEM (Front-end Module) and signal-processing algorithms. We developed a hardware platform based on FPGA (Field Programmable Gate Array) and DSP (Digital Signal Processor) and implemented firmware software to verify the various FEMs. Moreover, we designed PC based software platform to control radar logging parameters and save radar data. The developed platform was verified using 24 GHz multiple channel FMCW (Frequency Modulated Continuous Wave) in an environment of stationary and moving targets of chamber room.

Closed-loop controller design, stability analysis and hardware implementation for fractional neutron point kinetics model

  • Vyawahare, Vishwesh A.;Datkhile, G.;Kadam, P.;Espinosa-Paredes, G.
    • Nuclear Engineering and Technology
    • /
    • 제53권2호
    • /
    • pp.688-694
    • /
    • 2021
  • The aim of this work is the analysis, design and hardware implementation of the fractional-order point kinetics (FNPK) model along with its closed-loop controller. The stability and closed-loop control of FNPK models are critical issues. The closed-loop stability of the controller-plant structure is established. Further, the designed PI/PD controllers are implemented in real-time on a DSP processor. The simulation and real-time hardware studies confirm that the designed PI/PD controllers result in a damped stable closed-loop response.

Single-Phase Step-Up Five-Level Inverter with Phase-Shifted Pulse Width Modulation

  • Chen, Jianfei;Wang, Caisheng;Li, Jian
    • Journal of Power Electronics
    • /
    • 제19권1호
    • /
    • pp.134-145
    • /
    • 2019
  • A single-phase step-up five-level inverter topology with a new phase-shifted pulse width modulation (PS-PWM) strategy is proposed in this paper. When compared with conventional single-phase five-level inverter topologies, the proposed topology can realize multilevel inversion with a double step-up ratio, a reduced number of switching devices and self-balanced capacitor voltages. When compared with the conventional PS-PWM strategy, the new PS-PWM strategy can be implemented with one carrier reduced, which makes it much easier to implement in a digital signal processor (DSP) system. Experimental results have been presented to verify the effectiveness of the proposed inverter and the PS-PWM strategy.

Application of the Robust Control Theory to the Dynamic Voltage Restorer

  • Y. Chun;Kim, J.;J. Jeon
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 2001년도 ICCAS
    • /
    • pp.38.2-38
    • /
    • 2001
  • Recent trend of increasing automated factories needs supply of high quality power from the utilities. Among the items of the power quality, voltage sag can be compensated by Dynamic Voltage Restorer(DVR). The key feature of the DVR is high response with less transient period to recover from the voltage sag due to the lightning or line-to-ground faults. In this paper we report that H controller is very premising for the practical application to the controller of DVR. Experiment al results shown in this paper was obtained by applying the control algorithm to 20 kVA DVR system. The experimental set consist s of IGBT - based three phase inverter and the TMS320C32- 60 DSP used for main processor of the control board. T$\infty$ simulate the 50% voltage ...

  • PDF

FPGA를 이용한 NCC기반의 실시간 스테레오 매칭 프로세서 구현 (FPGA implementation of NCC-based real-time stereo matching processor)

  • 김병진;배상민;고광식
    • 한국정보처리학회:학술대회논문집
    • /
    • 한국정보처리학회 2011년도 추계학술발표대회
    • /
    • pp.322-325
    • /
    • 2011
  • 스테레오 비전 시스템에서 전통적인 매칭 알고리즘으로 SAD(Sum of Absolute Differences), SSD(Sum of Squared Differences), NCC(Normalized Cross Correlation) 등 다양한 알고리즘이 존재한다. 그러나 하드웨어로 실시간 처리를 위한 시스템을 구현하기 위해서는 리소스가 한정 되어있다는 제약 때문에 많은 연구에서 SAD 혹은 RT(Rank Transform), CT(Census Transform)를 많이 사용하게 된다. FPGA 내부에는 BRAM(Block RAM)과 MAC(multiply-accumulator)인 DSP슬라이스가 이미 존재한다. 본 논문에서는 BRAM과 DSP로직을 활용해서 전통적인 매칭 알고리즘 중에서 연산기 사용이 가장 많은 NCC를 FPGA로 실시간 처리 가능한 하드웨어 구조를 제안한다.

Block level parallelism 을 위한 수정된 SIMD Architecture 설계 (A Design of Modified SIMD Architecture for block level parallelism)

  • 윤종희;김대호;안민욱;최영규;김호균;양승준;백윤흥
    • 한국정보처리학회:학술대회논문집
    • /
    • 한국정보처리학회 2008년도 추계학술발표대회
    • /
    • pp.857-859
    • /
    • 2008
  • 미디어 어플리케이션, 특히 비디오 어플리케이션의 경우 커널 코드를 얼마나 효과적으로 처리하느냐에 따라 전체적인 성능에 큰 차이가 생긴다. 이러한 커널 코드를 효과적으로 처리하기 위해, 일반적인 DSP co-processor 에 SIMD 구조를 추가한 아키텍처를 설계하여 비디오 어플리케이션의 전체적인 성능을 향상할 수 있도록 하였다.

무선랜 시스템을 위한 적응형 빔포밍 시스템의 설계 및 구현 (Design and Implementation of Adaptive Beam-forming System for Wi-Fi Systems)

  • 오주현;곽경훈;오영석;조성민;오혁준
    • 한국정보통신학회논문지
    • /
    • 제18권9호
    • /
    • pp.2109-2116
    • /
    • 2014
  • 본 논문은 무선랜 시스템에서 성능 향상을 위해, 안테나 빔을 전 방향으로 방사하는 기존의 방법과는 달리, 접속한 단말이 존재하는 방향으로만 안테나 빔을 방사하는 빔포밍 시스템을 설계 및 구현하였다. 해당 시스템은 패치형 배열 안테나를 통해 통신을 하며, DSP(Digital Signal Processor)에서 패킷 타입과 단말의 정보를 퀄컴사의 상용 칩으로부터 제공받아 FPGA(Field Programmable Gate Array)로 전송하는 방식으로 동작한다. DSP와 FPGA의 통신 방식은 데이터 송수신시 생기는 지연을 최소화하기 위해 PCI express(Peripheral Component Interconnect express)를 사용하였다. 단말 고유의 MAC(Media Access Control) 주소를 FPGA에서 저장하고 데이터베이스화함으로써 단말들의 위치를 관리할 수 있도록 하였다. 따라서 해당하는 단말로 패킷을 전송할 때, 추정한 위치로 빔을 방사하여 T/P(throughput)를 높일 수 있다. 단말의 위치는 패치형 배열 안테나를 통해 수신한 단말의 SINR(Signal to Interface plus Noise Ratio)을 프리앰블 구간에서 극대화하는 알고리즘을 사용하여 추정하였다. 제안하는 빔포밍 시스템을 Verilog HDL(Hardware Description Language)을 이용하여 FPGA와 퀄컴사의 상용 칩과 연동하여 구현하였으며 실제 운용 환경에서 시험을 통해 구현된 장비가 일반 AP(Access Point) 보다 더 높은 성능을 보이며 통신하는 것을 확인하였다.

비행체 탑재 펄스 도플러 레이다 시험모델 개발 (Airborne Pulsed Doppler Radar Development)

  • 곽영길;최민수;배재훈;전인평;양주열
    • 한국항행학회논문지
    • /
    • 제10권2호
    • /
    • pp.173-180
    • /
    • 2006
  • 비행체 탑재 레이다는 기상에 관계없이 전천후로 비행체의 안전항행, 임무감시, 사격통제, 충돌회피, 이착륙 등 비행에 필수적인 항공장치이다. 본 논문에서는 비행체 탑재 다중 모드 펄스 도플러 레이다 시험 모델의 설계, 제작 및 비행시험 결과를 제시한다. 레이다 시스템은 안테나부, 송수신부, 신호처리부와 전시부의 4-LRU(Line Replacement Unit)로 구성되며, 개발기술은 평판 슬롯 배열 안테나, TWTA 송신기, coherent I/Q detector, 디지털 펄스 압축, 도플러 FFT 필터를 기반으로 한 DSP, 적응 CFAR, TWS 추적 처리기, 비행정보 IMU 및 도플러 추정보상 기법을 포함한다. 개발된 레이다 시스템의 설계 성능은 다양한 헬기탑재 비행시험을 통하여 기능 및 성능을 확인하였다.

  • PDF