• 제목/요약/키워드: D8

검색결과 20,820건 처리시간 0.039초

8.2MHz 대역 미약 전계강도 무선기기의 출력기준에 관한 연구 (A Study on the Technical Regulation of Weak Electric Filed Strength Radio Equipment about 8.2Hz Frequency Band)

  • 김선엽;나유찬
    • 한국정보통신학회논문지
    • /
    • 제13권12호
    • /
    • pp.2498-2504
    • /
    • 2009
  • 본 논문에서는 8.2MHz 대역의 국내 미약 전계 강도 무선기기의 출력 제한치를 다른 외국의 기준치와 비교하였다. 이를 통해 국내의 규정이 미국이나 유럽에 비해 낮음을 대략 10-20dB 정도 낮음을 확인하였고, 이를 검증하기 위해 8.2MHz EAS 시스템의 출력을 측정하였다. 측정 결과, 전계 강도값이 각각 $70.6dB{\mu}V/m$$68.3dB{\mu}V/m$로 측정되었는데, 이러한 값은 국내의 현재기준인 $59.8dB{\mu}V/m$를 초과하는 값임을 확인하였다. 따라서 8.2MHz 대역의 국내기준의 사향 검토가 필요하다 사료된다.

흰쥐 말초 혈액 림프구의 분자량 44 kD 단백의 인산화 (Phosphorylation of 44-kilodalton Proteins in Peripheral T-lymphocyte of Rat)

  • 안영수;주일로;오도연;임승욱;박경선
    • 대한약리학회지
    • /
    • 제27권2호
    • /
    • pp.135-144
    • /
    • 1991
  • 흰쥐 말초혈액에서 얻은 T 림프구를 아드레날린성 ${\beta}-$수용체 효현제 및 concanavalin A(Con-A)로 자극해 다음과 같은 결과를 얻었다. 자극이 없는 상태에서의 주 인산화 단백은 분자량 44kD, 등전점 6.8의 단백이었으며 효현제로 자극시키면 분자량 44kD, 등전점 6.3의 단백이 새로이 인산화되어 나타났다. 이 분자량 44kD, 등전점 6.3의 단백은 forskolin에 의해 역시 인산화되며 A-kinase 억제제인 H-8을 전처치하면 인산화의 억제가 나타났다. 또한 Con-A로 자극시키면 44 kD/pI 6.3 단백의 인산화가 증가되었으며 이 인산화의 증가는 CaM kinase 억제제인 W-7 전처치에 의해 억제되었다. H-7은 분자량 44 kD, 등전점 6.8 단백의 인산화를 감소 시켰다. 이상의 결과로 분자량 44 kD 등전점 6.3의 단백은 A-kinase와 CaM kinase 모두에 의해 인산화 되는 기질단백으로서 tryptic peptide map상에서 44 kD/pI 6.8 단백과 44 kD/pI 6.3 단백은 서로 다른 단백임을 알 수 있었다.

  • PDF

$Bi_2Sr_2CaCu_2O_{8+\delta}$ 고온초전도체의 d-파 대칭성 증거로서의 $Pb/Bi_2Sr_2CaCu_2O_{8+\delta}$접합 투과전도특성 (Tunneling Characteristics in $Pb/Bi_2Sr_2CaCu_2O_{8+\delta}$ Junctions as an Evidence for a d-wave Order Parameter Symmetry in $Bi_2Sr_2CaCu_2O_{8+\delta}$ Superconductors)

  • Chang, Hyun-Sik;Lee, Hu-Jong
    • Progress in Superconductivity
    • /
    • 제2권2호
    • /
    • pp.65-70
    • /
    • 2001
  • $Pb/Bi_2Sr_2CaCu_2O_{8+\delta}$-single-crystal junctions with the tunneling direction along the c axis of the crystal were fabricated to obtain an s-wave-superconductor/d-wave-superconductor Josephson junctions. The tunneling R (T) curves and current-voltage characteristics show distinct features which can be explained only under the assumption that the order parameter of high-$T_c/Bi_2Sr_2CaCu_2O_{8+{\delta}}$ superconductors has a pure d-wave symmetry, which is in contrast to the case of $YBa_2Cu_3O_{7+{\delta$}}$erconductors where a minor s-wave component is also present..

  • PDF

65 nm CMOS 공정을 이용한 V 주파수대 전력증폭기 설계 (Design of a V Band Power Amplifier Using 65 nm CMOS Technology)

  • ;;김성균;김병성
    • 한국전자파학회논문지
    • /
    • 제24권4호
    • /
    • pp.403-409
    • /
    • 2013
  • 본 논문에서는 Marchand 발룬, 트랜스포머와 주입 잠금 버퍼를 이용한 CMOS 2단 차동전력증폭기를 보여준다. 본 전력증폭기는 70 GHz 주파수 대역을 목표로 설계하였고, 65 nm 공정을 이용하여 제작하였다. 측정 결과, 71.3 GHz에서 8.5 dB의 최대 전압 이득과 7.3 GHz의 3 dB 대역폭을 얻었다. 측정된 최대 출력 전력은 8.2 dBm, 입력 $P_{1dB}$는 -2.8 dBm, 출력 $P_{1dB}$는 4.6 dBm이며, 최대 전력 부가 효율은 4.9 %이다. 본 전력증폭기는 1.2 V의 전원으로부터 102 mW의 DC 전력을 소모한다.

Interpolation 기법을 이용한 3.3V 8-bit 500MSPS Nyquist CMOS A/D Converter의 설계 (A 3.3V 8-bit 500MSPS Nyquist CMOS A/D Converter Based on an Interpolation Architecture)

  • 김상규;송민규
    • 대한전자공학회논문지SD
    • /
    • 제41권8호
    • /
    • pp.67-74
    • /
    • 2004
  • 이 논문에서는 Interpolation 구조를 이용한 3.3V 8-bit 500MSPS CMOS A/D 변환기를 설계하였다. 고속 동작의 문제를 해결하기 위해서 새로운 프리앰프, 기준 전압 흔들림을 보정하기 위한 회로, 평균화 저항을 제안하였다. 제안된 Interpolation A/D 변환기는 Track & Hold, 256개의 기준전압이 있는 4단 저항열, 128개의 비교기 그리고 디지털 블록으로 구성되어 있다. 제안된 A/D 변환기는 0.35um 2-poly 4-metal N-well CMOS 공정이다. 이 A/D 변환기는 3.3V에서 440mW를 소비하며, 유효 칩 면적은 2250um x 3080um을 갖는다.

새로운 반응기구에 의한 bradykinin 유사물의 합성 (Synethesis of bradykinin analogues by new reaction vessel)

  • 최청
    • Applied Biological Chemistry
    • /
    • 제34권4호
    • /
    • pp.334-338
    • /
    • 1991
  • 고상법으로 새로운 반응기구에 의한 bradykinin 및 $(D-Phe7\;-Leu^8)$ bradykinin을 합성하였다. Coupling은 N, N'-dicyclohexylcarbodiimide로 행하였으며 HBr 용액으로 cleavage한 후 조펩티드는 high pressure liquid chromatography로 정제하였다. 이들 펩티드의 순도는 paper chromatography, thin layer chromatography, paper electrophoresis, 융점측정기 및 아미노산기분석기에 의하여 분석하였다. Endopeptidase인 ${\alpha}-chymotrypsin$과 trysin, exopeptidase인 carboxypeptidase A와 leucine aminopeptidase를 사용하여 in vitro 상에서 이들 펩티드의 분해실험을 하였다. ${\alpha}-Chymotrypsine$ 및 carboxypeptidase A에 의하여 이들 펩티드는 빠르게 분해하였으나 leucine aminopeptidase는 N-말단의 2번 위치에 proline의 imino결합 때문에 분해하지 않았다.

  • PDF

0.18 um CMOS 공정을 이용한 UWB 스위칭-이득제어 저잡음 증폭기 설계 (A Design of Ultra Wide Band Switched-Gain Controlled Low Noise Amplifier Using 0.18 um CMOS)

  • 정무일;이창석
    • 한국전자파학회논문지
    • /
    • 제18권4호
    • /
    • pp.408-415
    • /
    • 2007
  • 본 논문에서는 CMOS 0.18 um 공정을 이용하여 UWB(Ultra Wide Band) 시스템의 $3.1{\sim}4.8\;GHz$ 대역에서 사용할 수 있는 스위칭-이득 제어 저잡음 증폭기를 설계하였다. 높은 이득 모드에서 전력 이득은 12.5 dB, IIP3는 0 dBm, 소비 전류는 8.13 mA로 측정되었으며, 낮은 이득 모드에서는 전력 이득 -8.7 dB, IIP3는 9.2 dBm, 소비 전류는 0 mA로 측정 되었다.

FLCLM과 평행 결합 선로를 이용한 협대역 소형 개방형 스터브 대역통과 필터 (Compact Narrow Open-stub Band-pass Filter using FLCLM and Parallel Coupled line)

  • 홍태의
    • 대한전자공학회논문지TC
    • /
    • 제48권3호
    • /
    • pp.68-73
    • /
    • 2011
  • 본 논문은 평행 결합 선로와 FLCLM(Frquency Locked Controlled Length Method)을 이용하여 저주파의 기생 신호 와 2차 고조파가 억압된 소형 협대역 개방형 스터브 대역통과 필터에 대하여 새롭게 제안 하였다. 평행 결합 선로의 특징은 저파주대역의 기생 신호와 2차 고조파를 억압 할 수가 있다. 최종 설계한 필터의 실험 결과에서 사용되는 대역의 중심 주파수는 5.8 GHz 이고 대역폭 10 % 이며 삽입 및 반사 손실은 각각 1.2 dB 및 14.8 dB 이다. 추가적으로 저주파 및 고조파 억제는 각각 28.9 dB 및 28.8 dB 이다.

Area and Power Efficient VLSI Architecture for Two Dimensional 16-point Modified Gate Diffusion Input Discrete Cosine Transform

  • Thiruveni, M.;Shanthi, D.
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제16권4호
    • /
    • pp.497-505
    • /
    • 2016
  • The two-dimensional (2D) Discrete Cosine Transform (DCT) is used widely in image and video processing systems. The perception of human visualization permits us to design approximate rather than exact DCT. In this paper, we propose a digital implementation of 16-point approximate 2D DCT architecture based on one-dimensional (1D) DCT and Modified Gate Diffusion Input (MGDI) technique. The 8-point 1D Approximate DCT architecture requires only 12 additions for realization in digital VLSI. Additions can be performed using the proposed 8 transistor (8T) MGDI Full Adder which reduces 2 transistors than the existing 10 transistor (10T) MGDI Full Adder. The Approximate MGDI 2D DCT using 8T MGDI Full adders is simulated in Tanner SPICE for $0.18{\mu}m$ CMOS process technology at 100MHZ.The simulation result shows that 13.9% of area and 15.08 % of power is reduced in the 8-point approximate 2D DCT, 10.63 % of area and 15.48% of power is reduced in case of 16-point approximate 2D DCT using 8 Transistor MGDI Full Adder than 10 Transistor MGDI Full Adder. The proposed architecture enhances results in terms of hardware complexity, regularity and modularity with a little compromise in accuracy.

8kbps 비트율을 갖는 ACFBD-MPC와 LMS-MPC를 통합한 ACLMS-MPC 부호화 방식 (An ACLMS-MPC Coding Method Integrated with ACFBD-MPC and LMS-MPC at 8kbps bit rate.)

  • 이시우
    • 인터넷정보학회논문지
    • /
    • 제19권6호
    • /
    • pp.1-7
    • /
    • 2018
  • 본 논문에서는 합성 음성파형의 일그러짐을 제어하기 위하여 V/UV/S(Voiced / Unvoiced / Silence)의 스위칭을 사용하고, 피치구간마다 멀티펄스를 보정하며, 무성자음(Unvoiced)의 근사합성에 특정주파수를 이용하는 ACFBD-MPC(Amplitude Compensation Frequency Band Division - Multi Pulse Coding)와 LMS-MPC(Least Mean Square - Multi Pulse Coding)를 통합한 8kbps ACLMS-MPC(Amplitude Compensation and Least Mean Square - Multi Pulse Coding) 부호화 방식을 제안하고자 한다. 여러 방식을 통합하는데 있어서, 음성파형의 일그러짐을 줄이면서 유성음과 무성음의 비트율을 8kbps로 조정하는 것이 중요하다. 유성음과 무성음의 비트율을 8kbps로 조정함에 있어서, 개별피치를 이용하여 대표구간의 멀티펄스를 피치구간마다 복원함으로서 음성파형을 효율적으로 합성할 수 있다. 8kbps의 부호화 조건에서 ACLMS-MPC 방식을 구현하고 SNR를 평가한 결과, ACLMS-MPC의 SNR는 남자음성에서 15.0dB, 여자음성에서 14.3dB 임을 확인할 수 있었다. 따라서 ACLMS-MPC가 기존의 MPC, ACFBD-MPC, LMS-MPC에 비하여 남자음성에서 0.3dB~1.8dB, 여자음성에서 0.3dB~1.6dB 정도 개선된 것을 알 수 있었다. 이러한 방법들은 셀룰러폰이나 인터넷폰과 같이 낮은 비트율의 음원을 사용하여 음성신호를 부호화하는 방식에 활용할 수 있을 것으로 기대된다. 향후 멀티펄스 음원의 진폭과 위치를 동시에 보정하는 6.9kbps 음성부호화 방식의 음질평가를 수행하고자 한다.