• 제목/요약/키워드: Current-pulse driver

검색결과 61건 처리시간 0.025초

$\mu$-Step 구동방식에 의한 LPM의 제어 (LPM Control by $\mu$-Step drive method)

  • 백수현;윤신용;김용;임태빈;김철진
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1995년도 추계학술대회 논문집 학회본부
    • /
    • pp.287-289
    • /
    • 1995
  • In this paper, We applied the $\mu$-stepping method on the Phase Excitation Sequence of Hybrid type LPM. Linear Pulse Motor can opeate in an open loop control as an effective positioning actuator. PWM driver was used for low power loss and automatically adjusted voltage at rate current. Finally we find that through the position-velocity for timing Triangular and Trapezoidal Profile are very affected by velocity and acceleration parameter.

  • PDF

토크리플 저감을 고려한 단상 SRM 고역률 구동 (Torque Ripple Reduction Driver of Single Pulse High Power Factor)

  • 김봉철;박성준;안진우
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2003년도 하계학술대회 논문집 B
    • /
    • pp.979-981
    • /
    • 2003
  • A novel single-stage power factor corrected (PFC) drive for switched reluctance motor (SRM) is presented to achieve sinusoidal, near unity power factor input current. The proposed PFC SRM drive has no additional active switch. And a single-stage approach, which combines a DC link capacitor used as do source and a drive used for driving the motor into one power stage, has a simple structure and low cost. The characteristics and validity of the proposed circuit will be discussed in depth through the experimental results.

  • PDF

LCD TV를 위한 새로운 구조의 고성능 및 저가형 Backlight 구동 전원 통합 시스템 (New High Performance and Low Cost Construction of Unified Power System for LCD TV Backlight Driver Circuitb)

  • 장두희;이재광;노정욱;홍성수;김진욱;이효범;한상규
    • 전력전자학회논문지
    • /
    • 제14권1호
    • /
    • pp.23-30
    • /
    • 2009
  • 본 논문에서는 LCD TV의 인치에 따라 다르게 적용되는 기존의 PID(Power-Integrated Drive)시스템과 PSD(Power-Separated Drive)시스템을 검토하여, 두 시스템의 장점만을 모아 LCD TV 전원 시스템의 표준화가 가능한 새로운 방식의 구동 전원 통합 시스템을 제안한다. 제안 시스템은 가격 및 효율이 우수한 2단 구성으로 이루어져 있고, 안전규격을 만족하기 위하여 1:1 트랜스포머를 사용하였다. 인버터 부의 최적 동작을 위해 인버터 구동신호의 주파수와 시비율을 고정하고 펄스 개수를 제어하는 Pulse Count Modulation(PCM)방식을 채용 하였다. 제안 시스템의 인버터 단은 전 부하 범위에서 영전압 스위칭이 가능하여 스위치의 발열이 우수하고, 별도의 전류 평형 트랜스포머가 필요치 않으므로 Balance Coil의 삭제가 가능하다. 이로 인해 신뢰성이 높은 제품 구성이 가능하고, PCB Size 축소 및 제작 원가가 낮아지는 장점을 갖는다. 최종적으로 제안 시스템을 기존 시스템과 비교 및 실험적 검증을 통하여 제안 시스템의 우수성을 확인한다.

Electronic Wedge Brake 시스템의 클램핑력 추정 및 Failsafe 제어 알고리즘 설계에 관한 연구 (A Study on the Clamping Force Estimation and Failsafe Control Algorithm Design of the Electronic Wedge Brake System)

  • 정승환;이형철
    • 한국자동차공학회논문집
    • /
    • 제24권1호
    • /
    • pp.16-23
    • /
    • 2016
  • The EWB(electronic wedge brake) is one in which the braking force is developed in a wedge and caliper system and applied to a disk and wedge mechanism. The advantage of the wedge structure is that it produces self-reinforcing effect and hence, utilizes minimal motor power, resulting in reduced gear and current. The extent of use of clamping force sensors and protection from failure of the EWB system directly depends on the level of vehicle mass production. This study investigated the mathematical equations, simulation modeling, and failsafe control algorithm for the clamping force sensor of the EWB and validated the simulations. As this EWB system modeling can be applied to motor inductance, resistance, screw inertia, stiffness, and wedge mass and angle, this study could improve the accuracy of simulation of the EWB. The simulation results demonstrated the braking force, motor speed, and current of the EWB system when the driver desired to the step and pulse the brake force inputs. Moreover, this paper demonstrated that the proposed failsafe control algorithm accurately detects faults in the clamping force sensor, if any.

A Wide Input Range, 95.4% Power Efficiency DC-DC Buck Converter with a Phase-Locked Loop in 0.18 ㎛ BCD

  • Kim, Hongjin;Park, Young-Jun;Park, Ju-Hyun;Ryu, Ho-Cheol;Pu, Young-Gun;Lee, Minjae;Hwang, Keumcheol;Yang, Younggoo;Lee, Kang-Yoon
    • Journal of Power Electronics
    • /
    • 제16권6호
    • /
    • pp.2024-2034
    • /
    • 2016
  • This paper presents a DC-DC buck converter with a Phase-Locked Loop (PLL) that can compensates for power efficiency degradation over a wide input range. Its switching frequency is kept at 2 MHz and the delay difference between the High side driver and the Low side driver can be minimized with respect to Process, Voltage and Temperature (PVT) variations by adopting the PLL. The operation mode of the proposed DC-DC buck converter is automatically changed to Pulse Width Modulation (PWM) or PWM frequency modes according to the load condition (heavy load or light load) while supporting a maximum load current of up to 1.2 A. The PWM frequency mode is used to extend the CCM region under the light load condition for the PWM operation. As a result, high efficiency can be achieved under the light load condition by the PWM frequency mode and the delay compensation with the PLL. The proposed DC-DC buck converter is fabricated with a $0.18{\mu}m$ BCD process, and the die area is $3.96mm^2$. It is implemented to have over a 90 % efficiency at an output voltage of 5 V when the input range is between 8 V and 20 V. As a result, the variation in the power efficiency is less than 1 % and the maximum efficiency of the proposed DC-DC buck converter with the PLL is 95.4 %.

방송용 LED 조명의 광색과 조도 제어 알고리즘에 대한 연구 (A Study for Color and Illuminance Control Algorithm of Broadcast LED Lighting)

  • 신동석;박철형;박종연
    • 조명전기설비학회논문지
    • /
    • 제29권11호
    • /
    • pp.6-17
    • /
    • 2015
  • In this paper, colors of broadcast lightings composed of Red, Green, and Blue LED(Light Emitted Diode) can be linearly and quantitatively controlled in low illuminance. Because LED cannot emit uniform illuminance in low illuminance, the colors of RGB LED are unmixable. Furthermore, the illuminances are nonlinear with the dimming values of the RGB LED due to the nonlinearity of the output illuminance with the current through the LED. This nonlinearity generated errors of the target colors and illuminances. The proposed algorithm set up the target colors, which is expressed by the color coordinates in CIE 1931 color space, and the target illuminances. Then the illuminances of RGB LED were calculated using color mixing theory. The calculated illuminances determined the dimming values of the RGB LED for transmission via DMX512 communication. After the broadcasting lighting received the dimming values of the RGB LED via DMX512 communication,.RGB LED can emit target color and illuminance, and be controlled by calculating the PWM(Pulse Width Modulation) duty ratio of the hybrid LED driver which be considered the nonlinearity for the illuminances of the LED. As a result, the proposed algorithm can linearly and quantitatively control the colors and illuminances in full range of illuminance. Then we verify experimentally that the errors of the emitted color coordination x, y and illuminance are 2.27%, 3.6% and 1.5%, respectively.

FPGA를 활용한 SVPWM방식의 정현파 BLDC 모터 구동 로직 설계 및 구현 (Design and implementation of BLDC motor drive logic using SVPWM method with FPGA)

  • 전병찬;박원기;이성철;이현영
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2016년도 추계학술대회
    • /
    • pp.652-654
    • /
    • 2016
  • 본 논문에서는 FPGA를 활용하여 SVPWM (Space Vector Pulse Width Modulation)방식의 정현파 BLDC 모터 구동 로직을 설계 및 구현하였다. Hall sensor를 이용한 BLDC 모터 구동 회로는 정현파 PWM 생성회로, 데드타임 회로 및 리드 앵글 생성 회로 등으로 구성 된다. 특히 PWM 생성 회로는 SVPWM방식을 이용하여 기존 정현파 PWM 대비 선형구간이 15.5% 증가된다. 설계한 회로는 VHDL을 이용하여 모의실험 하였으며 Xilinx Spartan-6 FPGA보드를 통하여 회로의 동작 및 성능을 검증하였다. 검증 결과 모터구동 전류의 THD (Total Harmonic Distortion)은 19.32% 로 기존 정현파 구동 회로 대비 우수한 특성을 보였으며 회전자 분해능은 $1.6^{\circ}$로 정밀 제어가 가능함을 확인하였다.

  • PDF

0.35 um 2P3M BCD 공정을 이용한 LLC 공진 제어 IC 설계 (A Design of LLC Resonant Controller IC in 0.35 um 2P3M BCD Process)

  • 조후현;홍성화;한대훈;천정인;허정;이강윤
    • 대한전자공학회논문지SD
    • /
    • 제47권5호
    • /
    • pp.71-79
    • /
    • 2010
  • 본 논문은 LLC 공진 제어 IC(Integrated Circuit) 설계에 관한 것이다. LLC 공진 제어 IC는 DC/DC 변환하기 위해서 외부의 공진 회로에 입력되는 주파수를 조정하여 트랜스포머를 통해서 2차 측의 출력 전압을 조정한다. 공진회로에 펄스를 공급하기 위한 클럭 생성기가 내장되어 있고, 클럭 주파수는 외부 저항을 사용하여 튜닝이 가능하다. 또한 외부 피드백 입력되는 전압을 이용해 주파수 조정이 가능하도록 VCO(Voltage Controlled Oscillator) 기능을 내장하였다. 동작의 신뢰성을 높이고 회로를 보호하기 위해서 UVLO(Under Voltage Lock Out), brown out, fault detector의 보호회로를 내장하였고, 입력 커패시턴스가 큰 용량의 IGBT(Insulated Gate Bipolar Transistor)를 구동하기 위해서 높은 전압, 전류의 제공이 가능한 HVG(High Side Driver), LVG(Low Side Driver) 드라이버 회로를 내장하였다. LLC 공진 제어 회로를 하나의 칩으로 구현하여 LLC 공진 회로를 제어하는데 있어 필요한 회로들을 설계하였다. 설계한 LLC 공진 제어 IC는 0.35 um 2P3M BCD 공정으로 제작하였다. 칩의 면적은 $1400um{\times}1450um$ 이고, 5V, 15V 두 가지의 전원 전압을 사용한다.

레이더용 X-대역 63 Watt Pulsed SSPA 개발 (A Development of the X-Band 63 Watt Pulsed SSPA for Radar)

  • 정민길;나형기
    • 한국전자파학회논문지
    • /
    • 제22권3호
    • /
    • pp.380-388
    • /
    • 2011
  • 본 논문에서는 소형 하이브리드 HMIC(Hybrid Microwave Integrated Circuits)를 사용하여 레이더용 X-대역 63 watt 펄스 구동형(pulsed) SSPA(Solid State Power Amplifier)를 개발하였다. Pulsed SSPA는 전원공급기와 초단증폭기, 구동증폭기, 고출력을 위한 최종단 증폭기의 3단의 증폭기로 구성되어 있다. 70도의 고온에서도 듀티 1.2%이고, 짧은 펄스 폭에서 63 watts 이상의 출력을 얻었다. 제작된 모듈은 동작대역 내에서 포화 상태의 이득 37 dB 성능을 보였다. 입출력 정재파비는 1.5:1 미만을 만족하였다. 이 모듈은 +28 $V_{dc}$로 동작되고 400 mA 전력 소모를 가진다. 본 논문에서 개발한 SSPA는 고속으로 동작하는 펄스 도플러 레이더에 적용할 수 있다.

0.18 um CMOS 공정을 이용한 승압형 DC-DC 컨버터 설계 (Design of a step-up DC-DC Converter using a 0.18 um CMOS Process)

  • 이자경;송한정
    • 한국산학기술학회논문지
    • /
    • 제17권6호
    • /
    • pp.715-720
    • /
    • 2016
  • 본 논문에서는, 휴대기기를 위한 PWM(Pulse Width Modulation), 전압모드 DC-DC 승압형 컨버터를 제안한다. 제안하는 컨버터는 현재 소형화 되어가고 있는 휴대기기 시장에 적합하도록 1 MHz의 스위칭 주파수를 사용하여 칩 면적을 줄였다. 제안하는 DC-DC 컨버터는 전력단과 제어단으로 이루어지며 전력단은 인덕터, 출력 커패시터, MOS 트랜지스터 등으로 구성되며 제어단은 연산증폭기, 밴드갭 회로, 소프트 스타트 블록, 히스테리시스 비교기와 비겹침 드라이버로 구성된다. 설계된 회로는 히스테리시스 비교기와 논오버랩 드라이버를 사용하여 낮은 전압에서 구동되는 휴대기기의 잡음의 영향을 줄이고 출력전압 리플을 감소시켰다. 제안하는 회로는 1-poly 6-metal CMOS 매그나칩/하이닉스 $0.18{\mu}m$ 공정을 사용하여 레이아웃을 진행하였다. 설계된 컨버터는 입력 전압 3.3 V, 출력전압 5 V, 출력전류 100 mA 출력전압 대비 1%의 출력 전압 리플과 1 MHz의 스위칭 주파수의 특성을 갖는다. 본 논문에서 제안하는 승압형 DC-DC 컨버터는 PDA, 휴대폰, 노트북 등 휴대용 전자기기 시장에 맞는 고효율, 소형화 컨버터로서 유용하게 사용 될 것으로 사료된다.