• 제목/요약/키워드: Costas Loop

검색결과 6건 처리시간 0.019초

QAM 신호를 위한 Blind 등화기 Carrier Recovery 결합에 관한 성능평가 (Performance Evaluation of Joint Blind Equalizer and Carrier Recovery for QAM Signal)

  • 송재철;최형진
    • 한국통신학회논문지
    • /
    • 제19권11호
    • /
    • pp.2067-2080
    • /
    • 1994
  • 최근, 디지털 이동 통신 시스템에서, Blind 등기화와 Carrier Recovery의 결합에 관한 관심이 점점 증가하고 있다. 본 논문에서는 변조된 QAM신호를 위한 Blind 등화기와 다양한 Carrier Recovery의 결합한 새로운 수신기를 제시하였다. Godard blind 등화기, Map estimation Costas loop, Generalized Costas loop, Leclert loop, Angular Form loop를 간단히 검토한 후, 등화기와 CR loop의 결합형태를 갖는 두가지 수신기 구조를 제시한다. 몬테 카를로 시뮬레이션 기법을 사용하여, 본 논문에서 제시한 두가지 수신기 구조가 정상상태에서 잘 동작 됨을 확인할 수 있다.

  • PDF

변형된 디지탈 Costas loop에 관한 연구 (II) 잡음이 있을 경우의 성능 해석 (Analysis of Modified Digital Costas Loop Part II : Performance in the Presence of Noise)

  • 정해창;은종관
    • 대한전자공학회논문지
    • /
    • 제19권3호
    • /
    • pp.37-45
    • /
    • 1982
  • 본 논문은 변형된 디지탈 Costas loop에 관한 논문으로서 제1부의 계속이다. 본 제2부 논문에서는 시스템에 잡음이 있을 경우 그의 성능을 해석하였다. 입력신호가 white Gaussian 잡음이 첨가되면 고려되는 DPLL의 noise process는 phase error detertor의 tan-1(·)함수에 의해서 Rician이 됨을 보였다. 이 경우 Chapman-Kolmogorov 방정식을 수치적으로 풀므로써 1차와 2차 loop phase error의 steady state probability density함수, mean 및 variance를 얻었으며 이 결과를 컴퓨터 시뮬레이tus에 의해서 입중하였다.

  • PDF

변형된 디지털 Costas Loop에 관한 연구 (I) 잡음이 없을 경우의 성능 해석 (Analysis of Modified Digital Costas Loop Part I : Performance in the Absence of Noise)

  • 정해창;은종관
    • 대한전자공학회논문지
    • /
    • 제19권2호
    • /
    • pp.38-50
    • /
    • 1982
  • 이 논문에서는 변형된 디지탈 Costas loop이라고 불리우는 새로운 형의 digital phase-locked loop(DPLL)을 제안하고 성능을 해석하였다. 제안된 DPLL의 주요 특성은 tan-1(·) 함수를 DPLL에 사용함으로써 phase error detector가 선형 특성을 갖게 되고, 따라서 mod-2π 선형 difference equation에 의해서 그 특성을 설명할 수 있다. 본 논문은 2부로 나뉘어져 1부에서는 먼저 제안된 시스템을 설명하고 잡음이 없는 경우 Phase plane방법에 의해서 1차와 2차 loop의 성능을 해석했다. 초기 조건에 관계없이 locking이 될 수 있는 locking 범위의 식을 유도하고, 경우에 따라서 일어날 수 있는 false lock 또는 oscillation 현상을 설명했다. 이론적인 모든 해석은 컴퓨터 시뮬레이션에 의해서 입증되었다. 논문의 2부에서는 잡음이 있을 경우에 제안된 DPLL의 성능을 해석하였다. Chapman-Kolmogorov 방정식을 사용하여 제안된 시스템의 phase error의 steady state probability density함수, mean 및 variance를 얻었다. 이 결과들은 제 2부에 게재 될 것이다.

  • PDF

CORDIC 알고리즘을 이용한 QPSK 디지털 수신기의 위상 복원 및 진폭보상방안 (A Phase Recovery and Amplitude Compensation Scheme for QPSK All Digital Receiver Using CORDIC Algorithm)

  • 서광남;김종훈
    • 한국통신학회논문지
    • /
    • 제35권12C호
    • /
    • pp.1029-1034
    • /
    • 2010
  • QPSK 디지털 수신기는 전송 경로 또는 송수신기 간의 클럭 차이에 의해 발생하는 위상 편차를 보정하기 위해 위상 복원 방안이 필요하다. 널리 사용되고 있는 디지털 Costas 위상 복원 루프는 입력신호의 주파수/위상 복원 성능이 입력 신호의 전력에 따라 달라지므로 별도의 자동 이득조정 (AGC) 루프가 필요하고, 이는 하드웨어 구현시 시스템의 복잡도와 사용 자원을 증가시킨다. 본 논문에서는 입력 전력에 관계없이 일정한 위상 보정 기능을 수행할 수 있으며 타이밍 복원을 위한 AGC를 동시에 제공할 수 있는 위상 보정 및 진폭 보상 방안을 제안하였다. 제안된 방안은 CORDIC 알고리즘을 사용하여 입력 신호의 위상 및 진폭 정보를 분리하여 각각 처리하며 시스템의 복장도 및 사용 자원을 대폭 절감할 수 있으며, C++ 및 Model Sim을 사용한 모의실험을 통해 본 논문에서 제안한 위상 복원 루프의 동작을 검증하였다.

저출력 RFID 시스템에서 인식거리 확대를 위한 전력 공급용 RF Shower 시스템 (A Study on the RF Shower System to Extend Interrogating Range for the Low Power RFID Reader System)

  • 정진욱;배재현;오하령;성영락;송호준;장병준;최경;이정석;이홍배;이학용;김종민;신재철;박준석
    • 대한전기학회논문지:시스템및제어부문D
    • /
    • 제55권12호
    • /
    • pp.526-533
    • /
    • 2006
  • In this paper, we presented the synchronization module between RF shower system and RFID Reader to extend interrogating range on Mobile RFID system, Costas Loop and FPLL(Frequency/phase Lock Loop) were used. We achieved compromised range of 3MHz locking frequency, 1ms locking time and figured out remarkable Hopping frequency of the Reader. The prototype of the new designed RFID system has been tested with ISO18000-6 type-B Tag. The read range between designed RFID Reader and Tag has been measured, it increased triple times by adjusting the Shower system output level.

RVDT용 DSP 기반 위상 자동보정 디지털 신호처리기 FPGA 구현 (FPGA Implementation of RVDT Digital Signal Conditioner with Phase Auto-Correction based on DSP)

  • 김성미;서연호;진유린;이민웅;조성익;이종열
    • 한국정보통신학회논문지
    • /
    • 제21권6호
    • /
    • pp.1061-1068
    • /
    • 2017
  • RVDT(Rotary Variable Differential Transformer)는 각도 변위를 측정하는 센서로써 출력 신호는 DSBSC-AM(Double SideBand Suppressed Carrier AM) 신호이기 때문에 출력 신호로부터 각도 변위를 알아내기 위하여 DSBSC-AM 복조 과정이 필요하다. 본 논문에서는 DSBSC-AM 신호의 복조기인 코스타스 루프를 수정하여 RVDT 출력 신호로부터 각도 변위를 추출하는 DADC(Digital Angle to DC)를 FPGA(Field Programmable Gate Array)로 구현하였다. 본 논문에서 설계된 DADC는 4선식과 5선식 RVDT에 적용가능하며, 코스타스 루프의 사용으로 기존의 아날로그 신호처리기와는 달리 외부의 소자를 사용하지 않고 RVDT 입력여기신호와 출력신호 사이의 위상 차이를 정확하게 보정할 수 있다. 또한 선형성 향상을 위하여 디지털 신호처리 기법이 적용되어 DADC는 기존의 아날로그 신호처리기의 선형성 오차 0.05%보다 적은 0.035%의 선형성 오차를 보였다. 구현된 DADC의 기능과 성능 테스트는 상용 RVDT 센서와 ADC(Analog to Digital Converter), 아날로그 출력단으로 구성된 통합 실험환경을 구성하여 진행하였다.