• 제목/요약/키워드: Converter control

검색결과 3,152건 처리시간 0.027초

GPS 수신 시스템에서 디지탈 지연동기 루프 회로 설계 및 분석 (The Circuit Design and Analysis of the Digital Delay-Lock Loop in GPS Receiver System)

  • 금홍식;정은택;이상곤;권태환;유흥균
    • 한국통신학회논문지
    • /
    • 제19권8호
    • /
    • pp.1464-1474
    • /
    • 1994
  • GPS(Global Positional System)는 인공위성을 이용하여 언제, 어디서나 자신의 위치를 정확히 측정할 수 있는 항법 시스템이다. 본 논문에서는 이 GPS 신호에서 항법 데이터를 복원하는 수신기의 지연동기 루프를 이론적으로 해석하고, 디지털 로직으로 설계하였다. 또한 동기과정의 논리동작을 분석하였다. 설계한 시스템은 수신된 C/A(coarse/acquisition) 코드와 수신기에서 발생된 C/A 코드와의 상관값을 구하는 상관기, 선택된 위성의 C/A 코드를 발생시키는 C/A코드 발생기, 그리고 C/A코드의 위상과 클럭속도를 조절할 수 있도록 C/A 코드 발생기의 클럭을 만드는 직접 디지탈 클럭 발생기로 구성된다. 제안한 디지탈 지연동기루프 시스템을 해석한 결과, 시스템 입력 신호전력이 -113.98dB이상이면 시스템이 90%이상의 검파 능력을 갖음을 확인하였다. 디지탈동기루프이 입력신호 즉, A/D 컴버터 전단의 입력신호 크기에 따라 디지탈 동기 루프의 성능 그래프와 문턱전압의 크기에 따른 성능분석의 그래프를 시뮬레이션을 통하여 분석하였다. 그리고 설계된 디지탈 지연동기루프를 로직 시뮬레이션한 결과, GPS 항법 데이타를 정확히 복원함을 확인하였다. 개선됨을 알 수 있었다.

  • PDF

Synthetic Jet 마이크로 에어펌프의 개발 (Development of Synthetic Jet Micro Air Pump)

  • 최종필;김광수;서영호;구보성;장재혁;김병희
    • 소성∙가공
    • /
    • 제17권8호
    • /
    • pp.594-599
    • /
    • 2008
  • This paper presents a micro air pump based on the synthetic jet to supply reactant at the cathode side for micro fuel cells. The synthetic jet is a zero mass flux device that converts electrical energy into the momentum. The synthetic jet actuation is usually generated by a traditional PZT-driven actuator, which consists of a small cylindrical cavity, orifices and PZT diaphragms. Therefore, it is very important that the design parameters are optimized because of the simple configuration. To design the synthetic jet micro air pump, a numerical analysis has been conducted for flow characteristics with respect to various geometries. From results of numerical analysis, the micro air pump has been fabricated by the PDMS replication process. The most important design factors of the micro air pump in micro fuel cells are the small size and low power consumption. To satisfy the design targets, we used SP4423 micro chip that is high voltage output DC-AC converter to control the PZT. The SP4423 micro chips can operate from $2.2{\sim}6V$ power supply(or battery) and is capable of supplying up to 200V signals. So it is possible to make small size controller and low power consumption under 0.1W. The size of micro air pump was $16{\times}13{\times}3mm^3$ and the performance test was conducted. With a voltage of 3V at 800Hz, the air pump's flow rate was 2.4cc/min and its power consumption was only 0.15W.

유기전압비를 이용한 디지털형 변압기 보호계전기 개발 및 성능시험에 관한 연구 (A Study on The Development and Function Test of Digital Transformer Protection Relay Using The Induced Voltage)

  • 정성교;이재경;김한도;최대길;강용철;강상희
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2001년도 추계학술대회 논문집 전력기술부문
    • /
    • pp.216-218
    • /
    • 2001
  • The transformer role is very important in power system operation and control; also its price is very expensive. Therefore many kinds of the efforts for transformer protection have been executed. So for as, current differential relay(87) has been mainly used for transformer protection. But current differential relaying method has several troubles as followings. Differential current can be occurred by transformers inrush current between winding1 and winding2 of transformer when transformer is initially energized. Also harmonic restrained element used in current differential relaying method is one of the causes of relays mal-operation because recently harmonics in power system gradually increase by power switching devices(SVC, FACTS, DSC, etc). Therefore many kinds of effort have been executed to solve the trouble of current differential relay and one of them is method using ratio of increment of flux linkages(RIFL) of the primary and secondary windings. This paper introduces a novel protective relay for power transformers using RIFL of the primary and secondary windings. Novel protective relay successfully discriminates between transformer internal faults and normal operation conditions including inrush and this paper includes real time test results using RTDS(Real Time Digital Simulator) for novel protective relay. A novel protective relay was designed using the TMS320C32 digital signal processor and consisted of DSP module. A/D converter module, DI/DO module, MMI interface module and LCD display module and developed by Xelpower co., Ltd.

  • PDF

Ku-대역 광대역 디지탈 위성방송용 저 잡음하향변환기 개발 (Implementation of Wideband Low Noise Down-Converter for Ku-Band Digital Satellite Broadcasting)

  • 홍도형;이경보;이영철
    • 한국전자파학회논문지
    • /
    • 제27권2호
    • /
    • pp.115-122
    • /
    • 2016
  • 본 논문에서는 디지털 위성방송을 수신하기 위하여 Ku-대역 광대역 하향변환기를 설계하였다. 설계된 저 잡음 하향변환기는 잡음 정합에 의한 3단 저 잡음 증폭회로와 10.7~12.75 GHz의 입력신호를 VCO-PLL에 의한 저 위상잡음을 나타내는 4개의 국부발진주파수(9.75, 10, 10.75 및 11.3 GHz)를 형성하고, 디지털 제어에 의하여 4-대역의 IF 주파수 채널을 선택할 수 있도록 설계하였다. 개발한 저 잡음 하향 변환기의 전체 변환이득 64 dB, 저 잡음 증폭기의 잡음지수는 0.7 dB, 출력신호의 P1dB는 15 dBm, band 1 반송주파수 9.75 GHz에서 위상잡음은 -85 dBc@10 kHz를 나타내었다. 설계한 광대역 디지털 위성방송용 하향변환기(LNB)는 국제적으로 이동하는 선박 등의 위성방송용으로 사용가능하다.

FPGA를 이용한 100 kHz 스위칭 주파수의 3상 3-level과 2-level의 SVPWM의 구현 (Three-phase 3-level and 2-level SVPWM Implementation with 100 kHz Switching Frequency using FPGA)

  • 문경록;이동명
    • 전기전자학회논문지
    • /
    • 제24권1호
    • /
    • pp.19-24
    • /
    • 2020
  • 본 논문은 FPGA의 언어 중 하나인 Verilog HDL을 사용한 100 kHz 스위칭의 3-레벨, 2-레벨 SVPWM 기법을 구현에 대한 것이다. 인버터에 주로 사용되는 IGBT소자의 경우 주로 20 kHz 근방에서 스위칭 주파수를 가진다. 최근 차세대 전력 반도체 소자의 연구 개발로 100 kHz 이상의 스위칭을 구현하여 전력변환기를 소형화하고, 고조파의 주입에 따른 여러 가지 새로운 알고리즘의 적용이 가능하게 되었다. IGBT를 이용하는 기존의 시스템에서는 DSP를 이용한 제어가 이루어지는 것이 통상적이나, 100 kHz 스위칭을 위한 제어기 구성으로는 FPGA를 이용한 제어기의 적용이 요구된다. 따라서 본 논문에서는 FPGA를 사용하여 2-레벨 인버터와 3-레벨 인버터에 적용되는 SVPWM의 이론과 FPGA 구현에 대하여 설명하고 SVPWM의 출력 파형을 통해 구현 성능을 확인한다. 한편, 본 논문에서는 3-레벨 인버터에서 SVPWM 구현 시 기존의 방식에서 반송파 2개를 사용하는 방법을 대신하여 반송파 1개만을 사용하는 기법으로 3-레벨 SVPWM을 구현한다.

응답 시간을 향상 시킨 외부 커패시터가 없는 Low-Dropout 레귤레이터 회로 (A Capacitorless Low-Dropout Regulator With Enhanced Response Time)

  • 여재진;노정진
    • 전기전자학회논문지
    • /
    • 제19권4호
    • /
    • pp.506-513
    • /
    • 2015
  • 본 논문에서는 외부 커패시터가 없는 low-dropout (LDO) 레귤레이터를 설계하였으며, 대기 전류는 $4.5{\mu}A$ 이다. 제안하는 LDO 레귤레이터는 정밀한 로드 레귤레이션과 빠른 응답 속도를 만족하기 위해 두 개의 증폭기를 사용 하였고, 높은 이득을 갖는 증폭기와 빠른 속도 및 높은 슬루율을 가지는 증폭기로 구성 되어 있다. 이와 함께 패스 트랜지스터의 게이트에 존재하는 큰 기생 커패시터에 전류를 빠르게 충 방전시키기 위해, 전류 부스팅 회로를 추가하였다. 이를 통해 부하 전류 변화 시 응답 시간을 향상 시키게 된다. 설계된 회로는 $0.11-{\mu}m$ CMOS 공정으로 제작되었다. 최대 200mA 의 부하 전류를 구동할 수 있으며, 출력 전압 변동은 260mV, 회복 시간은 $0.8{\mu}s$ 을 측정하였다.

Half-Bridge 직렬 공진형 인버터를 단위인버터로 한 시분할방식 고주파 인버터의 특성해석에 관한 연구 (A Study on Characteristics Analysis of Time Sharing Type High Frequency Inverter Consisting of Three Unit Half-Bridge Serial Resonant Inverter)

  • 조규판;원재선;서철식;배영호;김동희;노채균
    • 조명전기설비학회논문지
    • /
    • 제15권1호
    • /
    • pp.90-97
    • /
    • 2001
  • 본 논문은 고주파 유도가열용 전원에 사용되는 Half-Bridge 직렬 공진형 인버터를 단위인버터로 한 고주파 인버터 회로를 제시하였다. 제안한 인버터의 구동신호 제어기법으로는 아날로그와 디지털 통신에서 신호전송용으로 널리 사용되는 TDM(Time Division Multiplexing) 방식을 응용한 시분할 구동법을 사용하였다. 회로의 해석은 정규화 파라메타를 도입하여 범용성 있게 기술하였고, 인버터 특성은 스위칭 주파수와 제 파라메타에 따라 특성평가를 행하였다. 또한, 이론해석에서 얻은 특성값을 기초로 한 회로 설계 기법의 일 예도 제시하였다. 범용 시뮬레이션 툴인 Pspice를 통해 이론해석의 타당성을 검증하였으며, 향후 유도가열 응용, DC-DC 컨버터 등의 전원 시스템에 응용 가능성을 보여주고 있다.

  • PDF

Multi 출력단을 Single Transformer로 통합 설계한 고효율 PDP용 전원시스템 (A High Efficiency Multi Output PDP Power System with Single Transformer Structure)

  • 박상갑;김종해;이효범;한상규;홍성수;사공석진;노정욱
    • 전력전자학회논문지
    • /
    • 제13권1호
    • /
    • pp.70-77
    • /
    • 2008
  • 기존 PDP 전원 시스템은 일반적으로 두 개의 절연형 트랜스포머를 사용하여 서스테인 전원($V_S$)과 어드레스 전원($V_A$), Multi단 전원($V_M$)으로 구성된다. 이들 각 전력 변환 회로에 트랜스포머 및 제어 IC가 사용되므로, 효율 저감 및 원가 상승, 소자 스트레스 등의 단점을 가지고 있다. 본 논문에서는 절연형 트랜스포머 한 개로 PDP 전원시스템을 구동하는 방식에 대해 제안한다. 제안된 방식은 DC/DC 전력단의 고효율 동작 및 신뢰성 개선은 물론 부피, 크기를 줄여 원가 저감에 기여한다. 또한, 제안된 방식은 PDP 구동 방식의 하나인 Address Display-period Separation(ADS)에 적합하다. 기존 방식과 제안된 방식을 비교하고 이론적 분석과 실험을 통해 제안된 방식의 우수성을 확인하였다.

적응 루프 대역폭을 가진 디지털 반송파 동기 루프에 관한 연구 (A study on the digital carrier recovery loop with adaptive loop bandwidth)

  • 한동석
    • 한국통신학회논문지
    • /
    • 제22권8호
    • /
    • pp.1774-1781
    • /
    • 1997
  • 본 논문은 잔류 측대파(vestigial sideband; VSB) 변조를 이용한 CATV 및 HDTV에서 주파수 및 위상 동기 루프 (frequency & phase lock loop; FPLL)의 완전 디지털 구현을 위한 알고리듬과 하드웨어 구조를 제안한다. 미국의 대연합(Grand-Alliance)에서 제안된 VSB 변조를 위한 CATV 및 HDTV 수신기는 아날로그 신호처리를 통하여 반송파 복구를 수행한다. 그러므로 향후 단열 칩 ASIC 개발에 상당한 부담을 주는 구조이다. 본 논문에서는 VSB 변조 방식의 이러한 문제점을 해결하기 위하여 수신된 신호를 기저 대역 근처의 IF 신호로 떨어뜨린 후 아날로그-디지털(AD) 변환을 통하여 모든 신호처리를 디지털 영역에서 할 수 있는 FPLL 구조를 제안한다. 제안된 시스템은 주파수 풀-인(pull-in) 영역이 -200KHz- +250KHz 정도의 우수한 성능을 보여준다. 그리고 위상 잡음의 영향을 최소화 하면서 빠른 포착 성능을 유지하기 위하여 루프 필터의 대역폭을 적응적으로 가변하는 특징을 가진다.

  • PDF

Quench Protection System for the KSTAR Toroidal Field Superconducting Coil

  • Lee, Dong-Keun;Choi, Jae-Hoon;Jin, Jong-Kook;Hahn, Sang-Hee;Kim, Yaung-Soo;Ahn, Hyun-Sik;Jang, Gye-Yong;Yun, Min-Seong;Seong, Dae-Kyoung;Shin, Hyun-Seok
    • Journal of Electrical Engineering and Technology
    • /
    • 제7권2호
    • /
    • pp.178-183
    • /
    • 2012
  • The design of the integrated quench protection (QP) system for the high current superconducting magnet (SCM) has been fabricated and tested for the toroidal field (TF) coil system of the Korea Superconducting Tokamak Advanced Research (KSTAR) device. The QP system is capable of protecting the TF SCM, which consists of 16 identical coils serially connected with a stored energy of 495 MJ at the design operation level at 35.2 kA per turn. Given that the power supply for the TF coils can only ramp up and maintain the coil current, the design of the QP system includes two features. The first is a basic fast discharge function to protect the TF SCM by a dump resistor circuit with a 7 s time constant in case of coil quench event. The second is a slow discharge function with a time constant of 360 s for a daily TF discharge or for a stop demand from the tokamak control system. The QP system has been successfully tested up to 40 kA with a short circuit and up to 34 kA with TF SCM in the second campaign of KSTAR. This paper describes the characteristics of the TF QP systems and test results of the plasma experiment of KSTAR in 2009.