• 제목/요약/키워드: Common-Mode Filter

검색결과 76건 처리시간 0.028초

파노라믹 스캔 라이다용 1-Gb/s 리드아웃 증폭기 어레이 (1-Gb/s Readout Amplifier Array for Panoramic Scan LADAR Systems)

  • 김다영;박성민
    • 전기학회논문지
    • /
    • 제65권3호
    • /
    • pp.452-456
    • /
    • 2016
  • In this paper, a dual-channel readout amplifier array is realized in a standard $0.18{\mu}m$ CMOS technology for the applications of panoramic scan LADAR systems. Each channel consists of a PIN photodiode with 0.9 A/W responsivity and a 1.0 Gb/s readout amplifier(ROA). The proposed ROA shares the basic configuration of the previously reported feedforward TIA, except that it exploits a replica input to exclude a low pass filter(LPF), thus reducing chip area and improving integration level, and to efficiently reject common-mode noises. Measured results demonstrate that each channel achieves $70dB{\Omega}$ transimpedance gain, 829 MHz bandwidth, -22 dBm sensitivity for $10^{-9}BER$, -34 dB crosstalk between adjacent channels, and 45 mW power dissipation from a single 1.8 V supply.

Delay Switching PLL의 Pull-in 특성 (Pull-in Characteristics of Delay Switching Phase-Locked Loop)

  • 장병화;김재균
    • 대한전자공학회논문지
    • /
    • 제15권5호
    • /
    • pp.13-18
    • /
    • 1978
  • 본 논문에서는 PLL의 pull-in 특성을 개선하기 위하여 delay switching PL난을 제시하였다. phase detector와 low grass filter사이에 간단한 RC delay회로를 삽입하고, 90° shift 시킨 Phase detector출력에 의하여 delay time을 switching하였다. 그 결과 pull-in range는 lock range의 1/2이상으로 넓힐 수 있었으며 pull-in time도 개선되었다. 이 개선된 Pull-in특성은 근사적으로 해석되었으며 실험으로 확인되었다.

  • PDF

4권선 변압기의 삼중 델타 전원 연결과 새로운 커먼-모드 필터 연결방법을 이용한 전류 고조파 저감 (Suppression of Current Harmonics with Triple Delta Sourced Winding and Novel Connection of Common-mode Filter)

  • 온성재;설승기
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2015년도 전력전자학술대회 논문집
    • /
    • pp.245-246
    • /
    • 2015
  • 본 논문에서는 삼중 델타 전원과 새로운 커먼-모드 필터 결선을 통해 스위칭에 의한 고조파를 저감하는 방법을 제안한다. PWM에 의해 생성되는 측대파 고조파(Sideband harmonics) 위상을 분석함으로써, 인터리빙 운전 시 삼중 델타 전원 연결과 제안된 커먼모드 필터가 측대파 고조파 전류를 크게 저감할 수 있음을 보인다. 3개의 고정자 권선을 가지는 영구자석 전동기를 이용하여 제안된 필터의 유효성을 검증하였다.

  • PDF

3상 3레벨 태양광 PCS에서 누설전류 저감 기법 (Leakage Current Reduction by a New Combination of PWM Method and Modified connection for 3-level Inverter Photovoltaic PCS)

  • 생차야;조종민;차한주
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2020년도 전력전자학술대회
    • /
    • pp.346-347
    • /
    • 2020
  • This paper presents the two combination methods for leakage current reduction in photovoltaic system PCS. The leakage current in the photovoltaic system generated from the parasitic capacitance existing between the photovoltaic system and ground relevance to common mode voltage caused by PWM switching. Firstly, Leakage current reduced by a PWM method using two carriers with 180-degree phase different. Secondly, the leakage current is more reduced by connecting LCL filter to the mid-point of DC link. This combining method is revealed in PSIM simulation with 1 uF parasitic capacitance.

  • PDF

HEVC 복호기의 연산 복잡도 감소를 위한 화면내 예측 하드웨어 구조 설계 (An Intra Prediction Hardware Architecture Design for Computational Complexity Reduction of HEVC Decoder)

  • 정홍균;류광기
    • 한국정보통신학회논문지
    • /
    • 제17권5호
    • /
    • pp.1203-1212
    • /
    • 2013
  • 본 논문에서는 HEVC 복호기내 화면내 예측의 연산 복잡도를 감소시키기 위해 공유 연산기, 공통 연산기, 고속 smoothing 결정 알고리즘, 고속 필터계수 생성 알고리즘을 적용한 하드웨어 구조를 제안한다. 공유 연산기는 공통수식을 공유하여 smoothing 과정의 연산 중복성을 제거하고, DC모드의 평균값을 미리 계산하여 수행 사이클 수를 감소시킨다. 공통 연산기는 모든 예측모드의 예측픽셀 생성과 필터링 과정을 하나의 연산기로 처리하기 때문에 연산기의 개수를 감소시킨다. 고속 smoothing 결정 알고리즘은 비트 비교기만을 사용하고, 고속 필터계수 생성 알고리즘은 곱셈연산 대신 LUT를 사용하여 연산 개수, 하드웨어 면적과 처리 시간을 감소시킨다. 또한 제안하는 구조는 2개의 공유 연산기와 8개의 공통 연산기를 사용하여 병렬처리함으로써 화면내 예측의 수행 사이클 수를 감소시킨다. 제안하는 구조를 TSMC 0.13um CMOS 공정 라이브러리를 이용하여 합성한 결과 게이트 수는 40.5k, 최대 동작 주파수는 164MHz이다. HEVC 참조 소프트웨어 HM 7.1에서 추출한 데이터를 이용하여 성능을 측정한 결과 제안하는 구조의 수행 사이클 수가 기존 구조 대비 93.7% 감소하였다.

L1/L2 이중-밴드 GPS 수신기용 RF 전단부 설계 (Design of the RF Front-end for L1/L2 Dual-Band GPS Receiver)

  • 김현덕;오태수;전재완;김성균;김병성
    • 한국전자파학회논문지
    • /
    • 제21권10호
    • /
    • pp.1169-1176
    • /
    • 2010
  • 본 논문에서는 L1/L2 이중-밴드 GPS(Global Positioning System) 수신기용 RF 전단부를 설계하였다. 수신기는 Low IF 구조이며, 인덕터를 사용하지 않는 광대역 저잡음 증폭기(Low Noise Amplifier: LNA)와 이미지 제거를 위하여 다상 여과기(poly-phase filter)를 포함하는 quadrature 하향 변환 주파수 혼합기(quadrature down-conversion mixer) 및 전류 모드 논리(Current Mode Logic: CML) 주파수 분배기로 구성되어 있다. 저잡음 증폭기와 이미지 제거 주파수 혼합기는 높은 이득과 헤드룸 문제를 해결하기 위하여 전류 블리딩 기술을 이용하였으며, 광대역 입력 정합을 구현하기 위하여 공통 드레인 피드백을 이용하였다. $0.18{\mu}m$ CMOS 공정을 이용해 제작된 RF 전단부는 L1 밴드에서 38 dB 그리고 L2 밴드에서 41 dB의 이득을 보이며, IIP3는 L1 밴드에서 -29 dBm, L2 밴드에서는 -33 dBm이다. 입력 정합은 50 MHz에서 3 GHz까지 -10 dB 이하를 만족하며, 잡음 지수(Noise Figure: NF)는 L1 밴드에서는 3.81dB, L2 밴드에서는 3.71 dB를 보인다. 이미지 주파수 제거율은 36.5 dB이다. 설계된 RF 전단부의 칩 사이즈는 $1.2{\times}1.35mm^2$이다.

LED-TV용(用) 전원장치에 적합한 Hybrid 초크 코일의 특성 해석에 관한 연구 (A Study on the Characteristic Analysis of Hybrid Choke Coil suitable for LED-TV SMPS)

  • 김종해;김희승;원재선
    • 조명전기설비학회논문지
    • /
    • 제28권3호
    • /
    • pp.32-43
    • /
    • 2014
  • This paper presents the intra capacitance modeling according to the winding method, section bobbin and coil structure for hybrid choke coil capable of the EMI attenuation of broad bands from lower frequency bands to higher frequency bands and high frequency type common-mode choke coil capable of the EMI attenuation of high frequency band used in the EMI Block of LED-TV SMPS. In case of high frequency type CM choke coil, it can be explained the parasitic capacitance of A type and section bobbin type winding methods among them is much smaller than the other. The first resonant frequency of the proposed CM choke coil tends to increase as the parasitic capacitance becomes small and its impedance characteristics also show improved performance as the first resonant frequency increases. In case of hybrid choke coil using rectangular copper wire, it has investigated its parasitic capacitance compared to CM choke coil of conventional toroidal type becomes small. Also it has confirmed through the experiment results that CE margin and RE margin in frequency bands 0.5MHz to 5MHz and 30MHz to 200MHz are respectively 10dB and 15dB greater than that of conventional type in case of one stage EMI filter structure adopting hybrid choke coil compared to two stage EMI Filter structure using two of each CM choke coil used in the lower and higher frequency bands or two of CM choke coil used in only the lower frequency bands. In the future, the hybrid choke coil and CM choke coil of high frequency type show it can be practically used in not only LED/LCD-TV SMPS but also several applications such as LED Lighting, Laptop Adapter, Server Power Supply and so on.

자연재생방식 DPF시스템 부착 경유승용차량의 PM재생 특성 연구 (A Study on PM Regeneration Characteristics of Diesel Passenger Vehicle with Passive Regeneration DPF System)

  • 이진욱;조규백;김홍석;정용일
    • 대한기계학회논문집B
    • /
    • 제31권2호
    • /
    • pp.188-194
    • /
    • 2007
  • New diesel engines equipped with common-rail injection systems and advanced engine management control allow drastic decreases in the production of particulate matters and nitrogen oxides with a significant advantage in terms of the fuel consumption and $CO_2$ emissions. Nevertheless, the contribution of exhaust gas after treatment in the ultra low emission vehicles conception has become unavoidable today. Recently the passive type DPF(Diesel Particulate Filter Trap) system for diesel passenger vehicle has been manufactured into mass production from a French automotive maker since the year of 2000. This passive DPF system fully relies on the catalytic effects from additives blended into the diesel fuel and additives injected into the DPF system. In this study, the effects of PM regeneration in the commercial diesel passenger vehicle with the passive type DPF system were investigated in chassis dynamometer CVS(constant volume sampler)-75 mode. As shown in this experimental results, the DPF regeneration was observed at temperature as low as $350^{\circ}C$. And the engine-controlled the DPF regeneration founded to be one of the most promising regeneration technologies. Moreover, the durability of this DPF system was evaluated with a season weather in terms of the differential pressure and exhaust gas temperature traces from a road test during the total mileage of 80,000km.

뇌전도 신호 처리용 아날로그 전단부 구현 (Implementation of an analog front-end for electroencephalogram signal processing)

  • 김민철;심재훈
    • 한국산업정보학회논문지
    • /
    • 제18권5호
    • /
    • pp.15-18
    • /
    • 2013
  • 본 논문은 뇌전도 신호 처리를 위한 아날로그 전단부를 제시한다. 일반적으로 뇌전도 신호는 낮은 주파수 대역에 존재하고 신호의 크기가 미약하므로 이를 처리하기 위한 아날로그 전단부는 높은 전압 이득 및 공통모드 제거비를 가져야 하며 저주파 잡음을 효과적으로 억제해야 한다. 본 논문에서 제시하는 아날로그 전단부는 가변 이득 계측 증폭기와 대역통과 필터로 구성되어 있다. 낮은 주파수의 잡음을 제거하기 위하여 주파수 chopping을 적용하였다. 본 논문의 회로는 0.18um CMOS 공정을 이용하여 제작하였으며 측정 결과 최대 60dB의 전압이득과 100dB 이상의 공통모드 제거비를 내는 것을 확인하였다.

생체 신호 측정용 저 잡음 저 전력 용량성 계측 증폭기 (A Low Noise Low Power Capacitive Instrument Amplifier for Bio-Potential Detection)

  • 박창범;정준모;임신일
    • 센서학회지
    • /
    • 제26권5호
    • /
    • pp.342-347
    • /
    • 2017
  • We present a precision instrument amplifier (IA) designed for bio-potential acquisition. The proposed IA employs a capacitively coupled instrument amplifier (CCIA) structure to achieve a rail-to-rail input common-mode range and low gain error. A positive feedback loop is applied to boost the input impedance. Also, DC servo loop (DSL) with pseudo resistors is adopted to suppress electrode offset for bio-potential sensing. The proposed amplifier was designed in a $0.18{\mu}m$ CMOS technology with 1.8V supply voltage. Simulation results show the integrated noise of $1.276{\mu}Vrms$ in a frequency range from 0.01 Hz to 1 KHz, 65dB SNR, 118dB CMRR, and $58M{\Omega}$ input impedance respectively. The total current of IA is $38{\mu}A$. It occupies $740{\mu}m$ by $1300{\mu}m$ including the passive on-chip low pass filter.