Quarter-Rate Bang-Bang 위상검출기를 사용한 0.18$\mu$ m CMOS 10Gbps CDR 회로 설계
(Design of a 0.18$\mu$ m CMOS 10Gbps CDR With a Quarter-Rate Bang-Bang Phase Detector)
-
- 전기전자학회논문지
- /
- 제13권2호
- /
- pp.118-125
- /
- 2009