• 제목/요약/키워드: Channel code

검색결과 1,320건 처리시간 0.026초

Determining PGAA collimator plug design using Monte Carlo simulation

  • Jalil, A.;Chetaine, A.;Amsil, H.;Embarch, K.;Benchrif, A.;Laraki, K.;Marah, H.
    • Nuclear Engineering and Technology
    • /
    • 제53권3호
    • /
    • pp.942-948
    • /
    • 2021
  • The aim of this work is to help inform the decision for choosing a convenient material for the PGAA (Prompt Gamma Activation Analysis) collimator plug to be installed at the tangential channel of the Moroccan Triga Mark II Research Reactor. Two families of materials are usually used for collimator construction: a mixture of high-density polyethylene (HDPE) with boron, which is commonly used to moderate and absorb neutrons, and heavy materials, either for gamma absorption or for fast neutron absorption. An investigation of two different collimator designs was performed using N-Particle Monte Carlo MCNP6.2 code with the ENDF/B-VII.1 and MCLIP84 libraries. For each design, carbon steel and lead materials were used separately as collimator heavy materials. The performed study focused on both the impact on neutron beam quality and the neutron-gamma background at the exit of the collimator beam tube. An analysis and assessment of the principal findings is presented in this paper, as well as recommendations.

단일오류 정정 및 Erasure 발생을 위한 R-S 복호기 설계 (R-S Decoder Design for Single Error Correction and Erasure Generation)

  • 김용석;송동일;김영웅;이근영
    • 대한전자공학회논문지
    • /
    • 제23권5호
    • /
    • pp.719-725
    • /
    • 1986
  • Reed-solomon(R-S) code is very effective to coerrect both random and burst errors over a noise communication channel. However, the required hardware is very complex if the B/M algorithm was employed. Moreover, when the error correction system consists of two R-S decoder and de-interleave, the I/O data bns lines becomes 9bits because of an erasure flag bit. Thus, it increases the complexity of hardware. This paper describes the R-S decoder which consisits of a error correction section that uses a direct decoding algorithm and erasure generation section and a erasure generation section which does not use the erasure flag bit. It can be shown that the proposed R-S dicoder is very effective in reducing the size of required hardware for error correction.

  • PDF

코드 기반 양자 내성 암호 MEDS 알고리즘의 하드웨어 가속을 위한 부채널 공격 연구 동향 분석 (Side-Channel Attack Trends of Code-based PQC Algorithm for Hardware Acceleration of MEDS)

  • 이윤지;이용석;백윤흥
    • 한국정보처리학회:학술대회논문집
    • /
    • 한국정보처리학회 2024년도 춘계학술발표대회
    • /
    • pp.367-370
    • /
    • 2024
  • 양자컴퓨터 시대가 눈앞에 도래한 지금 차세대 암호로 주목받고 있는 양자 내성 암호는 다양한 수학적 알고리즘에 안전성을 기반하고 있으나 이 안전성을 위협하는 대표적인 공격 기법 중 하나인 부채널 분석 공격에 대응하기 위한 노력들이 계속되어 왔다. 이 논문에서는 코드 기반 양자 내성 암호를 중심으로 알고리즘에 위협적인 부채널 분석 공격에 대한 연구 동향을 분석하였다. 그리고 NIST 에서 PQC 표준화를 위해 Round 를 진행 중인 후보 중 하나인 코드 기반 알고리즘 MEDS 에 대해 소개하고, MEDS 알고리즘의 최적화를 위해 기존에 연구되었던 코드 기반 암호에 대한 부채널 분석 공격 대응 측면에서의 알고리즘의 안전성 확보라는 보안 비용과 하드웨어 가속 등을 통한 성능 향상이 적절한 조화를 이룰 수 있도록 설계하기 위한 방안에 대해 알아보았다.

Boundary layer measurements for validating CFD condensation model and analysis based on heat and mass transfer analogy in laminar flow condition

  • Shu Soma;Masahiro Ishigaki;Satoshi Abe;Yasuteru Sibamoto
    • Nuclear Engineering and Technology
    • /
    • 제56권7호
    • /
    • pp.2524-2533
    • /
    • 2024
  • When analyzing containment thermal-hydraulics, computational fluid dynamics (CFD) is a powerful tool because multi-dimensional and local analysis is required for some accident scenarios. According to the previous study, neglecting steam bulk condensation in the CFD analysis leads to a significant error in boundary layer profiles. Validating the condensation model requires the experimental data near the condensing surface, however, available boundary layer data is quite limited. It is also important to confirm whether the heat and mass transfer analogy (HMTA) is still valid in the presence of bulk condensation. In this study, the boundary layer measurements on the vertical condensing surface in the presence of air were performed with the rectangular channel facility WINCS, which was designed to measure the velocity, temperature, and concentration boundary layers. We set the laminar flow condition and varied the Richardson number (1.0-23) and the steam volume fraction (0.35-0.57). The experimental results were used to validate CFD analysis and HMTA models. For the former, we implemented a bulk condensation model assuming local thermal equilibrium into the CFD code and confirmed its validity. For the latter, we validated the HMTA-based correlations, confirming that the mixed convection correlation reasonably predicted the sum of wall and bulk condensation rates.

다중대역 GPS/KPS 통합 측위 시뮬레이터의 설계 (Design of Multi-Band GPS/KPS RTK Simulator)

  • 정영호;이택근;임광재;임형수;이형근
    • Journal of Positioning, Navigation, and Timing
    • /
    • 제13권3호
    • /
    • pp.341-353
    • /
    • 2024
  • This paper presents the design results of a Multi-band Global Positioning System (GPS)/Korean Positioning System (KPS) Real-Time Kinematics (RTK) precise positioning simulator and evaluate its functionalities. The designed simulator consists of a trajectory generation module, a Radio Frequency (RF) signal generation module, a RF signal reception module, a coarse positioning module, a precise positioning module, and an error statistics reporting module. Simulations in realistic scenarios confirm that the proposed baseband simulator works appropriately. The developed simulator can adjust the type, number, band, and Pseudo Random Noise (PRN) code type of the satellite constellation in various ways, and the practical positioning performance can be tested. It can also reflect the channel influence at the actual RF stage and the influence during the initial synchronization and tracking process. Considering such advantages, the proposed simulator would be useful in future researches and developments related to KPS.

AMOLED 컬럼 구동회로 응용을 위한 시분할 기법 기반의 면적 효율적인 10b DAC (An Area-Efficient Time-Shared 10b DAC for AMOLED Column Driver IC Applications)

  • 김원강;안태지;이승훈
    • 전자공학회논문지
    • /
    • 제53권5호
    • /
    • pp.87-97
    • /
    • 2016
  • 본 논문에서는 시분할 기법을 적용하여 AMOLED 컬럼 구동회로용 DAC의 유효 채널 면적을 최소화한 2단 저항 열 기반의 10비트 DAC를 제안한다. 제안하는 DAC는 시분할 기법 기반의 DEMUX, 6비트 및 4비트의 2단 저항 열 구조를 기반으로 하는 롬 구조의 디코더를 2단계로 사용하여 기존의 디스플레이용 DAC보다 빠른 변환속도를 가지는 동시에 하나의 패널 컬럼 구동을 위한 DAC의 유효 면적을 최소화하였다. 두 번째 단 4비트 저항 열에서는 DAC 채널의 면적과 부하 영향을 줄이는 동시에 버퍼 증폭기로 인한 채널 간 오프셋 부정합을 제거하기 위해 기존의 단위-이득 버퍼 대신 간단한 구조의 전류원으로 대체하였다. 제안하는 1:24 DEMUX는 하나의 클록과 5비트 2진 카운터만을 사용하여, 하나의 DAC 채널이 24개의 컬럼을 순차적으로 구동할 수 있도록 하였다. 각 디스플레이 컬럼을 구동하는 출력 버퍼 입력 단에는 0.9pF의 샘플링 커패시터와 작은 크기의 source follower를 추가하여 top-plate 샘플링 구조를 사용하면서 채널 전하 주입에 의한 영향을 최소화하는 동시에 출력 버퍼의 신호정착 정확도를 향상시켰다. 제안하는 DAC는 $0.18{\mu}m$ CMOS 공정으로 제작하였으며, DAC 출력의 정착 시간은 입력을 '$000_{16}$'에서 '$3FF_{16}$'으로 인가했을 때 62.5ns의 수준을 보인다. 제안하는 DAC 단위 채널의 면적 및 유효 채널 면적은 각각 $0.058mm^2$$0.002mm^2$이며, 3.3V의 아날로그 및 1.8V의 디지털 전원 전압에서 6.08mW의 전력을 소모한다.

컨벌루션 채널코딩 기능의 센서노드 구현 (Implementation of a Sensor Node with Convolutional Channel Coding Capability)

  • 진영석;문병현
    • 한국산업정보학회논문지
    • /
    • 제19권1호
    • /
    • pp.13-18
    • /
    • 2014
  • 무선 센서 네트워크에서 센서 노드는 주변 환경을 감시하고 데이터를 수집하는 용도로 사용되고 있다. 여러 센서 노드들로 구성된 센서 네트워크는 유비쿼터스 컴퓨팅 분야에 핵심 기술로 주목 받고 있다. 센서 노드는 수집된 정보를 처리하기 위한 MCU와 작은 용량의 메모리를 가지고 있다. 배터리로 동작하는 센서 노드는 한번 배치되면 추가적인 에너지 공급이 불가능하기 때문에 전원 관리 능력이 반드시 필요하다. 또한 ISM 밴드 대역의 주파수를 사용하고 다수의 센서 노드들이 배치된 장소에서 동작하여야 하기 때문에 같은 센서 노드와 같은 대역을 사용하는 이종 기기간의 전파 간섭이 발생하는 열악한 통신환경에서 가지고 있다. 본 논문에서는 무선 센서 네트워크의 오류 제어 기법으로 사용되는 ARQ 기법의 문제점인 오류가 발생 했을 시 재전송으로 인한 추가적인 에너지 소비를 줄이기 위해 오류정정기법인 컨벌루션 부호의 적용을 제안하였다. 제안된 컨벌루션 부호를 센서 네트워크 OS를 통하여 센서 노드에 적용하여 전송전력 -19.2dbm과 -25dbm 에서 거리를 10m, 15m, 20m로 두고 BER을 측정하였다. 측정된 BER을 통해 패킷손실률과 평균 재전송 횟수를 계산하여 컨벌루션 부호를 적용하였을 때 그 성능을 분석하였다. 실험결과 -19.2dbm에서는 9~12%의 평균 재전송 횟수 이득을 -25dbm에서는 12%~19%의 이득을 얻을 수 있음을 확인하였다.

월성 1호기 MCNP/ORIGEN-2 모델 검증 및 예비 선원항 계산 (Verification of MCNP/ORIGEN-2 Model and Preliminary Radiation Source Term Evaluation of Wolsung Unit 1)

  • 노경호;하창주
    • 방사성폐기물학회지
    • /
    • 제13권1호
    • /
    • pp.21-34
    • /
    • 2015
  • 원자력발전소 해체를 준비하기 위해서는 해체대상 발전소에 대한 선원항 평가가 선행되어야 한다. 해체전략 수립단계에서 선원항 평가 결과를 토대로 해체 폐기물을 분류하고 비용평가를 수행한다. 본 연구에서는 월성 1호기의 예비 선원항 계산을 수행할 수 있도록 MCNP/ORIGEN-2 모델의 타당성 평가를 수행하였다. 연소도가 다른 핵연료 다발의 악티나이드 계열과 핵분열 생성물의 핵종 수밀도는 싱글 채널 모델을 이용하여 MCNPX 코드로 연소 계산하여 구하였다. 선원항의 정확도에 영향을 미치는 두가지 요인에 대해 조사하였다. 첫번째 요인으로 선원항 계산에 영향을 미치는 중성자 스펙트럼을 MCNP로 계산하여 해당 핵종의 1군 미시 핵단면적에 반영하였다. 중성자 스펙트럼이 반영된 라이브러리로 계산한 선원항과 ORIGEN-2 코드 package에 내장된 library (CANDUNAU.LIB)로 구한 선원항을 비교하였다. 두번째 요인으로 선원항에 대한 출력이력의 영향을 조사하였다. 해체 폐기물의 저준위 폐기물 처분 가능성을 살펴보기 위해, 2010년도 교체된 압력관, 칼란드리아관과 기존 칼란드리아 동체에 대하여 중성자 스펙트럼을 반영한 library를 적용하여 MCNP/ORIGEN-2로 선원항 평가 계산을 수행하였다.

실시간 COFDM시스템을 위한 효율적인 구조를 갖는 비터비 디코더 설계 (The viterbi decoder implementation with efficient structure for real-time Coded Orthogonal Frequency Division Multiplexing)

  • 황종희;이승열;김동순;정덕진
    • 대한전자공학회논문지TC
    • /
    • 제42권2호
    • /
    • pp.61-74
    • /
    • 2005
  • 디지털 멀티미디어 방송(DMB)은 대용량의 멀티미디어 정보를 무선환경의 이동체에 전송하기 위해 제안된 방식이다. 이러한 멀티미디어 서비스를 제공하기 위해 DM시스템은 COFDM 변조방식을 사용하여 다중 경로 페이딩 현상을 극복하고, 동시에 강력한 채널오류 정정 능력을 필요로 한다. DMB 수신기를 위한 비터비 디코더(구속장 7, code rate 1/4)는 가변 부호화된 데이터의 복호화를 수행해야 하고, 방송시스템이므로 실시간으로 동작하기 위해서 효율적인 구조를 가져야 한다. 따라서 DMB 시스템을 위한 비터비 디코더를 구현하기 위해서는 복호화 과정을 고속으로 수행할 수 있는 별도의 전용 하드웨어 모듈을 설계하는 것이 바람직하다. 본 논문에서는 많은 연산량을 효율적으로 줄일 수 있는 결합된 Add-Compare-Select(ACS)와 Path Metric Normalization(PMN)구조를 새롭게 제안하고자 한다. PMN구조에서의 단점인 comparison tree에 의한 임계 경로(critical path)의 문제를 고정치(fixed value)에 의한 선택 알고리즘을 적용함으로써 고속 동작이 가능하게 하였고, ACS구조에서는 분할 기법(decomposition method)과 선계산(pre-computation)을 이용하여 덧셈기, 비교기, 표준화기의 복잡도를 줄일 수 있도록 하였다. 시뮬레이션 결과 펑처드 비터비 디코더는 일반적인 구조를 적용했을 때 보다 면적 $3.78\%$, 전력소모 $12.22\%$, 최대 게이트 지연 $23.80\%$의 감소율을 보였다.

Radix-4 트렐리스 병렬구조 및 역방향 상태천이의 제어에 의한 역추적 비터비 디코더 (Radix-4 Trellis Parallel Architecture and Trace Back Viterbi Decoder with Backward State Transition Control)

  • 정차근
    • 대한전자공학회논문지SP
    • /
    • 제40권5호
    • /
    • pp.397-409
    • /
    • 2003
  • 본 논문에서는 2-step 트렐리스를 하나로 통합한 Radix-4 트렐리스 병렬구조 및 역방향 상태천이의 연속적인 제어에 의한 역추적 비터비 디코더를 구현하고, 이를 초고속 무선 랜에 응용한 결과를 제시한다. Radix-4 트렐리스 병렬구조의 비터비 디코더는 throughput을 개선함과 동시에 구조가 간단하고 지연시간 및 회로의 overhead가 적은 이점이 있다. 이 특성을 기반으로, 본 논문에서는 Radix-4 트렐리스 병렬구조의 구현을 위한 가지 메트릭의 계산과 ACS의 구성, 역방향 상태천이의 연속적인 제어에 의한 역추적 복호 등으로 구성된 새로운 비터비 디코더를 제안한다. 본 제안방법의 적용으로 펑처링의 결과로 인한 가변 부호율의 복호를 통합된 하나의 디코더로 대응할 수 있으며, 부호율의 변화에 따라 별도의 부가회로나 주변제어 회로를 요구하지 않는 특성을 갖는다. 또한, 본 논문에서 제안한 역방향 상태천이의 제어에 의한 역추적 복호는 메모리 제어를 위한 별도의 회로를 추가함이 없이 ACS 사이클 타임에 정확이 동기되어 순서적인 복호를 수행할 수 있게 한다. 제안방법의 유용성을 검증하기 위해, 초고속 무선 랜 규격인 IEEE 802.11a PHY 계층의 채널부호 및 복호에 적용하고, HDL 언어로 구현한 회로의 시뮬레이션 결과를 제시한다.