• 제목/요약/키워드: Changing circuit

검색결과 300건 처리시간 0.025초

Evaluation of the Application Scheme of SFCL in Power Systems

  • Kim, Jong-Yul;Lee, Seung-Ryul;Yoon, Jae-Young
    • KIEE International Transactions on Power Engineering
    • /
    • 제4A권4호
    • /
    • pp.221-226
    • /
    • 2004
  • As power systems grow more complex and power demands increase, the fault current tends to gradually increase. In the near future, the fault current will exceed a circuit breaker rating for some substations, which is an especially important issue in the Seoul metropolitan area because of its highly meshed configuration. Currently, the Korean power system is regulated by changing the 154kV system configuration from a loop connection to a radial system, by splitting the bus where load balance can be achieved, and by upgrading the circuit breaker rating. A development project applying a 154kV Superconducting Fault Current Limiter (SFCL) to 154kV transmission systems is proceeding with implementation slated for after 2010. In this paper, SFCL is applied to reduce the fault current in power systems according to two different application schemes and their technical and economic impacts are evaluated. The results indicate that both application schemes can regulate the fault current under the rating of circuit breaker, however, applying SFCL to the bus-tie location is much more appropriate from an economic view point.

지중송전계통에서 선로의 구성방식에 따른 자계 해석 (Magnetic Field Analysis in Accordance with Line Configuration Type in Underground Transmission Systems)

  • 이재명;이종범
    • 전기학회논문지
    • /
    • 제64권12호
    • /
    • pp.1673-1678
    • /
    • 2015
  • This paper describes magnetic field on power cable in underground transmission systems. Based on specification which is being used in domestic power utility, magnetic field was analyzed in accordance with line arrangement, line burial depth and phase spacing. Magnetic field magnitude and its trend were understood in each circuit type such as double circuits, triple circuits and quadruple circuits of underground transmission systems. In addition, magnetic field was analyzed according to phase arrangement changing in each circuit. Finally, the proper phase arrangement configuration type was suggested by the evaluation of analysis result. Magnetic field was calculated by using Biot-Savart's law. According to the evaluated magnetic fields based on phase layout configuration in each circuit, it figured out that each of magnetic fields was different. As a result, this paper proposes a proper phase layout configuration for generating minimum magnetic field. It is evaluated that the phase layout configuration in each circuit proposed in this paper can be used at actual underground transmission systems.

아날로그 회로를 이용한 3상 PWM 출력 전압 측정 (Sensing of Three Phase PWM Voltages Using Analog Circuits)

  • 주성탁;이교범
    • 전기학회논문지
    • /
    • 제64권11호
    • /
    • pp.1564-1570
    • /
    • 2015
  • This paper intends to suggest a sensing circuit of PWM voltage for a motor emulator operated in the inverter. In the emulation of the motor using a power converter, it is necessary to measure instantaneous voltage at the PWM voltage loaded from the inverter. Using a filter can generate instantaneous voltage, while it is difficult to follow the rapidly changing inverter voltage caused by the propagation delay and signal attenuation. The method of measuring the duty of PWM using FPGA can generate output voltage from the one-cycle delay of PWM, while the cost of hardware is increasing in order to acquire high precision. This paper suggests a PWM voltage sensing circuit using the analogue system that shows high precision, one-cycle delay of PWM and low-cost hardware. The PWM voltage sensing circuit works in the process of integrating input voltage for valid time by comparing levels of three-phase PWM input voltage, and produce the output value integrated at zero vector. As a result of PSIM simulation and the experiment with the produced hardware, it was verified that the suggested circuit in this paper is valid.

초전도한류기의 계통도입을 위한 경제적 타당성 검토 (A Economic feasibility of Superconducting Fault Current Limiter in Korean Power System)

  • 김종율;이승렬;윤재영
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2004년도 하계학술대회 논문집 A
    • /
    • pp.421-423
    • /
    • 2004
  • As power system grows more complex and power demands increase, the fault current tends to gradually increase. In the near future, the fault current will exceed a circuit breaker rating for some substations, which is an especially important issue in the Seoul metropolitan area because of its highly meshed configuration. Currently, the Korean power system is regulated by changing the 154kV system configuration from a loop connection to a radial system, by splitting the bus where load balance can be achieved, and by upgrading the circuit breaker rating. A development project applying 154kV Superconducting Fault Current Limiter(SFCL) to 154kV transmission systems is proceeding with implementation slated for after 2010. In this paper, the expected price of SFCL in order to assure the economic feasibility is evaluated comparing with upgrading cost of ciui.1 breakers. The results show that the SFCL should be developed under seven times of price of circuit breaker to be competitive against upgrading circuit breakers.

  • PDF

새로운 AC PDP용 멀티레벨 에너지 회수회로 (A Novel Multi-Level Type Energy Recovery Sustaining Driver for AC Plasma Display Panel)

  • 홍순찬;정우창;강경우;유종걸
    • 조명전기설비학회논문지
    • /
    • 제19권4호
    • /
    • pp.71-78
    • /
    • 2005
  • 본 연구는 AC PDP(Plasma Display Panel)용 멀티레벨 에너지 회수회로에 관한 연구로서, 기존 멀티레벨 구동회로의 문제점을 해결한 새로운 멀티레벨 구동회로를 제안한다. 기존 멀티레벨 구동회로는 Weber회로에서 나타나는 스위칭 소자의 전압 및 전류 스트레스를 개선하였지만 공진 인덕터와 기생 커패시턴스에 의한 기생공진전류가 존재하고 하드스위칭이 발생하며 또한 천이구간이 다소 긴 문제점이 있다. 제안 회로는 사용소자의 수를 줄여 회로를 간단히 하였으며, 기생공진전류를 제거하여 회로 동작의 안정성을 높였다. 또한 CIM(Current Injection Method) 을 사용하여 하드스위칭 문제를 해결하였으며 Vs/2 유지구간을 제거하여 동작주파수를 증가시킬 수 있도록 하였다. 제안 회로의 유용성을 입증하기 위해 모드별로 동작을 해석하였으며, PSpice프로그램을 이용하여 시뮬레이션하고 그 결과를 확인하였다.

역률개선 및 고조파 저감을 위한 전자식 안정기 설계 (Electronic Ballast Design for Power Factor Improvement and Harmonic Reduction)

  • 이충식;조문택;나승권
    • 한국항행학회논문지
    • /
    • 제18권5호
    • /
    • pp.483-489
    • /
    • 2014
  • 제안된 회로는 교류 입력 전원부와 무손실 스너버 회로가 부가된 DC-DC 컨버터와 DC-AC 변환을 위한 인버터로 구성하였다. 변환된 등가회로를 이용하여 형광램프의 특성을 만족시킬 수 있는 최적의 회로상수를 결정해서 설계함으로써 기존의 인버터 직류측에서 발생되는 맥동주파수에 의한 왜형파 발생을 제거하고 인버터의 입력전류를 불연속이 되도록 하므로써 맥동율과 스위칭 손실을 현저히 감소시켰다. 이러한 모든 결과를 증명하기 위하여 40 W 직관형 형광램프를 대상으로 실험하여 고조파의 발생을 측정한 결과 제안된 전자식 안정기의 우수성을 확인하였다.

원전 열화 전자카드의 입력신호 선택회로 개발 (Input Signal Selection Circuits Development of Electronic Cards for Thermal Degradation in Nuclear Power Plant)

  • 김종호;최규식
    • 한국항행학회논문지
    • /
    • 제23권6호
    • /
    • pp.554-560
    • /
    • 2019
  • 원전에서 각종 전자카드는 시간에 경과함에 따라 열화가 되므로 이에 대한 대책이 필요하다. 이 열화 카드들 중에서 노외중성자감시시스템의 카드들은 방사선원의 레벨에서 발생되는 중성자속을 총 원자로출력의 200%까지 연속적으로 감시하게 되는데, 원자로출력이 낮을 때의 경우와 높을 때의 경우의 출력감시신호처리 방법이 달라야 한다. 원자로 출력이 낮을 때는 대수적으로 발생되는 펄스신호를 선형적으로 계수하여 신호처처리를 해야 되지만, 원자로 출력이 커지게 되면 통계이론에 의한 방법으로 처리해야 정확한 값을 얻을 수 있기 때문이다. 이때 전자카드가 열화되는 것이 문제가 된다. 따라서, 본 연구에서는 저출력일 때와 고출력일 때의 신호처리 방법을 달리하여 일정한 기준에 의한 원자로의 출력레벨에서 이를 저출력에서 고출력으로 전환하기 위한 열화 입력선택회로를 개발하였다. 개발된 선택회로의 신뢰성을 확인하기 위하여 원전에서 사용되는 실제의 데이터값을 적용하여 테스트하였으며, 그 결과를 분석하여 선택회로의 정당성을 입증하였다.

릿지 형태 CPW 진행파형 구조의 등가회로 분석 (Analysis of Equivalent Circuit Approach for Ridge Type CPW Traveling - Wave Structure)

  • 윤상준;공순철;옥성해;윤영설;구민주;박상현;최영완
    • 대한전자공학회논문지SD
    • /
    • 제41권3호
    • /
    • pp.45-54
    • /
    • 2004
  • 릿지 형태 CPW 진행파형 전계 흡수 광 변조기와 광 검출기의 구조에 있어서 마이크로파의 특성은 도파관을 형성하는 진성 영역의 폭, 두께, 신호전극과 접지 전극사이의 거리의 영향을 받게 된다. 이러한 요소들은 소자에 존재하는 캐패시턴스(C)와 인덕턴스(L)의 크기를 변화시키게 되며 마이크로파의 유효 굴절률과 특성 임피던스를 결정하게 된다. 하지만 기존의 논문들은 전계와 자계의 분포에 따라 마이크로스트립과 CPW로 각각 근사화하여 해석했다. 본 논문에서는 FDTD를 이용해 릿지형태 CPW 진행파형 구조의 마이크로파 특성을 분석하고 C와 L의 정량적인 값을 구했으며 이를 등가회로의 회로 소자로써 적용 시켰다. 등가회로에서 구해진 마이크로파의 특성은 FDTD 결과와 거의 일치함을 보였다.

HomePNAl.0 Transceiver의 회로 설계 및 구현 (The Circuit Design and Implementation of HomePNAl.0 Transceiver)

  • 구기종;유광현;홍인성;김보관
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 추계종합학술대회 논문집(4)
    • /
    • pp.131-134
    • /
    • 2000
  • This paper presents the circuit design and implementation of a HomePNA (Home Phoneline Network Alliance) 1M8 PHY transceiver for specification ver1.1. This paper describes a physical medium interface, an Ethernet MAC controller unit interface, and a management interface of the HomePNA transceiver. The designed HomePNA transceiver can support any specifications having more than 32Mbits/sec(maximum in HomePNA ver2.0) transmission rate by changing physical medium interface, because Ethernet MAC controller unit interface has been designed by using MII.

  • PDF

입력 변압기 없는 3상 멀티-펄스 콘버터의 고조파 저감 (Harmonic Reduction of Three Phase Multi-Pulse Converter Circuit without Input Transformer)

  • 박현철;김영민;황종선;김종만
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2002년도 춘계학술대회 논문집 센서 박막재료 반도체재료 기술교육
    • /
    • pp.128-131
    • /
    • 2002
  • In this paper, a new method for reducing harmonic in input AC line currents of converter presents, which is the multi-pulse converter circuit without the input transformer. This system can reduce the harmonic like conventional 12-pulse converter. Both the bridge circuits are controlled with the shifted firing angle and connected 2 tap inter-phase reactor. Using 2 tap changing on inter-phase reactor, the input current is controlled with the different two values in order to make the input current waveform 12 pulses.

  • PDF