• Title/Summary/Keyword: 커패시턴스-전압 특성

Search Result 72, Processing Time 0.025 seconds

Characteristics of C-V for Double gate MOSFET (Double gate MOSFET의 C-V 특성)

  • 나영일;김근호;고석웅;정학기;이재형
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2003.10a
    • /
    • pp.777-779
    • /
    • 2003
  • In this paper, we have investigated Characteristics of C-V for Double gate MOSFET with main gate and side gate. DG MOSFET has the main gate length of 50nm and the side gate length of 70nm. We have investigated characteristics of C-V and main gate voltage is changed from -5V to +5V. Also we have investigated characteristics of C-V for DG MOSFET when the side gate length is changed from 40nm to 90nm. As the side gate length is reduced, the transconductance is increased and the capacitance is reduced. When the side gate voltage is 3V, we know that C-V curves are bending at near the main gate voltage of 1.8V. We have simulated using ISE-TCAD tool for characteristics analysis of device.

  • PDF

반사방지 VF2-TrFE 박막을 이용한 태양전지 특성

  • Jeong, Sang-Hyeon;Yeon, Je-Min;Min, Gwan-Hong;;Yu, Jeong-Jae;Kim, Gwang-Ho
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2013.08a
    • /
    • pp.315.2-315.2
    • /
    • 2013
  • 본 논문에서는 반사방지 VF2-TrFE 박막을 이용한 MIS Solar cell을 제작하여 전기적, 구조적 특성을 평가하였다. ALD법을 이용하여 고유전율의 화학적 안정성이 우수한 산화알루미늄을 절연층으로 한 Al/Al2O3/Si(100)을 제작하였으며 cell의 효율을 향상시키기 위해 spin coating법을 이용하여 VF2-TrFE 반사방지막을 증착시켰다. 제작된 반사방지 VF2-TrFE 박막 MIS solar cell은 MIS 커패시터의 전류밀도-전계 특성, 커패시턴스-전압 특성과 반사방지막 열처리 조건에 따른 태양전지 효율을 Solar simulator 및 Quantum Efficiency system으로 측정하였다.

  • PDF

Silicon Nano wire Gate-all-around SONOS MOSFET's analog performance by width and length (실리콘 나노와이어 MOSFET's의 채널 길이와 폭에 따른 아날로그 특성)

  • Kwon, Jae-hyup;Seo, Ji-hoon;Choi, Jin-hyung;Park, Jong-tae
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2014.10a
    • /
    • pp.773-776
    • /
    • 2014
  • In this work, analog performances of silicon nanowire MOSFET with different length and channel width have been measured. The channel widths are 20nm, 30nm, 80nm, 130nm and lengths are 250nm, 300nm, 350nm, 500nm. temperatures $30^{\circ}C$, $50^{\circ}C$, $75^{\circ}C$, $100^{\circ}C$ have been measured. The trans-conductance, early voltage, gain, drain current and mobility have been characterized as a function of temperature. The mobility has been enhanced with wider channel width but it has been reduced with longer length and higher temperature. The trans-conductance has been increased with wider channel width. The early voltage has been enhanced with increase of gate length and temperature but it has been reduced with wider width. Therefore, gain has been enhanced with increase of gate longer length and wider width but it has been reduced with higher temperature.

  • PDF

Development of the Dynamic Model of the Supercapacitor Module by the Impedance Spectroscopy (임피던스 분광법을 이용한 슈퍼커패시터 모듈의 동특성 모델 개발)

  • Kim, Sang-Hyun;Choi, Woo-Jin
    • Proceedings of the KIPE Conference
    • /
    • 2008.06a
    • /
    • pp.295-297
    • /
    • 2008
  • 슈퍼커패시터는 전력밀도가 높고 사이클 수명이 긴 무공해 소자로 신재생에너지원이나 배터리의 동특성 보상 및 수명연장을 목적으로 그 사용이 증대되고 있다. 본 논문에서는 이러한 슈퍼커패시터의 정확한 동특성 모델을 임피던스 분광법(Impedance Spectroscopy)을 이용하여 개발하고, 개발된 모델의 유용함을 시뮬레이션을 통해 검증하였다. 주파수영역에서 개발된 모델은 시간영역으로 등가 변환되어 Matlab/Simulink를 이용하여 시뮬레이션 되었고, 실험결과와 비교되었다. 다수의 제조사에서 제작된 비슷한 용량의 슈퍼커패시터들의 임피던스 모델을 개발하고 전압에 따른 커패시턴스의 변화를 비교하고 분석하였다. 또한, 상용 장비로는 모델링이 불가능한 고압 슈퍼커패시터 모듈의 모델링을 수행할 수 있는 새로운 방법을 제안하고, 제안된 방법에 의해 개발된 모델의 유용함을 실험을 통해 검증하였다.

  • PDF

Channel Recessed 1T-DRAM with ONO Gate Dielectric

  • Park, Jin-Gwon;Jo, Won-Ju
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2011.08a
    • /
    • pp.264-264
    • /
    • 2011
  • 1T-1C로 구성되는 기존의 dynamic random access memory (DRAM)는 데이터를 저장하기 위해 적절한 커패시턴스를 확보해야 한다. 따라서 커패시터 면적으로 인한 집적도의 한계에 직면해있으며, 이를 대체하기 위한 새로운 DRAM인 1T- DRAM이 연구되고 있다. 기존의 DRAM과 달리 silicon-on-insulator (SOI) 기술을 이용한 1T-DRAM은 데이터 저장을 위한 커패시터가 요구되지 않는다. 정공을 채널의 중성영역에 축적함으로서 발생하는 포텐셜 변화를 이용하며, 이때 발생하는 드레인 전류차를 이용하여 '0'과 '1'을 구분한다. 기존의 완전공핍형 평면구조의 1T-DRAM은 소스 및 드레인 접합부분에서 발생하는 누설전류로 인해 '0' 상태의 메모리 유지특성이 열화되는 단점을 가지고 있다. 따라서 메모리의 보존특성을 향상시키기 위해 소스/드레인 접합영역을 줄여 누설전류를 감소시키는 구조를 갖는 1T-DRAM의 연구가 필요하다. 또한 고유전율을 가지는 Si3N4를 이용한 oxide-nitride-oxide (ONO)구조의 게이트 절연막을 이용하면 동일한 두께에서 더 낮은 equivalent oxide thickness (EOT)를 얻을 수 있기 때문에 보다 저 전압에서 1T-DRAM 동작이 가능하여 기존의 SiO2 단일층을 이용한 1T-DRAM보다 동일 전압에서 더 큰 sensing margin을 확보할 수 있다. 본 연구에서는 누설전류를 감소시키기 위하여 소스 및 드레인이 채널위로 올려진 recessed channel 구조에 ONO 게이트 절연막을 적용한 1T-DRAM을 제작 및 평가하고, 본 구조의 1T-DRAM적용 가능성 및 ONO구조의 게이트 절연막을 이용한 sensing margin 개선을 확인하였다.

  • PDF

터널 전계 효과 트랜지스터의 양자모델에 따른 특성 변화

  • Lee, Ju Chan;Ahn, Tae Jun;Yu, Yun Seop
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2017.10a
    • /
    • pp.454-456
    • /
    • 2017
  • Current and capacitance-voltage characteristics of tunnel field effect transistor (TFET) with various quantum models were investigated. Density gradient, Bohm quantum potential (BQP), and Vandort quantum correction are used with calibrating against Schrodinger-Poisson model. Drive-currents in all models. are decreased. When only BQP is used, SS and $V_{onset}$ are fixed but drive-current is decreased 3 times more than those of no quantum model. And When BQP with Vandort and density gradient are used, SS increased more than 40 mV./dec and $V_{onset}$ shifted as 0.07 eV.

  • PDF

Switching Characteristic Analysis of 3kW Single-Phase Inverter based on GaN HEMT (GaN HEMT를 적용한 3kW급 단상 인버터의 스위치 특성 분석)

  • Han, Seok-Gyu;Choi, Su-Ho;Joo, Dong-Myoung;Park, Jun-Sung;Choi, Jun-Hyuk
    • Proceedings of the KIPE Conference
    • /
    • 2020.08a
    • /
    • pp.294-295
    • /
    • 2020
  • 차세대 전력반도체 중 하나인 GaN HEMT(Gallium Nitride High Electron Mobility Transistor)는 낮은 온 저항, 고속 스위칭 및 낮은 출력 커패시턴스 특성을 가지므로 더 높은 전력밀도를 달성할 수 있다. 그러나 낮은 문턱 전압 및 높은 dv/dt로 인해 외부 요인에 취약하다. 본 논문에서는 GaN HEMT를 3kW급 단상 인버터에 적용 시 발생한 문제점을 분석하고 해결방안을 제시한다.

  • PDF

Design of Reconfigurable Frequency Selective Surface Using Patch Array and Grid Structure (패치 배열과 그리드 구조를 이용한 재구성 주파수 선택 구조 설계)

  • Lee, In-Gon;Hong, Ic-Pyo;Seo, Yun-Seok;Chun, Heoung-Jae;Park, Yong-Bae;Cho, Chang-Min
    • The Journal of Korean Institute of Electromagnetic Engineering and Science
    • /
    • v.25 no.1
    • /
    • pp.92-98
    • /
    • 2014
  • In this paper, the reconfigurable frequency selective surface for C-band was designed using patch array and grid structure. Frequency reconfigurability was obtained by varying the capacitance from varactor diode. From the optimized design parameters, we fabricated the reconfigurable frequency selective surface using the FPCB(Flexible Printed Circuit Board) and commercial varactor diode and measured the frequency reconfigurability for different bias voltage. From the measurement results, proposed structure has the wideband operating frequency of 6.6~7.6 GHz. We can applied this proposed structure to the smooth curved surface like as radome of aircraft or warship.

Circuit Performance Prediction of Scaled FinFET Following ITRS Roadmap based on Accurate Parasitic Compact Model (정확한 기생 성분을 고려한 ITRS roadmap 기반 FinFET 공정 노드별 회로 성능 예측)

  • Choe, KyeungKeun;Kwon, Kee-Won;Kim, SoYoung
    • Journal of the Institute of Electronics and Information Engineers
    • /
    • v.52 no.10
    • /
    • pp.33-46
    • /
    • 2015
  • In this paper, we predicts the analog and digital circuit performance of FinFETs that are scaled down following the ITRS(International technology roadmap for semiconductors). For accurate prediction of the circuit performance of scaled down devices, accurate parasitic resistance and capacitance analytical models are developed and their accuracies are within 2 % compared to 3D TCAD simulation results. The parasitic capacitance models are developed using conformal mapping, and the parasitic resistance models are enhanced to include the fin extension length($L_{ext}$) with respect to the default parasitic resistance model of BSIM-CMG. A new algorithm is developed to fit the DC characteristics of BSIM-CMG to the reference DC data. The proposed capacitance and resistance models are implemented inside BSIM-CMG to replace the default parasitic model, and SPICE simulations are performed to predict circuit performances such as $f_T$, $f_{MAX}$, ring oscillators and common source amplifier. Using the proposed parasitic capacitance and resistance model, the device and circuit performances are quantitatively predicted down to 5 nm FinFET transistors. As the FinFET technology scales, due to the improvement in both DC characteristics and the parasitic elements, the circuit performance will improve.

Pt/$\beta$-Sic 접촉의 열처리에 따른 특성변화

  • 나훈주;정재경;엄명윤;김형준
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2000.02a
    • /
    • pp.79-79
    • /
    • 2000
  • 탄화규소는 그 전기적, 열적 기계적 안정성 때문에 새로운 반도체 재료로서 주목받고 있는 물질이다. 탄화규소를 이용하여 전자소자를 제조하기 위해서는 ohmic 접촉과 Schottky 접촉을 형성하는 전극물질의 개발이 선행되어야 하며, 고온, 고주파, 고출력용 반도체 소자를 제조하기 위해서는 전극의 고온 안정성 확보가 필수적이다. 따라서 탄화규소 소자의 응용범위는 전극에 의해서 제한된다고 할 수 있다. 일반적으로 전극을 증착한 후 원하는 접촉 특성을 얻기 위해서는 열처리 과정을 거쳐야 하며 접촉의 특성이 열처리에 의해 영향을 받는 것으로 알려져 있다. 따라서 본 연구에서는 열처리가 금속/탄화규소 접촉의 특성에 미치는 영향을 알아보고자 하였으며, 이를 바탕으로 우수한 Schottky 다이오드의 제작 가능성을 타진해보고자 하였다. 유기실리콘 화합물 원료인 TEMSM(bis-trimethysilylmethane)을 사용하여 실리콘 기판위에 단결정 $eta$-Sic 박막을 증착하였다. 기판의 영향을 줄이기 위하여 $\beta$-Sic 박막의 두께가 $1.5mu extrm{m}$ 이상인 시편을 사용하였다. 전극으로는 Pt를 사용하였으며, 전극 증착은 DC magnetron sputter를 이용하였다. 전기적인 특성을 분석하기 위하여 전류-전압, 커패시턴스-전압 특성을 분석하였고, XRD와 AES를 이용하여 계면에서의 반응을 알아보았다. Hall 측정 결과 모든 $\beta$-Sic 박막은 약 2$\times$1018cm-3 정도의 도핑 농도를 갖는 n형 탄화규소임을 확인하였다. Pt/$\beta$-Sic 접촉은 열처리 전에는 ohmic 접촉 특성을 보였으나 열처리 후에는 Schottky 접촉의 특성을 나타냈다. 전기적 특성 분석을 통하여 열처리 온도가 증가할수록 에너지 장벽의 높이가 증가하는 것을 알 수 있었다. 이상적인 Pt/$\beta$-Sic 접촉의 특성을 보이는 것은 전극 증착시 sputtering에 의하여 계면에 발생한 결함이 도너의 역할을 하여 에너지 장벽의 두께를 감소시켜 tunneling을 촉진하기 때문인 것으로 판단된다. 열처리 후 접촉 특성이 변화하는 것은 이러한 결함들의 소멸 때문으로 생각된다. AES 분석을 통하여 열처리시 Pt가 $\beta$-Sic 내부로 확산하는 것을 알 수 있었으며, 이 때 Pt가 $\beta$-Sic 와 반응하여 계면에 실리사이드가 형성됨으로써 Pt/$\beta$-Sic 계면이 보다 안정한 탄화규소 박막 내부로 이동하게 되고 계면의 결함 농도가 줄어드는 것이 접촉 특성 변화의 원인이라 할 수 있다. 열처리 온도가 증가함에 따라 계면이 점점 $\beta$-Sic 내부로 이동하여 결함농도가 낮아지기 때문에 tunneling 효과가 감소하여 에너지 장벽이 높아지게 된다. Pt를 ohmic 접촉과 Schottky 접촉 전극물질로 이용하여 제작한 Schottky 다이오드는 ohmic 접촉 형성시 Schottky 접촉에 발생하는 wputtering 손상에 의하여 좋은 정류특성을 얻지 못하였다. 따라서 chmic 접촉 전에 Schottky 접촉의 passivation이 필요한 것으로 판단된다.

  • PDF