• Title/Summary/Keyword: 초기전압지연

Search Result 17, Processing Time 0.031 seconds

Improvement on Voltage Delay with Variation on Carbon Cathode Forming Density (양극의 밀도 조절을 통한 리튬전지의 초기전압지연 개선)

  • Lim, Man-Kyu;Chun, Soon-Yong
    • Journal of the Institute of Electronics Engineers of Korea SC
    • /
    • v.45 no.6
    • /
    • pp.60-66
    • /
    • 2008
  • The operating voltage of Li/SOCl2 battery decrease immediately when we give a load battery stored for long time. It is called voltage delay. We cannot rapidly operate equipment at emergence situation because the voltage delays. So we have to overcome voltage delay. We reported the results improved voltage delay in this paper through the control of the carbon cathode forming density. It is the classic method in order to control of voltage delay that is coating polymer in the lithium surface or put in the additive to electrolyte. If the carbon cathode forming density decreases, the operating voltage of battery becomes to increasing because solution resistance of battery reduce.

An Improved Timing-level Gate-delay Calculation Algorithm (개선된 타이밍 수준 게이트 지연 계산 알고리즘)

  • Kim, Boo-Sung;Kim, Seok-Yoon
    • Journal of the Korean Institute of Telematics and Electronics C
    • /
    • v.36C no.8
    • /
    • pp.1-9
    • /
    • 1999
  • Timing-level circuit analyses are used to obtain fast and accurate results, and the analysis of gate and interconnect delay is necessary to validate the correctness of circuit design. This paper proposes an efficient algorithm which simultaneously calculates the gate delay and the transition time of linearized voltage source for subsequent interconnect delay calculation. The notion of effective capacitance is used to calculate the gate delay and the transition time of linearized voltage source which considers the on-resistance of driving gate. The procedure for obtaining the gate delay and the transition time of linearized voltage source has been developed through an iterative operation using the precharacterized data of gates. While previous methods require extra information for the transition time calculation of linearized voltage sources, our method uses the derived data during the gate delay calculation process, which does not require any change in the precharacterization process.

  • PDF

Modified Driving Method for Reducing Address Time During Subfield Time in AC PDP (플라즈마 디스플레이 패널에서 부화면 시간동안 기입시간을 단축시키기 위한 수정된 구동파형)

  • Cho, Byung-Gwon
    • Journal of the Institute of Electronics and Information Engineers
    • /
    • v.52 no.1
    • /
    • pp.135-139
    • /
    • 2015
  • The address discharge time lags are investigated in each subfield time in AC plasma display panel and a modified driving waveform is proposed to reduce the address discharge time lag by applying different additional scan voltage under no misfiring discharge production. The weak plasma discharge in AC PDP is generated by applying high positive-going ramp waveform to the scan electrode during the first reset period and that induce the production of the priming particle and wall charge. Because the wall charge becomes the wall voltage in a cell, the wall plus external address voltage produce the address discharge. However, as the wall charge in a cell is gradually disappeared as time passed, the address discharge time in the subfield time for 1 TV frame is lagged. In the first subfield time, the address discharge is faster produced than the other subfield time because the wall charge are much remained by the high positive-going ramp voltage during the reset period in the first subfield time. Meanwhile, from the second to last subfield, the address discharge production time is gradually delayed due to the dissipation of the wall charge in a cell. In this study, the address discharge time lags are measured in each subfield time and the total address discharge time lags are shortened by applying the different additional scan voltage during the address period in each the subfield time.

A Method for Suppression of Drain Current during Start-up and Short-Circuit Condition of Output Terminals (초기 기동과 출력단 단락시 드레인 전류의 과도한 상승 방지 방법)

  • Koo Gwan-Bon;Kim Jin-Tae;Lee J.Hoon
    • Proceedings of the KIPE Conference
    • /
    • 2006.06a
    • /
    • pp.43-45
    • /
    • 2006
  • 대부분의 컨버터들은 초기 기동시에 MOSFET 전류와 전압의 과도한 상승을 막아주기 위해서 Soft Start 기능을 갖고 있다. 하지만 제어기 내부의 지연시간이나 LEB(Leading Edge Blanking) 시간 등으로 인해 MOSFET은 무시할 수 없는 상당한 기간의 최소 턴온 시간(Minimum Turn-on Time)을 갖게 되고, 이로 인해 드레인 전류가 과도하게 상승하는 현상을 보이게 된다. 본 논문에서는 이런 현상이 발생할 수 있는 초기 기동이나 출력단 단락시에 과도한 드레인 전류의 상승을 막아주는 방법을 제시하고자 한다.

  • PDF

Automation of Flash Memory Model Parameter Generation (Flash Memory의 Model Parameter 생성 자동화)

  • 이준하;이흥주;강정원
    • Proceedings of the KAIS Fall Conference
    • /
    • 2003.06a
    • /
    • pp.253-255
    • /
    • 2003
  • Flash memory는 device 특성상 peripheral circuit을 구성하는 transistor의 종류가 다양하고, 이에 따른 각 transistor의 동작 전압 영역이 넓다. 이에 따라 설계 초기의 전기적 특성 스펙 절정을 위해서는, silicon 상에서 소자의 scale down에 따른 전기적 특성을 선 검증하는 과정이 필수적이었으며, 이로 인해 설계 및 소자 개발의 기간을 단축하기 어려웠다. 본 연구에서는 TCAD tool을 사용하여 silicon상에서의 제작 공정을 거치지 않고, 효과적으로 model parameter를 생성할 수 있도록 하는 방법을 제안하여. 전기적 특성 스펙 결정과 설계 단계의 시간 지연을 감소할 수 있도록 한다.

  • PDF

A Study on the Metallic Ion Migration in PCB (PCB의 금속 이온 마이그레이션 현상에 관한 연구)

  • 홍원식;송병석;김광배
    • Proceedings of the Materials Research Society of Korea Conference
    • /
    • 2003.03a
    • /
    • pp.68-68
    • /
    • 2003
  • 최근의 전자부품은 고밀도 고집적화 됨에 따라 여러 가지 문제점들이 발생되고 있다. 그 중 부품이 실장되는 부분에 사용되는 솔더나 전기적 회로를 구성하는 패턴간에 금속 이온 마이그레이션(Metallic Ion Migration)이 발생하여 전기적 단락(Short)를 유발함으로써 전자제품의 치명적 고장을 유발한다. 본 연구는 이온 마이그레이션 현상을 물방울시험(Water Drop Test)을 통하여 재현함으로써 발생 메카니즘을 확인하여 발생원인을 직접적으로 관찰하고, 각 종 패턴의 거리 및 전압에 따른 발생속도의 차이를 조사하기 위하여 수행되었다. 이러한 실험을 위하여 콤 패턴(Comb Pattern)의 FR-4 재질 인쇄회로기판(PCB : Printed Circuit Board)을 사용하였으며, 사용된 전극재질로는 Cu, SnPb, Au를 사용하였고, 패턴간 거리는 0.5, 1.0, 2.0mm의 3가지 종류로 구분하였다. 또한 패턴간에 인간 된 전압은 6.5V, 15V를 인가한 후 마이그레이션이 발생되는 시간을 측정하였다. 이러한 실험으로부터 다음과 같은 결론을 얻었다. (1) 6.5V의 인가전압에서는 Cu 패턴이 대체적으로 가장 빠르게 마이그레이션이 발생하였으며, 다음으로 Au가 발생하였고, Cu와 SnPb의 발생시간은 대체적으로 근사한 값을 나타내었다. 이것은 비슷한 평형전위를 갖는 재료는 마이그레이션 발생시간이 유사하게 나타나며, 높은 (+)전위를 갖을수록 발생시간이 지연됨을 알 수 있다. (2) 15V를 인가하였을 때 패턴간격이 0.5mm인 경우 Cu, Au, SnPb의 순으로 나타났으며, 1.0mm는 SnPb, Cu, Au, 2.0mm인 경우는 SnPb, Au, Cu의 순으로 마이그레이션이 발생하였다. 인가전압이 높은 경우 초기 발생에는 큰 차이가 없지만 수지상이 발생 후 성장하는데 많은 영향을 미치는 것으로 보인다. 이것은 초기 수지상의 형성에 큰 영향을 미치는 것은 재료의 평형전위에 의한 값이 좌우하지만, 수지상이 일정길이 이상 형성된 이후에는 성장속도가 평형전위에 따른 값과는 다소 다르게 나타남을 알 수 있다.

  • PDF

Design and Fabrication of a Single-Polarizer Reflective VA Cell (단일편광판 반사형 VA LC 셀의 설계 및 제작)

  • 문성훈;이기동;윤태훈;김재창
    • Proceedings of the Optical Society of Korea Conference
    • /
    • 2000.02a
    • /
    • pp.118-119
    • /
    • 2000
  • 최근에 많이 사용되는 휴대용기기의 표시장치인 액정표시장치를 보면 반사형 액정표시장치가 많이 사용되고 있다. 반사형 액정표시장치는 표시장치의 전력소모의 많은 부분을 차지하는 backlight 를 주변 광원으로 대체하여 전력소모를 줄일 수 있는 표시장치로서 많이 연구되고있다. 최근에 연구되고있는 반사형 표시장치를 살펴보면 반사형 TN (Twisted Nematic) LC 모드가 주류를 이루고 있으나 콘트라스트비가 낮은 단점이 있다$^{[1]}$ . 이를 극복하기 위하여 반사형 VA (Vertical Aligned) LC 모드가 제시되어진다. VA LC 모드는 TN LC 모드와 반대로 음의 유전율 이방성을 가지는 액정물질을 이용하여 유리기판에 수직으로 배향시킨 모드로서, 전압이 인가되지 않은 초기상태에는 액정 cell 이 복굴절을 전혀 나타내지 않는다. TN LC 모드와 정확히 역의 구조를 가진다. 그리하여 초기상태에서 편광판 한 장과 광대역 λ/4 위상지연판을 사용하여 뛰어난 어두운 상태를 구현할 수가 있다. (중략)

  • PDF

Sensorless Driving System of Switched Reluctance Motor Using Impressed Voltage Pulse (전압펄스 주입방식을 이용한 SRM 센서리스 제어)

  • Yoon Yong-Ho;Kim, Yuen-Chung;Won Chung-Yuen
    • The Transactions of the Korean Institute of Power Electronics
    • /
    • v.10 no.4
    • /
    • pp.388-396
    • /
    • 2005
  • SRM has not been put into practical applications widely because of its large torque ripple, acoustic noise and low power factor. In addition, a traditional position sensor is needed for the drive control. So we propose an improved sensorless drive method of Switched Reluctance Motors using impressed voltage pulses. Conventional impressed voltage pulse method has a problem of phase delay because of low-pass filter. So in this paper we propose an unproved sensorless driving method based on the impressed voltage pulse using new pulse-shift circuit technique that overcomes the phase delay and start-up problem. Proposed method is implemented in a simple analog circuit instead of using an expensive DSP.

Developments on Low Cost Protection Circuit of Discharge for D-type Non-rechargeable Lithium Batteries(Li/SOCl2) (D형 리튬 1차 단위전지(Li/SOCl2)용 저가형 과방전 차단회로 개발)

  • Ahn, Mahn-Ki;Jung, Yeong-Tak;Lim, Jae-Sung;Roh, Tae-Joo
    • Journal of the Korea Institute of Military Science and Technology
    • /
    • v.21 no.5
    • /
    • pp.665-674
    • /
    • 2018
  • In this paper, we propose a development results of a D-type non-rechargeable lithium battery($Li/SOCl_2$) on improvement in a low cost protection circuit of discharge for domestic military power source. According to this study, we describe a new design and product with 8-bit microcontroller in the protection circuit which can estimate state of health of the battery regardless of occurring an initial voltage delay. Also this paper discuss and facilitate development as solution to a safety about the non-rechargeable lithium batteries. As a result, we verified a quality of the protection circuit by a development test and evaluation(DT&E) process.

Parameter Identification of Vector-Controlled Induction Motor using Skin Effect of Rotor Bars at Standstill (회전자 바의 표피효과를 이용한 벡터제어용 유도전동기의 정지형 상수추정)

  • Kwon, Young-Su;Moon, Sang-Ho;Lee, Jeong-Hum;Kwon, Byung-Ki;Choi, Chang-Ho;Seok, Jul-Ki
    • The Transactions of the Korean Institute of Power Electronics
    • /
    • v.13 no.6
    • /
    • pp.403-410
    • /
    • 2008
  • This paper suggests a standstill estimator to accurately identify induction motor (IM) parameters necessary for the vector control. A mathematical model that faithfully represents the general skin effect is introduced. Then, two exciting signals with a different frequency are sequentially injected to track the parameters based on the skin effect of the rotor bar. Little knowledge of the unknown motor allows the proposed methodology to employ a closed-loop control of an injected current, rather than open-loop voltage injection approaches. Subsequently, this control scheme proactively prevents electrical accidents resulting from an inadequate open-loop voltage injection. We develop a specialized offline commissioning test to compensate the phase delay resulting from the drive, which significantly affects the precision of the IM parameters. The effectiveness of the identification technique is validated by means of experiments performed on the three different IMs.