• 제목/요약/키워드: 차동 변환 모드

검색결과 11건 처리시간 0.034초

Dead-time을 갖는 톱니파 발생기를 이용한 이중 피드백 루프 기반 단일 인덕터 이중 출력 승압형 변압기 설계 (Design of Single-Inductor Dual-Output Boost-Boost DC-DC Converter with Dual Feedback Loop Based on Relative Sawtooth Generator)

  • 윤담;김동영;이강윤
    • 전기전자학회논문지
    • /
    • 제18권2호
    • /
    • pp.220-227
    • /
    • 2014
  • 이 논문은 Dead-time을 갖는 톱니파 발생기를 이용하여 공통모드와 차동모드 피드백 루프를 구현한 Single-Inductor Dual-Output DC-DC Converter 설계에 관한 내용을 제시하고 있다. 제어회로에는 공통모드와 차동모드 피드백 루프를 Dead-time을 갖는 톱니파 발생기를 이용하여 동시에 사용하였다. 차동모드 피드백 루프에서 duty를 생성하기 위해서 전류 분배기 회로를 사용하여 공통모드 피드백에 의한 duty에 따라 dead-time이 유동적으로 변하는 톱니파형을 만드는 회로인 Dead-time을 갖는 톱니파 발생기를 추가하여 차동모드 피드백 회로를 구성하였다. 0.35um 공정을 사용하여 설계한 SIDO DC-DC Converter는 2.5V 입력으로부터 2.8V와 4.2V의 전압을 출력하며 최대 전력변환 효율은 95%이다. 출력간의 Cross regulation은 출력전류가 2배씩 증가할 경우 Boost1과 Boost2의 출력전압은 각각 3.57%, 4% 수준을 보이고 있다.

측정된 S-파라메터를 이용한 EMI 필터의 Y-캡 용량 산정에 대한 연구 (Evaluation of Y-Cap Capacitance in EMI Filter Design Using Measured S-Parameter)

  • 김종현;전지운;김태호;김성준;나완수
    • 한국전자파학회논문지
    • /
    • 제25권3호
    • /
    • pp.319-332
    • /
    • 2014
  • 삽입 손실은 EMI 필터의 노이즈 제거 성능을 나타내는 주된 지표로 쓰인다. 본 논문에서는 기존의 방법보다 좀 더 정확하고 편하게 삽입 손실을 측정할 수 있는 방법에 대하여 연구하였다. 이와 관련하여 EMI 필터의 비이상적인 특성들을 모두 고려하기 위해 4포트 S-파라메터 측정을 통한 임의의 전원/부하 임피던스에 대한 차동 모드와 공통 모드의 삽입 손실을 구하는 방법에 대하여 제시하였다. 이를 활용하여 EMI 필터가 사용될 회로의 전원/부하 임피던스를 알고 있을 때, 시스템에 적용된 EMI 필터의 차동 모드 삽입 손실과 공통 모드 삽입 손실를 구할 수 있다. 또한, 이를 바탕으로 적절한 소자 값을 선택하기 위해 혼합 모드 변환, 체인 혼합 모드 변환 그리고 4포트 모델링을 통하여 임의의 소자 값에 따른 전체 시스템의 삽입 손실을 예측하는 방법에 대하여 제시하였다.

CRLH 전송 선로 리키 웨이브 안테나를 이용한 평형 믹서 (Balanced Mixer Based on Composite Right/Left-Handed Transmission Line Leaky-Wave Antenna)

  • 김영
    • 한국전자파학회논문지
    • /
    • 제19권9호
    • /
    • pp.985-991
    • /
    • 2008
  • 본 논문은 차동과 공통 모드로 동작하는 메타 재질 구조를 바탕으로 평형 믹서 수신기를 제안한 것이다. 이 메타 재질 구조는 리키 웨이브 안테나로 동작하며, 순수 공통 모드는 억압한다. 이러한 특성은 낮은 LO 누설전력과 높은 RF-LO 고립도를 갖고 있어 LO과 RF 경로에 추가적인 여파기가 필요로 하지 않는다. 이 메타 재질은 차동 모드 동작에서는 Composite Right/Left-Handed(CRLH) 메타 재질처럼 동작하고, 공통 모드에서는 차단되는 성질을 갖는 단위 셀을 기초로 설계하였다. 제안된 메타 재질의 차동과 공통 모드 특성은 실험 결과를 통하여 증명하였다. 메타 재질을 이용한 수신기는 $1.96{\sim}2.40$ GHz의 주파수 범위에서 동작하는 안테나와 평형 믹서를 집적화시켜 제작하였고, 2.4 GHz에서 21.1 dB의 믹서의 변환 손실을 얻었다.

전도성 EMC 설계 및 검증기술 (EMC Design and Evaluation in Conduction Environment)

  • 김태윤;임성빈;최석원
    • 항공우주기술
    • /
    • 제5권2호
    • /
    • pp.67-76
    • /
    • 2006
  • 본 논문에서는 위성 시스템 개발을 위하여 요구되고 있는 전도성 전자파 환경에 대한 규격을 정의하기 위한 전도성 노이즈 해석방법과 전도성 감응특성을 검증하기 위한 시험 평가 방법에 대해서 나타냈다. 전도성 전자파환경을 정의하는데 주된 요소는 전력변환 회 로의 스위칭 노이즈와 공통 임피던스의 결합특성을 생각할 수 있다. 이러한 전도성 환경에 대한 규격의 정의 및 이를 통제하기 위해서는 시스템 및 유닛 설계단계에서 EMC 해석을 통하여 시스템 또는 유닛레벨에 대한 노이즈 특성을 예측하고, 제작단계에서 이에 따른 EMC 대책을 적용하게 된다. 시스템 전자파환경은 신중하게 통제하고 EMC 안정성 마진을 충분히 고려하여 설계되어야 하며, EMI 특성은 전체 개발과정을 통하여 충분히 검증되어 야 한다.

  • PDF

전류 모드 동작에 기반한 2.4GHz 저전력 직접 변환 송신기 (A 2.4-GHz Low-Power Direct-Conversion Transmitter Based on Current-Mode Operation)

  • 최준우;이형수;최치훈;박성경;남일구
    • 대한전자공학회논문지SD
    • /
    • 제48권12호
    • /
    • pp.91-96
    • /
    • 2011
  • 본 논문에서는 전류 모드 동작에 기반한 IEEE 802.15.4 규격을 만족하는 2.4GHz 저전력 직접 변환 송신기를 제안하고 $0.13{\mu}m$ CMOS 공정을 이용하여 구현하였다. 제안된 송신기는 디지털-아날로그 변환기, 저역통과 필터, 가변 이득 I/Q 상향 혼합기, 구동 증폭기 및 LO 버퍼를 포함하는 주파수 나누기 2회로로 구성되어 있다. 디지털-아날로그 변환기와 저역통과 필터(LPF), 가변이득 I/Q 상향 혼합기의 트랜스컨덕터 단을 하나의 전류 미러 회로로 합친 간단한 구조를 제안하여 전력 소모를 줄이면서 선형성을 향상할 수 있도록 하였다. 구동 증폭기는 캐스코드 타입의 증폭기로 제어 신호를 이용하여 이득을 조절할 수 있게 하였고, 외부 4.8GHz 신호를 받아 주파수 나누기 2 전류 모드 로직 (CML) 회로를 사용하여 2.4GHz I/Q 차동 LO 신호를 생성하도록 설계하였다. 구현한 송신기는 30dB의 이득 조정 범위를 가지면서 0dBm의 최대 출력 신호에서 33dBc의 LO 누설 성분, 40dBc의 3차 하모닉 성분의 특성을 보이며, 구현한 칩의 면적은 $1.76mm{\times}1.26mm$으로 전력소모는 1.2V 단일 전원 전압으로부터 10.2mW이다.

멀티비트 플라잉 커패시터의 전압제어를 이용한 3-레벨 벅 변환기 (Three Level Buck Converter Utilizing Multi-bit Flying Capacitor Voltage Control)

  • 소진우;윤광섭
    • 전기전자학회논문지
    • /
    • 제22권4호
    • /
    • pp.1006-1011
    • /
    • 2018
  • 본 논문은 멀티비트 플라잉 커패시터의 전압제어를 이용한 3-레벨 벅 변환기를 제안한다. 기존의 3-레벨 벅 변환기는 플라잉 커패시터 전압을 제어하지 못하여 동작이 불안정하거나 플라잉 커패시터 전압을 제어하는 회로가 PWM방식에 적용되지 못하는 문제가 있었다. 또한 부하전류에 증가할 때 인덕터 전압에 오차가 발생하였다. 본 논문에서 제안하는 구조는 입력이 4개인 차동증폭기와 공통모드 피드백 회로를 이용하여 PWM모드에서 플라잉 커패시터 전압을 제어할 수 있다. 또한 3비트 플라잉 커패시터 전압 제어회로를 제안하여 부하전류에 따른 3-레벨 벅 변환기의 동작을 최적화할 수 있으며 슈미트 트리거 회로를 이용한 삼각파 생성 회로를 제안하였다. 제안하는 3-레벨 벅 변환기는 $0.18{\mu}m$ CMOS 공정으로 설계되었으며 2.7~3.6V의 공급 전압 범위와 0.7V~2.4V의 출력 전압 범위를 갖는다. 동작 주파수는 2MHz, 부하전류 범위는 30mA~500mA이며 출력 전압 리플은 최대 32.5mV로 측정되었다. 측정 결과 130mA의 부하전류에서 약 85%의 최대 전력변환 효율을 보인다.

발전용 희박예혼합 가스터빈에서 연소모드변환 시기의 연소특성 해석 (Numerical Analysis of Combustion Characteristics during Mode Transfer Period in a Lean Premixed Gas Turbine for Power Generation)

  • 정재화;서석빈;김종진;차동진;안달홍
    • 대한기계학회:학술대회논문집
    • /
    • 대한기계학회 2002년도 학술대회지
    • /
    • pp.279-282
    • /
    • 2002
  • Recently, gas turbines for power generation adopt multistage DLN(Dry Low NOx) type combustion, where diffusion combustion is applied at low load and, with increase in load, the combustion mode is changed to lean premixed combustion to reduce NOx emissive concentration. However, during the mode changeover from diffusion to premixed flame, unfavorable phenomena, such as flashback, high amplitude combustion oscillations, or thermal damage of combustor parts could frequently occur. In the present study, to apply for the analysis of such unfavorable phenomena, three-dimensional CFD investigations are carried out to compare the detailed flow characteristics and temperature distribution inside the gas turbine combustor before and after combustion mode changeover. The fuel considered here is pure methane gas. A standard $k-{\varepsilon}$ turbulence model with wall function and a P-N type radiation heat transfer model, have been utilized. To analyze the complex geometric effects of combustor parts on combustion characteristics, fuel nozzles, a swirl vane f3r fuel-air mixing, and cooling air holes on the combustor liner wall, are included in this simulation.

  • PDF

CDMA 통신을 이용한 항로표지의 원격관리시스템에 관한 연구 (A Study on the Tele-Controller System of Navigational Aids Using CDMA Communication)

  • 전중성;오진석
    • Journal of Advanced Marine Engineering and Technology
    • /
    • 제33권8호
    • /
    • pp.1254-1260
    • /
    • 2009
  • DMA 무선원격 제어시스템은 저전력의 8 bit 마이크로콘트롤러인 ATmega 2560으로 설계하였으며, 마이크로콘트롤러는 CDMA 모뎀과 GPS 모듈 등을 시리얼 인터페이스를 하기 위한 4개의 UART 포트가 갖추어져 있으며, 내부에 4K 바이트의 프로그램 매개변수나 프로그램이 동작하는데 필요한 데이터를 저장할 수 있는 메모리(EEPROM)와 256K 바이트의 플래시 메모리 및 프로그램이 실행되는 내부 메모리(SRAM)로 구성되어 있다. 제작되어진 800 MHz CDMA 모뎀과 GPS를 사용한 항로표지 원격관리 시스템의 해상통신 거리를 측정한 결과 10 km 정도의 통신 거리를 확인할 수 있어서며, -80 dBm의 수신신호감도를 나타내었다.

모바일 오디오용 저 전압 3 차 단일루프 16bit 96kHz 시그마 델타 ADC (Low power 3rd order single loop 16bit 96kHz Sigma-delta ADC for mobile audio applications.)

  • 김형래;박상훈;장영찬;정선엽;김태호;박홍준
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2005년도 추계종합학술대회
    • /
    • pp.777-780
    • /
    • 2005
  • 모바일 오디오 적용을 위한 저전력 ${\Sigma}{\Delta}$ Modulator 에 대한 설계와 layout 을 보였다. 전체 구조는 3 차 단일 피드백 루프이며, 해상도는 16bit 을 갖는다. 샘플링 주파수에 따른 Over-sampling Ratio 는 128(46kHz) 또는 64(96kHz) 가 되도록 하였다. 차동 구조를 사용한 3 차 ${\Sigma}{\Delta}$ modulator 내의 적분기에 사용된 Op-Amp 는 DC-Gain 을 높이기 위해서 Gain-boosting 기법이 적용되었다. ${\Sigma}{\Delta}$ modulator 의 기준 전압은 전류 모드 Band-Gap Reference 회로에서 공급이 되며, PVT(Process, Voltage, Temperature) 변화에 따른 기준 전압의 편차를 보정하기 위하여, binary 3bit 으로 선택하도록 하였다. DAC 에서 사용되는 단위 커패시터의 mismatch 에 의한 성능 감소를 막기 위해, DAC 신호의 경로를 임의적으로 바꿔주는 scrambler 회로를 이용하였다. 4bit Quantizer 내부의 비교기 회로는 고해상도를 갖도록 설계하였고, 16bit thermometer code 에서 4bit binary code 변환시 발생하는 에러를 줄이기 위해 thermometer-to-gray, gray-to-binary 인코딩 방법을 적용하였다. 0.18um CMOS standard logic 공정 내 thick oxide transistor(3.3V supply) 공정을 이용하였다. 입력 전압 범위는 2.2Vp-p,diff. 이며, Typical process, 3.3V supply, 50' C 시뮬레이션 조건에서 2Vpp,diff. 20kHz sine wave 를 입력으로 할 때 SNR 110dB, THD 는 -95dB 이상의 성능을 보였고, 전류 소모는 6.67mA 이다. 또한 전체 layout 크기는 가로 1100um, 세로 840um 이다.

  • PDF

이퀄라이저 적응기를 포함한 12.5-Gb/s 저전력 수신단 설계 (A 12.5-Gb/s Low Power Receiver with Equalizer Adaptation)

  • 강정명;정우철;권기원;전정훈
    • 전자공학회논문지
    • /
    • 제50권12호
    • /
    • pp.71-79
    • /
    • 2013
  • 본 논문에서는 이퀄라이저 적응기(adaptation)를 포함하는 12.5 Gb/s 저전력 수신단 설계에 대해서 기술한다. 샘플러와 직렬 변환기를 사용한 저전력 아날로그 이퀄라이저 적응기를 구현함으로써 채널과 칩 공정 변화에 능동적으로 적응할 수 있으며 그 적응 원리에 대해서 설명한다. 또한 저전력을 위한 전압 모드 송신기의 접지 기반 차동 신호를 수신하는 기술에 대해서 설명하였다. 17.6 dB의 피킹 이득을 갖는 CTLE(Continuous Time Linear Equalizer)는 6.25 GHz에서 -21 dB 손실을 갖는 채널의 길게 늘어지는 ISI(Inter Symbol Interference)를 제거한다. 45 nm CMOS 공정을 이용하여 eye diagram에서 200 mV의 전압 마진과 0.75 UI의 시간 마진을 갖고 0.87 mW/Gb/s의 낮은 전력 소모를 유지한다.