• Title/Summary/Keyword: 질화실리콘

검색결과 137건 처리시간 0.023초

Pulsed ECR PECVD를 이용한 $SiO_x$ 박막의 성장 및 특성분석 (Growth and Chrarcterization of $SiO_x$ by Pulsed ECR Plasma)

  • 이주현;정일채;채상훈;서영준;이영백
    • 한국재료학회지
    • /
    • 제10권3호
    • /
    • pp.212-217
    • /
    • 2000
  • 일반적으로 TFT(thin film transistor)의 유전체막으로 실리콘 질화막($Si_3$$N_4$)이나 실리콘 산화막(SiO$_2$)을 $200-300^{\circ}C$의 온도에서 증착을 하게 되는데 본 연구에서는 비정질 실리콘과 유전체막 사이의 계면 특성 특히 계면의 거칠기를 향상시키기 위해서 기존의 증착법이 아니라 비정질 실리콘(a-Si:H)과 산소 ECR 플라즈마의 반응에 의한 산화 막의 성장법을 시도했는데, 이때 기판은 의도적으로 가열하지 않았으며 특히 본 연구에서는 기존의 시도와는 달리 ECR 플라즈마를 형성할 때 마이크로파 전력에 pulse를 가하는 방법을 최초로 시도했고, 계면에 불순물의 혼입을 최대한으로 줄이기 위해서 진공을 파괴하지 않은 상태로 산화막을 연속적으로 성장시키는 방법을 이용했다. Pulse를 가했을 경우에는 pulse를 가하지 않은 경우에 비해서 화학양론적 측면, 유전상수, 산화막의 표면 평탄도 등에서 우수한 산화막이 성장했으며, 특히 비정질 실리콘과 유전체막 사이의 계면 특성을 반영하는 산화막의 표면 평탄도가 1/3정도로 획기적으로 줄어들었다.

  • PDF

박막 접합 형성을 위한 열처리 방법에 관한 연구 ((A Study on the Annealing Methods for the Formation of Shallow Junctions))

  • 한명석;김재영;이충근;홍신남
    • 대한전자공학회논문지TE
    • /
    • 제39권1호
    • /
    • pp.31-36
    • /
    • 2002
  • 낮은 에너지의 보론 이온을 선비정질화된 실리콘 기판과 단결정 기판에 이온 주입하여 0.2μm 정도의 접합 깊이를 갖는 박막의 P/sup +/-n 접합을 형성하였다 이온주입에 의한 결정결함의 제거 및 주입된 보론 이온의 활성화를 위해 급속 열처리기를 이용하였으며, BPSC(bore-phosphosilicate glass)를 흐르도록 하기 위해 노 열처리를 도입하였다. 선비정질화 이온주입은 45keV, 3×10/sup 14/cm/sup -2/ Ge 이온을 사용하였으며, p형 불순물로는 BF2 이온을 20keV, 2×10/sup 15/cm /sup -2/로 이온주입 하였다. 급속 열처리와 노 열처리 조건은 각각 1000。C/ 10초와 850。C/4O분이었다. 형성된 접합의 접합깊이는 SIMS와 ASR로 측정하였으며, 4-point probe로 면 저항을 측정하였다. 또한 전기적인 특성은 다이오드에 역방향 전압을 인가하여 측정된 누설전류로 분석하였다. 측정 결과를 살펴보면, 급속 열처리만을 수행하여도 양호한 접합 특성을 나타내나, 급속 열처리와 노 열처리를 함께 고려해야 할 경우에는 노 열처리 후에 급속 열처리를 수행하는 공정이 급속 열처리 후에 노 열처리를 수행하는 경우보다 더 우수한 박막 접합 특성을 나타내었다.

DRAM 커패시터용 $Ta_2O_5$ 박막의 전기적 특성에 미치는 전극의존성 (The Effects of Electrode Materials on the Electrical Properties of $Ta_2O_5$ Thin Film for DRAM Capacitor)

  • 김영욱;권기원;하정민;강창석;선용빈;김영남
    • 한국재료학회지
    • /
    • 제1권4호
    • /
    • pp.229-235
    • /
    • 1991
  • $Ta_2O_5$ 박막은 실리콘산화막, 실리콘질화막 박막에 비해 유전율은 높으나 누설전류밀도가 높고, 절연파괴강도가 낮아 DRAM의 커패시터용 재료로서 실용화가 되지 못하고 있다. 본 연구에서는 LPCVD법으로 형성시킨 $300{\AA}$ 두께의 $Ta_2O_5$ 유전체박막에 대해 후속열처리 또는 전극재료를 변화시켜 열악한 전기적 특성의 원인을 규명하고자 하였다. 그 결과 다결정 실리콘 전극의 경우 성막상태의 $Ta_2O_5$ 박막은 전극에 의한 환원반응에 의해 전기적 특성이 열화됨을 알 수 있었고, 이를 TiN 전극의 사용으로 억제시킬 수 있었다. 다결정 실리콘 전극의 경우 성막상태의 $Ta_2O_5$ 유전체는 누설정류밀도가 $10^{-1}A/cm^2$, 절연파괴강도가 1.5MV/cm 정도였으며, $800^{\circ}C$에서 $O_2$열처리를 하면 전기적 특성은 개선되나, 유전율이 낮아진다 TiN 전극을 채용할 경우 누설전류밀도 $10^{-6}~10^{-7}A/cm^2$, 절연파괴강도 7~12MV/cm 로 ONO(Oxide-Nitride-Oxide) 박막과 비슷한 $Ta_2O_5$ 고유전막을 얻을 수 있었다.

  • PDF

Glass / p ${\mu}c-Si:H$ 특성에 따른 i ${\mu}c-Si:H$ 층 및 태양전지 특성 변화 분석

  • 장지훈;이지은;김영진;정진원;박상현;조준식;윤경훈;송진수;박해웅;이정철
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 한국신재생에너지학회 2009년도 춘계학술대회 논문집
    • /
    • pp.31-31
    • /
    • 2009
  • PECVD를 이용하여 제조된 미세결정질 p-i-n 실리콘 박막 태양전지에서, p 층은 태양전지의 윈도우 역할 및 그 위에 증착될 i ${\mu}c-Si:H$ 층의 'seed'층 역할을 수행하기 때문에, p층의 구조적 및 전기적, 광학적 특성은 태양전지의 전체 성능에 큰 영향을 미칠 수 있다. 본 연구에서는 $SiH_4$ 농도를 변화시켜 각기 다른 결정 특성을 갖는 p ${\mu}c-Si:H$층을 제조하고 그 위에 i ${\mu}c-Si:H$ 층을 증착하여 p층의 결정 특성변화와 그에 따른 i ${\mu}c-Si:H$ 층 및 'superstrate' p-i-n 미세결정질 실리콘 박막 태양전지의 특성 변화를 조사하였다. P층의 경우, $SiH_4$ 농도가 증가함에 따라 결정분율 (Xc)이 감소하여 비정질화되었으며 그에 따라 dark conductivity가 감소하는 경향을 나타내었다. 각기 다른 결정분율을 가지는 p 'seed' 층 위에 증착된 태양전지는, p 'seed' 층의 결정분율이 증가함에 따라 개방전압, 곡선인자, 변환효율이 경향적으로 감소하였다. 이는 p 층 결정분율 변화에 따른 p/i 계면특성 저하 및 그 위에 증착되는 i ${\mu}c-Si:H$ 층의 결함밀도 증가 등에 따른 태양전지 특성 감소 때문인 것으로 판단되며, 이를 분석하기 위하여 i ${\mu}c-Si:H$ 층의 전기적, 구조적 특성 분석 및 태양전지의 dark I-V 특성 등을 분석하고자 한다.

  • PDF

유중 용존수소 감지를 위한 Pd/Pt Gate MISFET 센서의 제조와 그 특성 (Fabrication and Characteristics of Pd/Pt Gate MISFET Sensor for Dissolved Hydrogen in Oil)

  • 백태성;이재곤;최시영
    • 센서학회지
    • /
    • 제5권4호
    • /
    • pp.41-46
    • /
    • 1996
  • 변압기 절연유중 용존수소를 감지하기 위해 Pd/Pt 게이트 MISFET 센서를 제조하고 그 특성을 조사하였다. 동일 칩안에 내장형 히터와 온도측정용 다이오드를 제조하고 MISFET의 전압 드리프트를 줄이기 위해 차동형구조로 하였다. 수소유입 드리프트를 줄이기 위해, 양쪽 FET의 게이트 절연층을 실리콘 산화막과 실리콘 질화막의 2중 구조로 하였다. 수소감지막의 블리스터를 줄이기 위해 Pd/Pt 2중 금속층을 증착하였다. 제조된 센서의 변압기 절연유에 대한 수소감지 특성은 40mV/10ppm 감도와 0.14mV/day 안정도를 보였다.

  • PDF

n-ITO/p-PSL 이종접합형 광검출 소자의 제조 및 그 특성 (Fabrication of n-ITO/p-PSL heterojunction type photodetectors and their characteristics)

  • 김항규;신장규;이종현;송재원
    • 센서학회지
    • /
    • 제4권1호
    • /
    • pp.3-8
    • /
    • 1995
  • ITO(indium tin oxide)와 PSL(porous silicon layer)을 이용하여 n-ITO/p-PSL 이종접합형 광검출 소자를 실리콘 기판상에 제조하였다. 실리콘 질화막과 Ni-Cr/Au를 이용하여 선택적으로 양극반응을 시켰으며, 각 소자를 메사구조로 정의하여 소자간을 격리하였고 ITO를 이용하여 소자의 열화문제를 억제시켰다. 제조된 소자에 백색광을 $0{\sim}3000Lux$까지 변화시키면서 얻은 I-V 특성으로부터 광전류가 입사된 광량에 선형적으로 비례함을 알았다. 제조된 소자는 약 -40V의 역방향 바이어스까지 안정되게 동작하였으며 암전류 밀도가 약 $40nA/mm^{2}$로 나타났다. Xe램프를 이용하여 $400nm{\sim}1100nm$까지 파장을 변화시키면서 측정한 결과 $600nm{\sim}700nm$사이에서 약 0.6A/W의 광응답을 나타내었다. 또한 제조된 소자는 3주 경과 후에도 거의 특성의 변화가 관찰되지 않았다.

  • PDF

재산화 질화산화 게이트 유전막을 갖는 전하트랩형 비휘발성 기억소자의 트랩특성 (Trap characteristics of charge trap type NVSM with reoxidized nitrided oxide gate dielectrics)

  • 홍순혁;서광열
    • 한국결정성장학회지
    • /
    • 제12권6호
    • /
    • pp.304-310
    • /
    • 2002
  • 실리콘 기판 위의 초기 산화막을 NO 열처리 및 재산화 공정방법으로 성장한 재산화된 질화산화막을 게이트 유전막으로 사용한 새로운 전하트랠형 기억소자로의 응용가능성과 계면트랩특성을 조사하였다. 0.35$\mu$m CMOS 공정기술을 사용하여 게이트 유전막은 초기산화막을 $800^{\circ}C$에서 습식 산화하였다 전하트랩영역인 질화막 층을 형성하기 위해 $800^{\circ}C$에서 30분간 NO 열처리를 한 후 터널 산화막을 만들기 위해 $850^{\circ}C$에서 습식 산화방법으로 재산화하였다. 프로그램은 11 V, 500$\mu$s으로 소거는 -l3 V, 1 ms의 조건에서 프로그래밍이 가능하였으며, 최대 기억창은 2.28 V이었다. 또한 11 V, 1 ms와 -l3 V, 1 ms로 프로그램과 소거시 각각 20년 이상과 28시간의 기억유지특성을 보였으며 $3 \times 10^3$회 정도의 전기적 내구성을 나타내었다. 단일접합 전하펌핑 방법으로 소자의 계면트랩 밀도와 기억트랩 밀도의 공간적 분포를 구하였다. 초기상태에서 채널 중심 부근의 계면트랩 및 기억트랩 밀도는 각각 $4.5 \times 10^{10}/{cm}^2$$3.7\times 10^{1R}/{cm}^3$ 이었다. $1 \times 10^3$프로그램/소거 반복 후, 계면트랩은 $2.3\times 10^{12}/{cm}^2$으로 증가하였으며, 기억트랩에 기억된 전하량은 감소하였다.

배치식 플라즈마 세정 설비를 이용한 자연산화막 제거 공정 (A Study on Batch-Type Remote Plasma Dry Cleaning Process for Native Oxide Removal)

  • 박재영;이욱열;형용우;남석우;이현덕;송창룡;강호규;노용한
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2004년도 추계학술대회 논문집 Vol.17
    • /
    • pp.247-251
    • /
    • 2004
  • 반도체 소자의 제조에 있어 실리콘 표면에 성장한 자연산화막을 제거하기 위해 일반적으로 습식 세정 기술이 이용되어 왔다. 하지만 소자의 최소 선폭(design rule)이 nano급으로 고집적화 됨에 따라 contact hole 바닥의 자연산화막을 깨끗이 제거하는데 있어서 그 한계를 나타나고 있다. 이에 대한 효과적인 대안 공정으로 가스 건식 세정 기술이 연구되고 있다. 본 논문에서는 한 번에 50매 이상의 웨이퍼를 처리함으로써 생산성 측면에서 월등한 배치식 설비에서 원거리 플라즈마(remote plasma) 장치에서 2.450Hz의 마이크로웨이브(${\mu}$-wave)에 의해 형성시킨 수소라디칼과 $NF_3$ 가스를 이용하여 실리콘에 결함을 주지 않고 자연산화막을 선택적으로 제거하는 공정에 대해 고찰하였다. AFM을 이용한 표면분석, TEM을 이용한 물성분석, 그리고 ToF-SIMS 및 XPS를 이용한 화학 분석을 습식 및 건식 세정을 비교 평가한 결과, 건식 세정 공정이 실리콘 표면에 결함을 주지 않고 자연산화막을 제거 할 수 있음을 확인하였다. 산화막$(SiO_2)$, 질화막$(Si_3N_4)$, 그리고 다결정 실리콘(Poly-Si) 등의 각 막질별 식각 특성을 고찰하였으며, $NH_3$의 캐리어 가스인 $N_2$의 주입량을 조절함으로써 수소라디칼 형성 효율의 개선이 가능하였으며, 이로부터 게이트와 소스/드레인 사이를 절연하기 위해 이용되는 질화막의 식각 선택비를 2배 정도 개선할 수 있었다. nano급 소자에 실장하여 평가한 결과에서 불산(HF)에 의한 습식 세정 방식에 비하여 약 $20{\sim}50%$ 정도의 contact 저항 감소 효과가 있음이 확인되었다.두 소자 모두 $40mA/cm^2$ 에서 이상적인 화이트 발란스와 같은(0.33,0.33)의 색좌표를 보였다.epsilon}_0=1345$의 빼어난 압전 및 유전특성과 $330^{\circ}C$의 높은 $T_c$를 보였고 그 조성의 vibration velocity는 약4.5 m/s로 나타났다.한 관심이 높아지고 있다. 그러나 고 자장 영상에서의 rf field 에 의한 SAR 증가는 중요한 제한 요소로 부각되고 있다. 나선주사영상은 SAR 문제가 근원적으로 발생하지 않고, EPI에 비하여 하드웨어 요구 조건이 낮아 고 자장에서의 고속영상방법으로 적합하다. 본 논문에서는 고차 shimming 을 통하여 불균일도를 개선하고, single shot 과 interleaving 을 적용한 multi-shot 나선주사영상 기법으로 $100{\times}100$에서 $256{\times}256$의 고해상도 영상을 얻어 고 자장에서 초고속영상기법으로 다양한 적용 가능성을 보였다. 연구에서 연구된 $[^{18}F]F_2$가스는 친핵성 치환반응으로 방사성동위원소를 도입하기 어려운 다양한 방사성의 약품개발에 유용하게 이용될 수 있을 것이다.었으나 움직임 보정 후 영상을 이용하여 비교한 경우, 결합능 변화가 선조체 영역에서 국한되어 나타나며 그 유의성이 움직임 보정 전에 비하여 낮음을 알 수 있었다. 결론: 뇌활성화 과제 수행시에 동반되는 피험자의 머리 움직임에 의하여 도파민 유리가 과대평가되었으며 이는 이 연구에서 제안한 영상정합을 이용한 움직임 보정기법에 의해서 개선되었다. 답이 없는 문제, 문제 만들기, 일반화가 가능한 문제 등으로 보고, 수학적 창의성 중 특히 확산적 사고에 초점을 맞추어 개방형 문제가 확

  • PDF

열적 성장된 실리콘 질화막위에 산화 탄탈륨 초박막의 형성 (Formation of ultra-thin $Ta_{2}O_{5}$ film on thermal silicon nitrides)

  • 이재성;류창명;강신원;이정희;이용현
    • 전자공학회논문지A
    • /
    • 제32A권11호
    • /
    • pp.35-43
    • /
    • 1995
  • To obtain high quality of $Ta_{2}O_{5}$ film, two dielectric layers of $Si_{3}N_{4}$ and $Ta_{2}O_{5}$ were subsequently formed on Si wafer. Silicon nitride films were thermally grown in 10 Torr ammonia ambient by R.F induced heating system. The thickness of thermally grown $Si_{3}N_{4}$ film was able to be controlled in the range of tens $\AA$ due to the self-limited growth property. $Ta_{2}O_{5}$ film of 200$\AA$ thickness was then deposited on the as-grown $Si_{3}N_{4}$ film about 25$\AA$ thickness by sputtering method and annealed at $900^{\circ}C$in $O_{2}$ ambient for 1hr. Stoichiometry film was prepared by the annealing in oxygen ambient. Despite the high temperature anneal process, silicon oxide layer was not grown at the interface of the layered films because of the oxidation barrier effect of Si$_{3}$N$_{4}$ film. The fabricated $Ta_{2}O_{5}$/$Si_{3}N_{4}$ film showed low leakage current less than several nA and high dielectric breakdown strength.

  • PDF

Seeding Method를 이용한 인이 도우핑된 Amorphous-Si에서의 HSG형성 조건 (Hemispherical Grained Silicon formation Condition on In-Situ Phosphorous Doped Amorphous-Si Using The Seeding Method)

  • 정양희;강성준
    • 한국정보통신학회논문지
    • /
    • 제5권6호
    • /
    • pp.1128-1135
    • /
    • 2001
  • 본 논문에서는 HSG형성을 위한 Si$_2$H$_{6}$의 조사와 어닐링을 통한 seeding method를 64Mbit DRAM에 적용하였다. 이 기술을 사용함으로서 인이 도우핑된 Amorphous 실리콘의 전극에 HSG grain 크기를 조절할 수 있었고, 이 새로운 HSG형성조건은 기존의 stack 캐패시터보다 약 2배의 정전용량을 확보할 수 있었다. 이와같은 방법을 이용한 HSG형성에서 인농도, 저장폴리 증착온도 및 HSG의 두께에 대한 공정 최적 조건으로는 각각 3.0-4.OE19atoms/㎤ , 53$0^{\circ}C$ 및 400$\AA$이었다. 이들 최적화된 공정조건으로 64M bit DRAM 캐패시터에 적용시 질화막의 두께 한계는 65$\AA$으로 확인되었다.

  • PDF