• Title/Summary/Keyword: 지연 감소

Search Result 2,601, Processing Time 0.026 seconds

Adaptive Multimedia Synchronization Using Delay Jitter (지연지터를 이용한 적응형 멀티미디어 동기화 기법)

  • Lee, Keun-Wang;Oh, Taek-Hwan
    • Proceedings of the KAIS Fall Conference
    • /
    • 2006.11a
    • /
    • pp.236-238
    • /
    • 2006
  • 본 논문은 동기화 구간 조정을 처리하기 위해 지연 지터를 적용함으로써 트래픽 증가로 인한 미디어 데이터의 손실 시간 및 지연시간의 변화로 인한 데이터 손실을 감소시켰다. 그리고 스무딩 버퍼의 대기 시간을 가변으로 처리함으로써 지연시간의 변화로 인한 불연속을 감소시켰다. 제안된 논문은 고품질 서비스의 보장을 요구하는 시스템에 적합하며, 재생율 증가와 손실율 감소 등 서비스 품질을 향상시켰다.

  • PDF

Signal Transition Reducing method of Asynchronous Circuits (비동기식 회로의 신호 천이 감소 방법)

  • 이원철;이제훈;조경록
    • Proceedings of the IEEK Conference
    • /
    • 2003.07b
    • /
    • pp.971-974
    • /
    • 2003
  • 본 논문은 DI(delay insensitive) 지연 모델을 적용한 비동기 회로의 데이터 전송시 발생되는 신호 천이의 수를 감소시키기 위한 새로운 데이터 인코딩 기법과 신호 천이 방법을 제시한다. DI 지연 모델을 적용한 비동기 시스템은 배선 지연에 관계없이 동작이 필요한 모듈에만 데이터와 핸드쉐이크를 위한 이벤트 신호를 전송하는 장점을 갖는다. 그러나 신호의 유효성과 동작 완료 검출을 위해 듀얼레일 데이터 인코딩이 필요하며 이는 비동기 회로의 크기를 증가시키고 이로 인해 전력 소비가 증가한다. 전력 소비를 감소시키기 위해 신호 천이의 수를 줄여야 하며, 본 논문에서는 제안한 신호 천이 기법을 적용하여 실험적으로 약 21%의 전력 소비 감소 결과를 얻었다.

  • PDF

Low Delay IntMDCT Using Power Complementary Window (파워 상호보완 윈도우를 이용한 지연 감소 IntMDCT)

  • Lee, Sang-Hwan;Lee, In-Sung
    • The Journal of the Acoustical Society of Korea
    • /
    • v.32 no.6
    • /
    • pp.525-531
    • /
    • 2013
  • In this paper, we propose to apply low delay algorithm using power complementary window to Integer Modified Discrete Cosine Transform (IntMDCT). Conventional transform, the Modified Discrete Cosine Transform (MDCT) usually produces floating point values for integer input values. This causes the expansion of the data. To refine on this, IntMDCT that produces integer values even for integer input values have emerged. However, IntMDCT has a problem of the algorithm delay, such as MDCT. Delay has became a key issue in environments for the purpose of real-time communications. In order to reduce the delay, the proposed algorithm was applied and the results of the performance evaluation show that delay of IntMDCT has reduced by halfexisting delay.

Adaptive routing algorithm for equitable load balancing with propagation delay (전송지연을 적용한 적응균등부하조절 경로설정 알고리듬)

  • 주만식;백이현;주판유;강창언
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.22 no.12
    • /
    • pp.2635-2643
    • /
    • 1997
  • In this paepr, a routing algorithm is proposed in order to reduce average end-to-end delay and congesting in the high speed network. The algorithm proposed here uses the existing one which adaptively modifies routes and the amount of traffic allocated to each link as user traffic partterns flutuate. This algorithm is ELB(Equitable Load Balancing). Also, the new algorithm considers the proportional to the distance between source and destination. It reduces congestion from the ELB and average end-to-end delay from the propagation dealy concepts respectively. Through the simulation, it shows that the algorithm proposed here reduces average end-to-end delay over low load to high load, and it also guarantees the congestion control.

  • PDF

An Adaptive multimedia Synchronization playback scheme using buffer level (버퍼레벨을 이용한 적응형 멀티미디어 동기화 재생 기법)

  • Sung, Kyung-Sang;Hwang, Min-Koo;Yi, Gi-Sung;Lee, Kuen-Wang;Oh, Hae-Seok
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2001.04b
    • /
    • pp.619-622
    • /
    • 2001
  • 실시간 응용 프로그램은 미디어 데이터간에 만족되어야 할 동기화 제약조건(synchronization constraints)을 가지고 있다. 이러한 제약조건은 프리젠테이션 되어야 할 미디어 데이터간의 지연시간 및 서비스 품질을 나타낸다. 미디어 데이터간의 지연시간 및 서비스 품질을 효율적으로 표현하기 위해서는 이에 적합한 새로운 동기화 기법이 요구된다. 제안된 논문은 가변적 전송 지연 시간을 흡수하면서 미디어 데이터간의 동기화를 수행하는 동적 동기화이다. 즉, 최대 지연 지터 시간을 이용한 동기화 구간 조정과 지연시간의 변화에 따른 가변적 대기 시간을 융통성 있게 처리하여 미디어 데이터간의 동기화 요구를 만족시킬 수 있는 기법이다. 본 논문은 동기화 구간 조정을 처리하기 위해 지연 지터를 적용함으로써 트래픽 증가로 인한 미디어 데이터의 손실 시간 및 지연시간의 변화로 인한 데이터 손실을 감소시켰다. 그리고 스무딩 버퍼의 대기 시간을 가변으로 처리함으로써 지연시간의 변화로 인한 불연속을 감소시켰다. 제안된 논문은 고품질 서비스의 보장을 요구하는 시스템에 적합하며 재생율 증가와 손실율 감소 등 서비스 품질을 향상시켰다.

  • PDF

An Auto-tuning Algorithm of PI Controller Using Time Delay Element (시간 지연 요소를 이용한 PI 제어기 자동 동조 알고리즘)

  • Oh, Seung-Rohk
    • Journal of the Institute of Electronics Engineers of Korea SC
    • /
    • v.47 no.6
    • /
    • pp.1-5
    • /
    • 2010
  • We propose an algorithm which can classify the system should use a PI controller, which have a weak high frequency attenuation characteristics near the critical frequency. To classify the system, we use a time delay element to calculate a gain attenuation rate near the critical frequency. The proposed algorithm also can design PI controller with the given magnitude margin and phase margin specification. The proposed algorithm uses time delay element and saturation function to identify the one point information in frequency domain. We justify the proposed algorithm via the simulation.

Dynamic Time Decision Method for Reducing Packet Delay Time in Wireless Communication based Internet of Things (무선 통신 기반의 사물 인터넷에서 패킷 지연 시간을 감소하기 위한 동적 시간 결정 기법)

  • Jeon, Garam-Moe;Cho, Tae-Ho
    • Proceedings of the Korean Society of Computer Information Conference
    • /
    • 2016.01a
    • /
    • pp.103-104
    • /
    • 2016
  • 사물 인터넷에서는 대부분의 기기가 와이맥스와 같은 무선 통신을 사용하는데 음영지역이 발생할 경우 펨토셀이 필요하다. 펨토셀은 안전적인 통신을 제공하지만 외부에서 무선 송신을 통해 접근할 수 있어 중간자 공격이 발생하기 쉽다. 강제 지연 인터락 프로토콜은 중간자 공격을 탐지하지만 고정된 지연 시간을 통해 패킷 전송 시간은 일정하다. 본 논문은 평가 함수를 사용하여 동적 지연 시간 결정을 통해 패킷 전달 시간에 대해 감소하는 방법을 제안한다. 이로 인해 제안 기법에서는 지연 시간이 효율적으로 감소하여 전송 속도를 향상한다.

  • PDF

A study on Green Roof System and Stormwater Reduction Effectiveness based on SWMM Model (SWMM 모델을 이용한 옥상녹화면에 따른 유출저감효과분석)

  • Kim, Jae Moon;Kim, Sae Bom;Kim, Byung Sung;Park, Kwang Hee;Shin, Hyun Suk
    • Proceedings of the Korea Water Resources Association Conference
    • /
    • 2018.05a
    • /
    • pp.383-383
    • /
    • 2018
  • 최근 기후변화와 도시화로 인해 국지성 집중호우 및 불투수면적이 증가하고 있는 실정이며, 도시 지역 내의 첨두유량, 도달시간, 지체시간 등과 같은 수문학적 인자가 변화함에 따라 재산피해, 인명피해가 발생하고 있다. 저영향개발(Low Impact Development, LID) 기법은 수리수문학적 및 환경생태학적 문제를 저감하는 방안 중 하나로써 도시지역에서 수환경을 자연상태로 복원하는 대안으로 제시되고 있다. LID 기법 중 하나인 옥상녹화는 도시 내의 불투수면 증가로 인한 초과 지표면유출을 저감시켜 물관리를 하는 기술이다. 본 연구는 경남 양산시 부산대학교 제 2 캠퍼스에 조성된 옥상녹화 장치를 이용하여 정량적으로 유출량을 분석하였다. 비식생구와 식생구를 설치하고 실험의 시나리오는 강우강도를 25, 50, 75, 100 mm/hr로 설정하여 측정된 데이터 값을 바탕으로 SWMM(Storm Water Management Model) 모델링을 수행하였다. 유출량 값은 SWMM 5의 매개변수 추정지원 시스템인 SWMM-SCE를 이용하여 모형을 자동보정하였다. 보정된 모의유량은 실측유량과 0.28~3.81% 만큼의 오차를 보였고 각 시나리오에 따라 검증한 결과 상관계수가 0.82 이상으로서 실측값과 높은 상관성을 나타내었다. 옥상녹화 실험의 경우, 강우강도 75mm/hr일 때 첨두유출저감율과 지연시간은 각각 15.45% 감소, 15초 지연으로 최적의 효율이 나타났으며 강우강도 25mm/hr일 때 첨두유출저감율과 지연시간은 각각 1.36% 감소, 4초 지연으로 최저의 효율이 나타났다. SWMM 모의 결과는 강우강도 75mm/hr일 때 첨두유출저감율과 지연시간은 각각 15.45% 감소, 16초 지연으로 최적의 효율이 나타났으며 강우강도 25mm/hr일 때 첨두유출저감율과 지연시간은 각각 2.73% 감소, 4초 지연으로 최저의 효율이 나타났다.

  • PDF

A Clock Generator with Jitter Suppressed Delay Locked Loop (낮은 지터를 갖는 지연고정루프를 이용한 클럭 발생기)

  • Nam, Jeong-Hoon;Choi, Young-Shig
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.49 no.7
    • /
    • pp.17-22
    • /
    • 2012
  • A novel Clock Generator with jitter suppressed delay-locked loop (DLL) has been proposed to generate highly accurate output signals. The proposed Clock Generator has a VCDL which can suppress its jitter by generating control signals proportional to phase differences among delay stages. It has been designed to generate 1GHz output at 100MHz input with 1.8V $0.18{\mu}m$ CMOS process. The simulation result demonstrates a 3.24ps of peak-to-peak jitter.

Low Power Clock Generator Based on An Area-Reduced Interleaved Synchronous Mirror Delay Scheme (면적을 감소시킨 중첩된 싱크러너스 미러 지연 소자를 이용한 저전력 클럭 발생기)

  • Seong, Gi-Hyeok;Park, Hyeong-Jun;Yang, Byeong-Do;Kim, Lee-Seop
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.39 no.8
    • /
    • pp.46-51
    • /
    • 2002
  • A new interleaved synchronous mirror delay(SMD) is proposed in order to reduce the circuit size and the power. The conventional interleaved SMD has multiple pairs of forward delay array(FDA) and backward delay away(BDA) in order to reduce the jitter. The proposed interleaved SMD. requires one FDA and one BDA by changing the position of multiplexer. Moreover, the proposed interleaved SMD solves the polarity problem with just one extra inverter. Simulation results show that about 30% power reduction and 40% area reduction are achieved in the proposed interleaved SMD. All circuit simulations and implementations are based on a 0.25um two-metal CMOS technology.