• Title/Summary/Keyword: 전류원 분석

Search Result 327, Processing Time 0.043 seconds

Jitter Analysis of Ring Oscillator with MOSFET 1/f Noise (MOSFET의 1/f noise에 의한 Ring Oscillator의 Jitter 분석)

  • 박세훈;박세현
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2003.10a
    • /
    • pp.606-609
    • /
    • 2003
  • It is known that 1/f noise of MOSFET is generated by superposition of single Random Telelgraph Signal (RTS). In this study, jitter from 1/f noise of MOSFET is analysed with RTS supplied to one of the nodes of the ring oscillator under investigation. Jitter rates are investigated as the number of stage, power supply voltage, and the amplitude of RTS change.

  • PDF

A Design on High Frequency CMOS VCO for UWB Applications (UWB 응용을 위한 고주파 CMOS VCO 설계 및 제작)

  • Park, Bong-Hyuk;Lee, Seung-Sik;Choi, Sang-Sung
    • The Journal of Korean Institute of Electromagnetic Engineering and Science
    • /
    • v.18 no.2 s.117
    • /
    • pp.213-218
    • /
    • 2007
  • In this paper, we propose the design and fabrication on high frequency CMOS VCO for DS-UWB(Direct-Sequence Ultra-WideBand) applications using 0.18 ${\mu}m$ process. The complementary cross-coupled LC oscillator architecture which is composed of PMOS, NMOS symmetrically, is designed for improving the phase noise characteristic. The resistor is used instead of current source that reduce the 1/f noise of current source. The high-speed buffer is needed for measuring the output characteristic of VCO using spectrum analyzer, therefore the high-speed inverter buffer is designed with VCO. A fabricated core VCO size is $340{\mu}m{\times}535{\mu}m$. The VCO is tunable between 7.09 and 7.52 GHz and has a phase noise lower than -107 dBc/Hz at 1-MHz offset over entire tuning range. The measured harmonic suppression is 32 dB. The VCO core circuit draws 2.0 mA from a 1.8 V supply.

Measurement and Analysis of Surges on Information Devices Installed in a Power Substation (변전소내 정보기기에서 서지의 측정과 분석)

  • Song Jae-yong;Park Dae-won;Seo Hwang-dong;Han Joo-sup;Kil Gyung-suk
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • v.9 no.2
    • /
    • pp.289-294
    • /
    • 2005
  • This paper deals with the analysis results of surge voltage and current measured on information devices installed in a power substation. The power recorder to measure surge voltage and current was connected to signal lines near power transformers and switches, and the time resolution of the power recorder is 4 MS/s. Peak value of the measured surge voltage and current were ranges of 500~1,300v and 500~3,100k, respectively. During the period of measurement, over 5~10 events per day were recorded. Consequently, information devices installed in around high voltage power facilities should be designed considering the surge voltage and current caused in the condition.

The Research for a Structure of Current Limiter using a Phasic Similitude of Magnetic Circuit (자기회로의 위상학적 상사성을 이용한 전류제한기 구조에 관한 연구)

  • Ji, Geun-Yang;Jang, Bong-Hwan;Lee, Soo-Won;Min, Kyung-Il;Moon, Young-Hyun
    • Proceedings of the KIEE Conference
    • /
    • 2009.07a
    • /
    • pp.344_346
    • /
    • 2009
  • 본 논문에서는 전력계통에서 고장발생시 자속의 변화를 통한 magnetic switching을 이용한 전류제한기를 제안하였다. 구조는 자속이 흐를 수 있는 철심과 회로에 연결되어 있는 1차권선, 철심과 1차권선 사이에 위차한 1차권선과 반대방향으로 감겨져 있는 2차권선 및 2차권선 하부에 이동이 가능한 동판의 2차권선 secondary로 구성되어 있다. 정상상태에서는 철심내에 1차권선과 2차권선에 의해 발생된 자속이 서로 상쇄되어 두 권선에 유기되는 전압은 0이지만 고장이 발생하여 2차 권선의 스위치를 open하고 2차권선 secondary를 철심밖으로 쳐 내면 그동안 상쇄되었던 자속이 철심을 통하여 흐르게 되고 이에 따라 1차권선에 유기된 전압은 회로의 전류를 제한하게 되므로 차단기를 용이하게 동작시킬 수 있는 구조이다. 실험을 통하여 전류제한기 동작 전 후의 전류제한 효과를 분석하였으며 이를 통해 본 논문에서 제안하는 시스템은 차단기에 가해지는 아크충격을 완화하여 설비의 수명을 연장하고 적은 용량의 차단기 사용이 가능하므로 설비투자예산 절감 및 모든 차단기 사용분야에 활용될 수 있는 장점을 가지고 있음을 확인하였다.

  • PDF

Resonance Suppression Control of Input Current for Capacitorless Inverter (캐패시터리스 인버터의 입력 전류 공진 억제)

  • Yoo, An-No;Lee, Hak-Jun;Lee, Wook-Jin;Sul, Seung-Ki;Dehkordi, Behzad Mirzaeian;Kim, Sun-Ja;Na, Seung-Ho;Kim, Jeong-Ha
    • Proceedings of the KIEE Conference
    • /
    • 2008.07a
    • /
    • pp.888-889
    • /
    • 2008
  • 본 논문은 직류단 전원(DC link)에 대용량의 전해 캐패시터(Electrolytic capacitor)를 사용하지 않는 전해 캐패시터리스 (Electrolytic-Capacitorless) 인버터의 입력 전류와 직류단 전원 공진(resonance) 억제에 대한 것이다. 직류단 전원의 순시적인 에너지원으로 사용되는 전해 캐패시터를 사용하지 않는 캐패시터리스 인버터는 기존의 인버터에 비해서 가격, 부피 면에서 장점을 가지지만, 직류단 전원의 캐패시터 용량이 작아서 부하 단 스위칭의 영향이 입력 전류에 직접적으로 나타나게 된다. 이에 따라서 캐패시터리스 인버터는 필연적으로 입력 단에 저역 통과 필터(Low Pass Filter : LPF)가 필요하다. 입력 단의 필터는 간단한 구조와 가격적 측면을 고려하여 LC 필터가 주로 사용되는데, LC필터는 직류단 전류에 의한 공진의 원인이 된다. 본 논문에서는 캐패시터리스 인버터의 입력 필터의 영향을 분석하여 입력 전류와 직류단 전압의 공진을 억제 할 수 있는 방법을 제시하고, 실험 결과를 통하여 제안된 방법의 유효성을 확인한다.

  • PDF

Current Regulated Delta Modulator for Series Resonant Inverter with Transformer-Coupled Load (변압기-결합형 직렬공진 인버터의 델타변조 전류제어)

  • 안희욱;김학성
    • The Transactions of the Korean Institute of Power Electronics
    • /
    • v.4 no.3
    • /
    • pp.231-239
    • /
    • 1999
  • An improved version of current-regulated delta modulator (CRDM) is investigated for the output cunent control of v voltage-source inverters that have transformer-coupled series resonant load and are operated at the resonant frequency. Conventional CRDM has not only CUlTent offset problem but also transformer flux saturation problem when i it is applied to induction heating systems that have transformel-coupled loads. To cope with these problems, the effect of flux saturation is analysed, and simple method to av이d the problem is proposed. And integral type of CRDM is a adopted to remove the cunent offset. The boundaries of integrator gain for stable operation is calculated using the c concept of sliding mode controL The validity of proposed strategy is vel퍼ed through simulations and prototype e experiments.

  • PDF

Protection Coordination Study in Smart Grid with Diesel Generator (디젤발전기가 포함된 스마트그리드 보호계전 방안 연구)

  • Lee, Kang-Wan;Hong, Jong-Seok
    • Proceedings of the KIEE Conference
    • /
    • 2011.07a
    • /
    • pp.784-785
    • /
    • 2011
  • 보호계전시스템은 전력계통 운영 상태를 감시하여 전기 사고시 고장부분을 분리함으로써 전력공급 신뢰성 제고 및 고장파급 억제 기능을 수행한다. 스마트그리드는 신재생에너지원을 포함한 다양한 분산전원을 구비하고 있어, 전기 고장시 이들 분산전원으로부터 고장전류가 고장점으로 유입된다. 앞으로 보급 확산이 예상되는 소규모 스마트 그리드 구성 및 운전 형태별 고장전류를 해석하고 이를 이용하여 실현 가능한 스마트그리드 보호계전시스템의 구현 및 이의 동작 설정 값을 계산한다. 아울러 스마트그리드에 발생한 고장전류 크기 및 분포에 관련한 보호계전시스템의 적정성을 조사 및 분석한다.

  • PDF

A Study on the Operation Characteristics for Protection Coordination Devices of Customer with PV Systems (태양광발전의 연계에 대한 수용가 보호기기의 운용특성에 관한 연구)

  • Kim, Byung-Ki;Lee, Bum-Tae;Jeon, Jin-Teak;Kim, Sub-Han;Rho, Dae-Seok
    • Proceedings of the KAIS Fall Conference
    • /
    • 2010.11a
    • /
    • pp.80-84
    • /
    • 2010
  • 본 논문에서는 기존의 배전계통에 연계된 태양광전원에서 발생하는 양방향 보호협조에 대한 문제점을 분석하였다. 모의배전계통과 통합 보호기기장치, 모의 태양광전원장치로 구성된 태양광전원용 보호협조시험장치를 제작하여, 단락사고시험(OCR)과 지락사고시험(OCGR)에 대한 보호기기의 특성시험을 수행하였다. 태양광전원 연계에 의한 사고전류 공급으로 보호기기의 정정치 변동과 보호기기의 오동작, 부동작에 대한 동작특성을 분석하여, 기존의 배전계통에 연계된 태양광전원의 문제점을 분석하고, 그 대안을 제시하였다.

  • PDF

A Study on the Outages Due to Voltage Expanding in Closing High Voltage Capacitor (고압 커패시터 투입시 전압확대에 따른 사고 사례 연구)

  • Cho, Nam-Hoon;Jung, Jum-Soo;Park, Yong-Woo;Ha, Bok-Nam;Lee, Hyung-Ho
    • Journal of the Korean Institute of Illuminating and Electrical Installation Engineers
    • /
    • v.22 no.9
    • /
    • pp.94-102
    • /
    • 2008
  • Capacitor switching is essential for the economic operation and proper voltage control of KOREA electric utility distribution system. Voltage transients produced by capacitor switching (around 2.0 per unit at substation and 2.5 or less per unit at customer site, and lasting less then 1[ms]) do not have the magnitude or duration to interfere with the operation of computers, but they do disrupt the operation of adjustable speed drivers. The result of our research, ASD manufacturers should learn from the computer industry and design products that will operate satisfactory In the electrical envelopment in which they will be placed. In this case history, the inductors on the input to ADSs in order to prevent nuisance tripping from capacitor switching(and other causes within the apartment) proved to be an effective, low-cost solution.

Equivalent Model of a Multiport Network for Electromagnetic Transients Studies (전자기 과도현상 해석을 위한 다단자 회로망 등가표현법)

  • Hong, Jun-Hee;Cho, Kyung-Rae;Jung, Byung-Tae;Kim, Sung-Hee;Ahn, Bok-Sin
    • Proceedings of the KIEE Conference
    • /
    • 1997.07c
    • /
    • pp.878-879
    • /
    • 1997
  • 본 논문에서는 전자기 과도현상 해석을 위한 다단자 회로망 등가표현법을 제안한다. 이 방법은 M개의 경계모선을 가진 축약대상 계통의 과도특성을 시간 영역에서 분석하며 이를 이용해 M 개의 노톤형 이산시간 등가 어드미턴스 필터꼴의 등가시스템을 구현한다. 이 때 각각의 등가 어드미턴스 필터 모델들은 해당 경계모선에서의 구동점 어드미턴스 특성을 나타내는 부분과 나머지 M-1 개의 등가 종속전류원으로 구성된다. 또한 이 등가 종속전류원들은 각 경계모선을 연결하는 분포정수 회로요소들로 인한 시지연 효과를 명확하게 반영할 수 있는 구조를 갖는다. 완성된 M 단자쌍 모델을 해석대상 시스템에 대한 이산시간 표현형과 쉽게 결합하여 원하는 전자기 과도현상 모의해석을 수행할 수 있다. 축약대상 시스템과 2 개의 경계모선을 통해 연결된 시험계통을 대상으로 모선지락 사고시 과전압과 스위칭 써지를 모의해석한 결과 제안하는 방법이 타당함을 확인할 수 있었다.

  • PDF