• 제목/요약/키워드: 위상 잠금 루프

검색결과 14건 처리시간 0.023초

원전 배관 루프시스템의 냉각 위상잠금 적외선열화상을 이용한 결함 검출에 관한 연구 (A Study about Detection of Defects in the Nuclear Piping Loop System Using Cooling Lock-in Infrared Thermography)

  • 김상채;강성훈;윤나연;정현철;김경석
    • 비파괴검사학회지
    • /
    • 제35권5호
    • /
    • pp.321-331
    • /
    • 2015
  • 냉각 위상잠금 적외선열화상 기법을 이용하여 원전 배관 루프시스템의 가열결함 검출의 선행연구를 통하여 냉각결함 검출조건의 적용에 관한 연구를 수행하였다. 배관의 결함가공은 감육 길이, 감육 깊이를 변화시켜 결함조건을 가공하여 루프시스템을 제작하였다. 사용된 장비는 적외선열화상 카메라와 냉각장치를 사용하였으며 냉각장치와 대상 루프시스템과의 거리는 2m로 고정시켜 실험을 수행하였다. 실험 결과의 분석을 위하여 냉각온도 분포, 위상데이터를 확보하고, 이를 분석하여 결함 길이를 측정하였다. 냉각결함 검출조건은 적외선열화상 데이터보다 위상잠금 적외선열화상 데이터가 측정 결과의 신뢰도가 높았다.

주파수잠금회로(FLL)를 이용한 VCO의 위상잡음 개선 해석 (Analysis of the Phase Noise Improvement of a VCO Using Frequency-Locked Loop)

  • 염경환;이동현
    • 한국전자파학회논문지
    • /
    • 제29권10호
    • /
    • pp.773-782
    • /
    • 2018
  • FLL(Frequency-Locked-Loop: 주파수 잠금회로)은 주파수-검출기(frequency detector)를 사용하여 VCO의 위상잡음을 개선하는 부-궤환(negative feedback) 시스템이다. 본 논문은 FLL에 의한 VCO의 위상잡음의 이론적 분석을 새로이 제시하였다. 분석 결과, VCO의 위상잡음은 FLL 루프-대역폭 내에서는 주파수검출기와 루프-필터로 결정된 위상잡음을 좇아가며, 반면 루프-대역폭 밖에서는 VCO의 위상잡음이 그대로 나타나게 된다. 따라서 이론적 분석 결과를 바탕으로 VCO의 위상잡음을 최소화 하는 FLL을 설계할 수 있게 된다. 또한 실험을 통하여 이론적으로 분석된 위상잡음 결과는 검증하였다.

광대역 아날로그 이중 루프 Delay-Locked Loop (Wide Range Analog Dual-Loop Delay-Locked Loop)

  • 이석호;김삼동;황인석
    • 전자공학회논문지SC
    • /
    • 제44권1호
    • /
    • pp.74-84
    • /
    • 2007
  • 본 논문에서는 기존의 DLL 지연 시간 잠금 범위를 확장하기 위해 새로운 이중 루프 DLL을 제안하였다. 제안한 DLL은 Coarse_loop와 Fine_loop를 포함하고 있으며, 와부 클럭과 2개의 내부 클럭 사이의 초기 시간차를 비교하여 하나의 루프를 선택하여 동작하게 된다. 2개의 내부 클럭은 VCDL의 중간 출력 클럭과 최종 출력 클럭이며 두 클럭의 위상차는 $180^{\circ}$이다. 제안한 DLL은 일반적인 잠금 범위 밖에 있을 경우 Coarse_loop를 선택하여 잠금 범위 안으로 이전 시킨 후 Fine_loop에 의하여 잠금 상태가 일어난다. 따라서 제안한 DLL은 harmonic lock이 일어나지 않는 한 항상 안정적으로 잠금 과정이 일어날 수 있게 된다. 제안한 DLL이 사용하는 VCDL은 두 개의 제어 전압을 받아 지연 시간을 조절함으로 일반적인 다 적층 currentstarved 형태의 인버터 대신에 TG 트랜지스터를 이용하는 인버터를 사용하여 지연 셀을 구성하였다. 새로운 VCDL은 종래의 VCDL에 비하여 지연시간 범위가 더욱 확장되었으며, 따라서 제안한 DLL의 잠금 범위는 기존의 DLL의 잠금 범위보다 2배 이상 확장되었다. 본 논문에서 제안한 DLL 회로는 0.18um, 1.8V TSMC CMOS 라이브러리를 기본으로 하여 설계, 시뮬레이션 및 검증하였으며 동작 주파수 범위가 100MHz${\sim}$1GHz이다. 또한, 1GHz에서 제안한 DLL의 잠금 상태에서의 최대 위상 오차는 11.2ps로 높은 해상도를 가졌으며, 이때 소비 전력은 11.5mW로 측정되었다.

Ku-대역 유전체 공진기 발진기의 Sampling Phase Detector를 이용한 위상 고정 루프 필터 설계 및 제작 (Design of Phase Locking Loopfilter Using Sampling Phase Detector for Ku-Band Dielectric Resonator Oscillator)

  • 오 바담가라와;양승식;오현석;이만희;정해창;염경환
    • 한국전자파학회논문지
    • /
    • 제19권10호
    • /
    • pp.1147-1158
    • /
    • 2008
  • 본 논문에서는 SPD(Sampling Phase Detector) 소자를 위상검출기로 사용하여, 기준 신호원 700 MHz SAW(Surface Acoustic Wave) 발진기에 16.8 GHz의 VTDRO(Voltage Tuned Dielectric Resonator Oscillator)를 안정화하는 위상 고정 회로를 설계하였다. 이러한 위상 고정 방법은 루프 필터만으로 직접적으로 위상 고정할 경우 잠금 시간(lock time)의 문제로, 루프 필터뿐만 아니라 구형파의 시변하는 전류원을 사용 위상 고정하게 된다. 이러한 구동 회로와 루프 필터는 서로 상관 관계가 있어, 이의 체계적인 조정을 필요로 한다. 본 논문에서는 이러한 구동 회로와 루프 필터의 체계적인 설계 방법을 제시하였다. 제작된 PLDRO(Phase Leered DRO)는 안정된 16.8 GHz의 중심 주파수에서 약 6.3 dBm의 출력 전력을 갖고, 위상 잡음은 100 kHz offset에서 -101 dBc/Hz 성능을 보인다.

위상잡음 해석을 이용한 RSSI용 PLL 주파수합성기 설계 (Design of a PLL Frequency Synthesizer for RSSI Applications Using Phase Noise Analysis)

  • 김남태;정재한;송한정
    • 대한전자공학회논문지TC
    • /
    • 제48권12호
    • /
    • pp.28-34
    • /
    • 2011
  • 본 논문에서는 위상잡음 해석을 이용하여 RSSI(receiver signal strength indicator)용 PLL 주파수 합성기를 설계한다. PLL의 위상잡음, 잠금시간(lock time) 및 스퍼(spur) 억제 능력은 루프 요소의 성능과 루프 필터에 의하여 결정되므로, 합성기의 요구 성능은 PLL 요소의 잡음 성능과 루프 전달함수를 최적화함으로써 구할 수 있다. 이의 응용 예로써, 2.288GHz에서 동작하는 RSSI용 PLL 주파수 합성기를 위상잡음 해석을 이용하여 설계하며, 실험을 통하여 설계의 타당성을 입증한다.

주파수 잠금회로를 이용한 발진기의 위상잡음 개선 (Improvement of Phase Noise for Oscillator Using Frequency Locked Loop)

  • 김욱래;이창대;김용남;임평순;이동현;염경환
    • 한국전자파학회논문지
    • /
    • 제27권7호
    • /
    • pp.635-645
    • /
    • 2016
  • 본 논문에서는 주파수 잠금회로(FLL: Frequency Locked Loop)를 이용하여 발진기의 위상잡음을 개선할 수 있음을 보였다. 1차적으로 헤어-핀 공진기를 이용하여 전압제어발진기(VCO)를 제작하였다. 제작된 VCO는 발진주파수 5 GHz에서 위상잡음을 측정한 결과, 1 kHz offset 주파수에서 -53.1 dBc/Hz를 보였다. 위상잡음을 개선하기 위하여, VCO에 5 GHz 공진기로 구성된 주파수 검출기(frequency detector), 루프 필터, 전위변환기(level shifter)를 이용 궤환회로를 구성, 주파수 잠금회로를 구성하였다. 제작된 주파수 잠금회로는 5 GHz의 주파수에서 발진하고, 1 kHz offset 주파수에서 -120.6 dBc/Hz의 위상잡음을 보였다. 따라서 주파수 잠금회로를 이용, VCO의 위상잡음을 획기적으로 약 67.5 dB 개선할 수 있음을 보였다. 또한, 얻어진 주파수 잠금회로를 이용한 발진기의 위상잡음 성능은 수정발진기의 위상잡음과 비견할만한 것이다.

단일-공진기로 구성된 주파수-잠금 회로를 이용한 5-GHz 발진기 (A 5-GHz Oscillator Using Frequency-Locked Loop with a Single Resonator)

  • 이창대;이동현;이창환;염경환
    • 한국전자파학회논문지
    • /
    • 제29권11호
    • /
    • pp.842-850
    • /
    • 2018
  • 본 논문에서는 VCO와 주파수검출기(frequency detector)에 각각 별도의 공진기를 사용하여 구성된 기존의 주파수-잠금회로(frequency locked loop: FLL) 구조 발진기를 개선하여, 단일-공진기로 구성된 주파수-잠금 회로를 이용한 구조가 단순화된 5-GHz 발진기의 설계제작을 보였다. 이때 공진기는 VCO 및 주파수검출기 구성에 공용으로 사용된다. 제작된 5-GHz 발진기는 고주파 성능이 우수한 Rogers사의 RO4350B와 상용 FR4 3층 기판을 이종-접합하여 구성하였으며, 주파수 잠금은 약 5 GHz에서 일어나며, 3.8 dBm의 출력을 갖는다. 위상잡음은 offset-주파수 1 kHz를 경계로 1 kHz 이상에서는 VCO의 위상잡음을, 1 kHz보다 낮을 때는 FLL 바탕잡음을 갖도록 하였다. 이와 같이 설정된 루프-필터에 대해 위상잡음의 개선은 offset-주파수 100 Hz에서 약 12 dB의 개선을 보였다.

SPD를 이용한 2.4 GHz PLL의 위상잡음 분석 (Phase Noise Analysis of 2.4 GHz PLL using SPD)

  • 채명호;김지흥;박범준;이규송
    • 한국군사과학기술학회지
    • /
    • 제19권3호
    • /
    • pp.379-386
    • /
    • 2016
  • In this paper, phase noise analysis result for 2.4 GHz PLL(phase locked loop) using SPD(sample phase detector) is proposed. It can be used for high performance frequency synthesizer's LO(local oscillator) to extend output frequency range or for LO of offset PLL to reduce a division rate or for clock signal of DDS(direct digital synthesizer). Before manufacturing, theoretical estimation of PLL's phase noise performance should be performed. In order to calculate phase noise of PLL using SPD, Leeson model is used for modeling phase noise of VCO(voltage controlled oscillator) and OCXO(ovened crystal oscillator). After theoretically analyzing phase noise of PLL, optimized loop filter bandwidth was determined. And then, phase noise of designed loop filter was calculated to find suitable OP-Amp. Also, the calculated result of phase noise was compared with the measured one. The measured phase noise of PLL was -130 dBc/Hz @ 10 kHz.

무선가입자망용 CMOS 중간주파수처리 집적회로 (A CMOS Intermediate-Frequency Transceiver IC for Wireless Local Loop)

  • 김종문;이재헌;송호준
    • 한국통신학회논문지
    • /
    • 제24권8A호
    • /
    • pp.1252-1258
    • /
    • 1999
  • 본 논문에서는 10-MHz 대역폭을 갖는 무선가입자망용 중간주파수 아날로그 IC 설계에 관하여 논한다. 본 IC는 RF 부와 MODEM사이에서 인터페이스 역할을 하며, 수신 단에서는 중간주파수 신호를 기저대역으로 저역변환을 하고 송신 단에서는 기저대역 신호를 중간주파수 신호로 바꾸어 준다. 본 회로는 이득조절증폭기, 위상잠금회로, 저역통과필터, 아날로그-디지털 및 디지털-아날로그 변환기로 구성된다. 위상잠금회로에서 전압발진기 및 분주기, 위상비교기, 전하펌핑회로는 동일 칩 안에 구현하였고, 외부소자로는 루프필터용 소자와 LC 탱크 소자만이 사용되었다. 본 IC는 0.6-$\mu\textrm{m}$ CMOS 공정에 의하여 제작되었고, 전체 크기는 4 mm $\times$ 4 mm 이며, 3.3 V에서 약 57mA를 소모하였다.

  • PDF

저면적 디지털 제어 발진기의 양자화 에러 최소화를 위한 추가 서모미터 코드 잠금 기법 (Additional Thermometer Code Locking Technique for Minimizing Quantization Error in Low Area Digital Controlled Oscillators)

  • 강병석;김영식;김신웅
    • 전기전자학회논문지
    • /
    • 제27권4호
    • /
    • pp.573-578
    • /
    • 2023
  • 본 논문에서는 고성능 디지털 위상 고정 루프(DPLL)에 적용 가능한 새로운 잠금 기법을 소개한다. 이 연구는 LC 기반 디지털 제어 발진기(DCO)에서 발생하는 양자화 오류를 줄이기 위해 추가 서모미터 코드를 사용한다. 본 방식은 전체 DCO 코드를 서모미터 방식으로 구현하지 않음에도 불구하고 높은 선형성을 통해 양자화 오류를 감소시킨다. 초기 잠금 단계에서 바이너리 코드를 사용하고, 잠금이 완료되면 서모미터 코드로 전환하여 높은 주파수 대비 선형성과 낮은 지터 특성을 달성한다. 이 접근법은 낮은 DCO 이득(Kdco) 값을 요구하는 응용에서 서모미터 코드만을 사용하는 기존 방식과 비교하여 스위치의 수를 현저히 줄이고 발진기의 면적을 최소화한다. 또한, 지터 특성은 서모미터 코드만을 사용하는 방식과 동일한 수준을 유지한다. SystemVerilog 및 Verilog HDL을 사용한 모델링과 RTL 수준에서의 설계를 통해 이 기법의 효과가 입증되었다.