• Title/Summary/Keyword: 웨이퍼링 공정

Search Result 69, Processing Time 0.034 seconds

A Study on Optimal Scheduling of Multi-Spinner's Manufacturing Process Using Artificial Neural Network (인공 신경회로망을 이용한 Multi-Spinner의 생산 공정 최적 스케줄링에 관한 연구)

  • Jo, Yong-Cheol;Jo, Hyeon-Chan;Kim, Jong-Won;Jang, Ryang;Jeon, Heung-Tae
    • Proceedings of the Korean Institute of Intelligent Systems Conference
    • /
    • 2008.04a
    • /
    • pp.157-160
    • /
    • 2008
  • Multi-Spinner 장비는 반도체 제조공정과정 중 Photo공정에서 노광(Exposure)공정을 제외한 PR 형성공정 및 현상(Development)을 수행하는 복합적인 장비이다. 이 복합적인 Multi-Spinner 장비의 각 수행 과정에서는 웨이퍼를 이동 작업하는데 있어서 이동경로를 최적 스케줄링 한다면 반도체 생산량 향상에 크게 도움이 된다. Multi-Spinner 장비내의 각 공정과정들은 PR 형성공정 및 현상 공정 순서에 맞게 순차적으로 진행되며, 이 과정들을 위해 이송 로봇이 순차적으로 웨이퍼를 이동하며, 이 과정에서 일정의 대기시간이 발생하게 된다. 대기시간을 줄이기 위해 C/S 유닛에 담겨 있는 수십 장의 웨이퍼들을 다음 공정으로 이송 시 이동경로의 최적 스케줄링이 필요하다. 본 논문은 스케줄링 문제를 풀기 위해 인공 신경회로망(Artificial Neural Network)을 이용한 최적 스케줄링 방법을 제안한다.

  • PDF

A Study on a Laser Dicing and Drilling Machine for Si Thin-Wafer (UV 레이저를 이용한 Si Thin 웨이퍼 다이싱 및 드릴링 머신)

  • Lee, Young-Hyun;Choi, Kyung-Jin
    • Proceedings of the KIEE Conference
    • /
    • 2004.11c
    • /
    • pp.478-480
    • /
    • 2004
  • 다이아몬드 톱날을 이용한 얇은 Si 웨이퍼의 기계적인 다이싱은 chipping, crack 등의 문제점을 발생시킨다. 또한 stacked die 나 multi-chip등과 같은 3D-WLP(wafer level package)에서 via를 생성하기 위해 현재 사용되는 화학적 etching은 공정속도가 느리고 제어가 힘들며, 공정이 복잡하다는 문제점을 가지고 있다. 이러한 문제점을 해결하기 위해 현재 연구되고 있는 분야가 레이저를 이용한 웨이퍼 다이싱 및 드릴링이다. 본 논문에서는 UV 레이저를 이용한 얇은 Si 웨이퍼 다이싱 및 드릴링 시스템에 대해 소개하고, 웨이퍼 다이싱 및 드릴링 실험결과를 바탕으로 적절한 레이저 및 공정 매개변수에 대해 설명한다.

  • PDF

스퍼터링 공정 중 알루미늄 타겟 오염이 알루미늄 산화막 증착에 미치는 영향

  • Lee, Jin-Yeong;Gang, U-Seok;Heo, Min;Lee, Jae-Ok;Song, Yeong-Hun
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2016.02a
    • /
    • pp.302.2-302.2
    • /
    • 2016
  • 알루미늄 산화막 스퍼터링 공정 중 타겟이 반응성이 있는 산소와 결합하여 산화되는 타겟 오염은 증착 효율의 감소[1]와 방전기 내 아크 발생을 촉진[2]하여 이를 억제하는 방법이 연구되어 왔다. 본 연구에서는 알루미늄 산화막 증착 공정 중 타겟 오염 현상이 기판에 증착된 알루미늄 산화막 특성이 미치는 영향을 분석하였다. 실험에는 알루미늄 타겟이 설치된 6 인치 웨이퍼용 직류 마그네트론 스퍼터링 장치를 활용하였다. 위 장치에서 공정 변수 제어를 통해 타겟 오염 현상의 진행 속도를 제어하였다. 공정 중 타겟 오염 현상을 타겟 표면 알루미나 형성에 따른 전압 강하로 관찰하였고 타겟 오염에 의한 플라즈마 변화를 원자방출분광법을 통해 관찰하였다. 이 때 기판에 증착 된 알루미나 박막의 화학적 결합 특성을 XPS depth로 측정하였으며, 알루미나 박막의 두께를 TEM을 통해 측정하였다. 측정 결과 타겟 오염 발생에 의해 공정 중 인가 전압 감소와 타겟 오염에 소모된 산소 신호의 감소가 타겟 오염 정도에 따라 변동되었다. 또한 공정 중 타겟 오염 정도가 클수록 기판에 증착한 막과 실리콘 웨이퍼 사이에 산소와 실로콘 웨이퍼의 화합물인 산화규소 계면의 형성 증가됨을 확인했다. 위 현상은 타겟 오염 과정 중 발생하는 방전기 내 산소 분압 변화와 막 증착 속도 변화가 산소의 실리콘 웨이퍼로의 확산에 영향을 준 것으로 해석되었다. 위 결과를 통해 스퍼터링 공정 중 타겟 오염 현상이 기판에 증착 된 알루미나 막 및 계면에 미치는 영향을 확인하였다.

  • PDF

기판 세정공정 변화에 따른 실리콘 웨이퍼/비정질 실리콘 박막 나노계면 및 이종접합 태양전지 소자 특성 연구

  • O, Jun-Ho;Lee, Jeong-Cheol;Kim, Dong-Seok;Kim, Ga-Hyeon
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2014.02a
    • /
    • pp.423.1-423.1
    • /
    • 2014
  • 본 발표에서는 실리콘 이종접합 태양전지에서 중요한 실리콘 웨이퍼 표면/계면 제어에 대하여 발표한다. 다시 말하여, 실리콘 웨이퍼 기판 세정공정 변화에 따른 실리콘 웨이퍼 표면의 소수전하수명(minority carrier lifetime, MCLT) 및 태양전지 소자특성 변화에 대하여 연구하였다. 구체적으로, 실리콘 웨이퍼 클리닝 최초단계로써 KOH damage etching 공정을 도입할 때, 이후 클리닝 공정을 통일하여 적용한 웨이퍼 표면의 MCLT 및 상기 웨이퍼를 이용하여 플라즈마 화학기상증착법(PECVD)을 통하여 제작한 태양전지 소자 효율은 KOH etching 시간이 10분일 때 최대치에 도달한 후 감소하였다. 또한, RCA1, RCA2, Piranha로 이루어진 웨이퍼 클리닝 단계의 사이에, 또는 맨 마지막에 묽힌 불산용액(DHF, 5 %) 처리를 하여 표면 산화막 제거 및 수소종단처리를 하여 기판의 passivation 특성을 향상시키고자 할 때, 불산용액 처리 순서에 따른 웨이퍼 표면의 MCLT 및 태양전지 소자 효율을 비교하였다. 그 결과, 묽은불산용액을 클리닝 단계 사이에 적용하였을 때의 MCLT 및 태양전지 소자의 특성이 더 우수하였다.

  • PDF

Development of Cluster Tool Dispatching Algorithm for Next Generation Wafer Production System (차세대 웨이퍼 생산시스템을 위한 클러스터 툴 디스패칭 알고리즘 개발)

  • Hur, Sun;Lee, Hyun;Park, Eu-Gene
    • Proceedings of the KAIS Fall Conference
    • /
    • 2010.11b
    • /
    • pp.792-796
    • /
    • 2010
  • 차세대 반도체 공정인 450mm 웨이퍼 생산 환경의 가장 큰 특징은 반도체 생산의 전 공정에 대한 완전 자동화이다. 이러한 완전 자동화는 작업자의 공정개입을 불가능하게 하고 개별 웨이퍼의 중요도를 크게 증가시키며 전체 반도체 생산 공정에 대한 견고한 디스패칭 시스템을 필요로 한다. 또한, 차세대 반도체 공정의 디스패칭 시스템은 개별 웨이퍼에 대한 실시간 모니터링과 데이터 수집이 가능해야 하며, 수집된 반도체 공정의 정보를 반영한 실시간 디스패칭이 가능해야 한다. 본 연구에서는 차세대 반도체 환경인 450mm 웨이퍼 생산 환경에서 중요한 역할을 하는 클러스터 툴에 대해 분석하고 클러스터 툴에서 웨이퍼의 작업순서를 결정할 수 있는 디스패칭 알고리즘을 제안한다.

  • PDF

플라즈마 이온 식각 공정을 이용한 피라미드 구조의 결정질 실리콘 태양전지 텍스쳐링

  • Jo, Jun-Hwan;Gong, Dae-Yeong;Seo, Chang-Taek;Yun, Seong-Ho;Jo, Chan-Seop;Kim, Bong-Hwan;Lee, Jong-Hyeon
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2011.02a
    • /
    • pp.373-375
    • /
    • 2011
  • 최근 태양전지 연구에서 저가격화를 실현하는 방법 중 하나로 폐 실리콘 웨이퍼를 재생하는 방법에 관하여 많은 연구가 진행되고 있다. 그러나 기존 웨이퍼 재생공정은 높은 재처리 비용과 복잡한 공정등의 많은 단점을 가지고 있다. 결정형 태양전지에서 저가격화 및 고효율은 태양전지를 제작하는데 있어 필수 요소 이다. 그 중 결정질 태양전지 고효율을 위한 여러 연구 방법 중 표면 텍스쳐링(texturing)에 관한 연구가 활발하다. 텍스쳐링은 표면반사에 의한 광 손실을 최소화 하여 효율을 증가시키기 위한 방법으로 습식 식각과 건식 식각을 사용하여 태양전지 표면 위에 요철 및 피라미드구조를 형성하여 반사율을 최소화 시킨다. 건식식각은 습식식각과 다른 환경적 오염이 적은 것과 소량의 가스만으로 표면 텍스쳐링이 가능하여 많은 연구가 진행중이다. 건식 식각 중 하나인 RIE(reactive ion etching)는 고주파를 이용하여 플라즈마의 이온과 silicon을 반응 시킨다. 실험은 RIE를 이용하여 SF6/02가스를 혼합하여 비등방성 에칭 및 피라미드 구조를 구현하였다. RIE 공정 중 SF6/02가스는 높은 식각 율을 갖으며 self-masking mechanism을 통해 표면이 검게 변화되고 반사율이 감소하게 된다. 이 과정을 통해 블랙 실리콘을 형성하게 된다. 블랙 실리콘은 반사율 10% 이하로 self-masking mechanism으로 바늘모양의 구조를 형성되는 게 특징이며 표면이 검은색으로 반사율이 낮아 효율증가로 예상되지만 실제 바늘 모양의 블랙 실리콘은 태양전지 제작에 있어 후속 공정 인 전극 형성 시 Ag Paste의 사이즈와 표면 구조를 감안할 때 태양 전지 제작 시 Series resistance를 증가로 효율 저하를 가져온다. 본 연구는 SF6/02가스를 혼합하여 기존 RIE로 형성된 바늘모양의 구조의 블랙 실리콘이 아닌 RIE 내부에 metal-mesh를 장착하여 단결정(100)실리콘 웨이퍼 표면을 텍스쳐링 하였고 SF6/02 가스 1:1 비율로 공정을 진행 하였다. metal-mesh 홀의 크기는 100um로 RIE 내부에 장착하여 공정 시간 및 Pressure를 변경하여 실험을 진행하였다. 공정 시간이 변경됨에 따라 단결정(100) 실리콘 웨이퍼 표면에 피라미드 구조의 균일한 1um 크기의 블랙 실리콘을 구현하였다. 바늘모양의 블랙 실리콘을 피라미드 구조로 구현함으로써 바늘 모양의 단점을 보완하여 태양전지 전기적 특성을 분석하여 태양전지 제작시 변환 효율을 증가시킬 것으로 예상된다.

  • PDF

Statistical approach to obtain the process optimization of texturing for mono crystalline silicon solar cell: using robust design (단결정 실리콘 태양전지의 통계적 접근 방법을 이용한 texturing 공정 최적화)

  • Kim, Bumho;Kim, Hoechang;Nam, Donghun;Cho, Younghyun
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 2010.11a
    • /
    • pp.47.2-47.2
    • /
    • 2010
  • For reducing outer reflection in mono-crystalline silicon solar cell, wet texturing process has been adapted for long period of time. Nowadays mixed solution with potassium hydroxide and isopropyl alcohol is used in silicon surface texturing by most manufacturers. In the process of silicon texturing, etch rate is very critical for effective texturing. Several parameters influence the result of texturing. Most of all, temperature, process time and concentration of potassium hydroxide can be classified as important factors. In this paper, temperature, process time and concentration of potassium hydroxide were set as major parameters and 3-level test matrix was created by using robust design for the optimized condition. The process optimization in terms of lowest reflection and stable etch rate can be traced by using robust design method.

  • PDF

Study of Low Reflectance and RF Frequency by Rie Surface Texture Process in Multi Crystall Silicon Solar Cells (공정가스와 RF 주파수에 따른 웨이퍼 표면 텍스쳐 처리 공정에서 저반사율에 관한 연구)

  • Yun, Myoung-Soo;Hyun, Deoc-Hwan;Jin, Beop-Jong;Choi, Jong-Young;Kim, Joung-Sik;Kang, Hyoung-Dong;Yi, Jun-Sin;Kwon, Gi-Chung
    • Journal of the Korean Vacuum Society
    • /
    • v.19 no.2
    • /
    • pp.114-120
    • /
    • 2010
  • Conventional surface texturing in crystalline silicon solar cell have been use wet texturing by Alkali or Acid solution. But conventional wet texturing has the serious issue of wafer breakage by large consumption of wafer in wet solution and can not obtain the reflectance below 10% in multi crystalline silicon. Therefore it is focusing on RIE texturing, one method of dry etching. We developed large scale plasma RIE (Reactive Ion Etching) equipment which can accommodate 144 wafers (125 mm) in tray in order to provide surface texturing on the silicon wafer surface. Reflectance was controllable from 3% to 20% in crystalline silicon depending on the texture shape and height. We have achieved excellent reflectance below 4% on the weighted average (300~1,100 nm) in multi crystalline silicon using plasma texturing with gas mixture ratio such as $SF_6$, $Cl_2$, and $O_2$. The texture shape and height on the silicon wafer surface have an effect on gas chemistry, etching time, RF frequency, and so on. Excellent conversion efficiency of 16.1% is obtained in multi crystalline silicon by RIE process. In order to know the influence of RF frequency with 2 MHz and 13.56 MHz, texturing shape and conversion efficiency are compared and discussed mutually using RIE technology.

실시간 고속 플라즈마 광 모니터링

  • Lee, Jun-Yong
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2013.08a
    • /
    • pp.82.2-82.2
    • /
    • 2013
  • 반도체 및 디스플레이 소자를 생산 하기 위하여 다양하고 많은 공정 기술이 사용 되며 그 중에서 플라즈마를 이용하는 제조공정이 차지 하는 부분은 상당한 부분을 차지 하고 있습니다. 전체 반도체 공정 중 48%가 진공공정이며, 진공공정 중 68% 이상이 플라즈마를 이용하고 있으며, 식각과 증착 장비 뿐만 아니라 세정과 이온증착 에 이르기 까지 다양하며 앞으로도 더욱 범위가 늘어 날 것으로 보입니다. 이러한 플라즈마를 이용한 제조 공정들은 제품의 생산성을 향상 하기 위하여 오염제어 기술을 비롯한 공정관리기술 그리고 고기능 센서기술을 이용한 공정 모니터링 및 제어 기술에 이르기 까지 다양한 기술들을 필요로 합니다. 플라즈마를 이용한 제조 장비는 RF파워모듈, 진공제어모듈, 공정가스제어모듈, 웨이퍼 및 글래스의 반송장치, 그리고 온도제어 모듈과 같이 다양한 장치의 집합체라 할 수 있습니다. 플라즈마의 생성과 이를 제어 하기 위한 기술은 제조장비의 국산화를 위한 부단한 노력의 결실로 많은 부분 기술이 축적되어 왔고 성과를 거두고 있습니다. 그러나 고기능 모니터링 센서 기술 개발은 그 동안 활발 하게 이루어져 오고 있지 않았으며 대부분 외산 기술에 의존해 왔습니다. 세계 반도체 시장은 현재 300 mm 웨이퍼 가공에서, 추후 450 mm 시장으로 패러다임이 변화될 예정이며, 미세화 공정이 더욱 진행 됨에 따라 반도체 제조사들의 관심사가 "성능 중심의 반도체 제조기술"로부터 "오류 최소를 통한 생산성 향상"에 더욱 주목 하고 있습니다. 공정미세화 및 웨이퍼 대구경화로 인해 실시간 복합 센서를 이용한 데이터 처리 알고리즘 및 자동화 소프트웨어의 기능이 탑재된 장비를 요구하고 있습니다. 주식회사 레인보우 코퍼레이션은 플라즈마 Chemistry상태를 정성 분석 가능한 OES (Optical Emission Spectroscopy)를 이용한 EPD System을 상용화 하여 고객사에 공급 중이며, 플라즈마의 광 신호를 실시간으로 고속 계측함과 동시에 최적화된 알고리즘을 이용하여 플라즈마의 이상 상태를 감지하며 이를 통하여 제조 공정 및 장비의 개선을 가능하게 하여 고객 제품의 생산성을 향상 하도록 하는 기술을 개발 하고 있습니다. 본 심포지엄에서는 주식회사 레인보우 코퍼레이션이 개발 중인 "실시간 고속 플라즈마 광 모니터링 기술" 의 개념을 소개하고, 제품의 응용 범위와 응용 방법에 대하여 설명을 하고자 합니다.

  • PDF

Silicon Wafering Process and Fine Grinding Process Induced Residual Mechanical Damage (반도체 실리콘의 웨이퍼링 및 정밀연삭공정후 잔류한 기계 적 손상에 관한 연구)

  • O, Han-Seok;Lee, Hong-Rim
    • Journal of the Korean Society for Precision Engineering
    • /
    • v.19 no.6
    • /
    • pp.145-154
    • /
    • 2002
  • CMP (Chemical mechanical polishing) process was used to control the fine grinding process induced mechanical damage of Cz Silicon wafer. Characterization of mechanical damage was carried out using Nomarski microscope, magic mirror and also using angle lapping and lifetime scanner evaluation after heat treatment. Magic mirror and lifetime scanner were very useful for the residual damage pattern characterization and CMP process was effective on the reduction of fine grinding induced mechanical damage.