• Title/Summary/Keyword: 열처리 공정

Search Result 1,311, Processing Time 0.032 seconds

Microwave Annealing을 이용한 MOS Capacitor의 특성 개선

  • Jo, Gwang-Won;Jo, Won-Ju
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2013.08a
    • /
    • pp.241.1-241.1
    • /
    • 2013
  • 최근 고집적화된 금속-산화막 반도체 metal oxide semiconductor (MOS) 소자는 크기가 점점 작아짐에 따라 얇은 산화막과 다양한 High-K 물질과 전극에 대하여 연구되고 있다. 이러한 소자의 열적 안정성과 균일성을 얻기 위해 다양한 열처리 방법이 사용되고 있으며, 일반적인 열처리 방법으로는 conventional thermal annealing (CTA)과 rapid thermal annealing (RTA)이 많이 이용되고 있다. 본 실험에서는 microwave radiation에 의한 열처리로 소자의 특성을 개선시킬 수 있다는 사실을 확인하였고, 상대적으로 $100^{\circ}C$ 이하의 저온에서도 공정이 이루어지기 때문에 열에 의한 소자 특성의 열화를 억제할 수 있으며, 또한 짧은 처리 시간 및 공정의 단순화로 비용을 효과적으로 절감할 수 있다. 본 실험에서는 metal-oxide-silicon (MOS) 구조의 capacitor를 제작한 다음, 기존의 CTA나 RTA 처리가 아닌 microwave radiation을 실시하여 MOS capacitor의 전기적인 특성에 미치는 microwave radiation 효과를 평가하였다. 본 실험은 p-type Si 기판에 wet oxidation으로 300 nm 성장된 SiO2 산화막 위에 titanium/aluminium (Ti/Al) 금속 전극을 E-beam evaporator로 형성하여 capacitance-voltage (C-V) 특성 및 current-voltage (I-V) 특성을 평가하였다. 그 결과, microwave 처리를 통해 flat band voltage와 hysteresis 등이 개선되는 것을 확인하였고, microwave radiation 파워와 처리 시간을 최적화하였다. 또한 일반적인 CTA 열처리 소자와 비교하여 유사한 전기적 특성을 확인하였다. 이와 같은 microwave radiation 처리는 매우 낮은 온도에서 공정이 이루어짐에도 불구하고 시료 내에서의 microwave 에너지의 흡수가 CTA나 RTA 공정에서의 열에너지 흡수보다 훨씬 효율적으로 이루어지며, 결과적으로 산화막과 실리콘 기판의 계면 특성 개선에 매우 효과적이라는 것을 나타낸다. 따라서, microwave radiation 처리는 향후 저온공정을 요구하는 nano-scale MOSFET의 제작 및 저온 공정이 필수적인 display 소자 제작의 해결책으로 기대한다.

  • PDF

Characteristics of Heat Treatment on Different Materials during Laser Surface Hardening of Cast Iron for Die (금형재료용 주철의 레이저 표면경화처리시 재료에 따른 열처리 특성)

  • Kim, Jong-Do;Song, Moo-Keun;Hwang, Hyun-Tae
    • Transactions of the Korean Society of Mechanical Engineers A
    • /
    • v.35 no.12
    • /
    • pp.1663-1668
    • /
    • 2011
  • Surface hardening treatment is required to improve the wear-resistance of press die because severe abrasion of die occurs during the drawing process in which the forming of the automotive body is completed and during the trimming process in which the unnecessary parts are cut. In this study, experiments on the laser surface treatment of press die are performed. Specimens are heat-treated separately at certain plate and edge position by using a diode laser to carry out suitable surface hardening treatment to reduce the wear during the drawing and the trimming processes, and the proper conditions for heat treatment are found. Spheroidal and flake graphite cast iron specimens are used, and the heat treatment characteristics of the two materials are compared. From the results of the study, it is confirmed that the heat treatment characteristics differed depending on the materials.

The Properties of STS 630 Alloy by Plasma nitriding Treatment (플라즈마질화 처리에 따른 STS630합금의 특성)

  • Jeong, Yong-Ho;Song, Ho-Cheol;Jeong, Yeon-Ok
    • Proceedings of the Korean Institute of Surface Engineering Conference
    • /
    • 2016.11a
    • /
    • pp.138-138
    • /
    • 2016
  • 의료용 공구로 사용되는 합금은 마르텐사이트계 스테인리스강의 대표 강종인 420스테인리스강이 사용되며, 이 합금은 고온의 오스테나이트 상태에서 ?칭하면 마르텐사이트 조직으로 변태하여 현저하게 경화하는 특징을 가지고 있으며, 오스테나이트화 후 템퍼링시 우수한 기계적 성질이 얻어진다. 그러나 템퍼링 온도의 영향으로 석출탄화물이 형성되어 기계적 성질이나 내식성이 저하되는 단점이 있다. 본 연구에서는 STS 420스테인리스강의 템퍼링 온도에 의한 내식성 문제점을 개선시키기 위해 STS630 합금을 사용하여 다양한 석출 열처리 조건 및 플라즈마 질화공정을 연구하였다. 구입한 소재의 균일한 성분 조정을 통한 미세 편석 및 물성부여를 위한 균질화 조건 도출 열처리를 실시하였으며, STS630의 고용화열처리는 오스테나이트 균일조직이 되는 온도영역으로 가열하여 급냉하는 것으로 마르텐사이트 변태시키는 열처리를 진행하였으며, 열처리온도는 $1020{\sim}1060^{\circ}C$로 설정하였다. 석출경화 열처리는 $460{\sim}480^{\circ}C$$500{\sim}520^{\circ}C$의 온도에서 실시, 제품에 따른 인성을 부여하였으며, 질화공정은 플라즈마 장비를 이용하여 플라즈마 가열 ${\rightarrow}$플라즈마 이온질화를 통하여 가장 최적의 공정을 도출하였다.- 질화가 마무리 된 시료는 내식성 및 물성 평가를 통해 제품으로서의 특성을 평가하였다. 석출경화 열처리에 의해 STS420합금에 버금가는 인장강도 및 경도값이 나타났으며, 플라즈마 질화에 따라 물성 값의 향상이 나타났다. 용출실험결과 STS420합금의 경우 Fe, Cr원소의 용출이 나타나며 변색이 형성되었으나 STS630합금의 경우 그 현상이 미미하였다.

  • PDF

Ge-Sb-Te 삼성 분계에서의 열처리 온도에 따른 구성 원소의 상호확산 특성

  • Bang, Gi-Su;Lee, Seung-Yun
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2013.08a
    • /
    • pp.218.1-218.1
    • /
    • 2013
  • GeSbTe 삼원계 칼코겐화물 합금은 광디스크 및 상변화 메모리에서 활성물질로 사용되는 대표적인 재료이다. GeSbTe 합금은 결정질 상과 비정질 상의 두 종류의 상을 갖는데 그 상에 따라 반사율 및 전기저항이 서로 다르기 때문에 활성물질로서 작용한다. GeSbTe 합금 구성원소의 일부를 포함하는 두 종류의 물질로 접합을 형성하고 열처리 공정을 수행함으로써 GeSbTe 합금을 국부적으로 생성하는 방법이 최근에 보고되었다. 이러한 방법을 상변화 메모리 소자 제조에 이용하면 GeSbTe 합금을 제한된 영역에 나노 스케일로 만드는 것이 가능해져서 GeSbTe 합금의 상변화를 유도하는데 필요한 프로그래밍 전류를 낮추는 효과를 얻을 수 있다. 상변화 메모리 소자 내에서의 GeSbTe 합금의 두께 또는 크기는 상변화 메모리 소자의 동작 특성을 좌우하는 중요한 파라미터이며 이것은 열처리 공정 조건에 따라 결정되므로 열처리 공정 조건에 따라 GeSbTe 합금이 생성되는 양상이 어떻게 변화하는지를 밝힐 필요가 있다. 따라서 본 연구에서는 다양한 열처리 온도 조건에서 Ge-Sb-Te 삼성 분계에서의 구성 원소들의 상호확산 거동을 조사하였다. 순수한 Ge 박막과 조성이 다른 SbTe 박막의 접합을 형성하고 773K까지의 온도 범위에서 열처리를 실시하였다. Auger 수직 분석을 이용하여 Ge, Sb, 및 Te 원소의 깊이 방향의 확산 정도를 조사하였으며 그 결과로서 열처리 온도가 증가함에 따라 상호확산 정도가 심해지고 Te 원소가 상호확산에 있어서 중요한 역할을 한다는 사실을 확인하였다.

  • PDF

원자로 압력용기강의 인성 향상을 위한 열처리 공정 개발

  • 김홍덕;홍준화;국일현;안연상;김길무
    • Proceedings of the Korean Nuclear Society Conference
    • /
    • 1996.05c
    • /
    • pp.182-187
    • /
    • 1996
  • 원자로 압력용기강의 품질 열처리인 ?칭과 템퍼링 중간에 페라이트와 오스테나이트가 공존하는 2상영역에서 열처리를 행함으로써 인성을 향상시키는 제조공정을 개발하였다. 710~74$0^{\circ}C$에서 4~8시간 동안 2상영역 열처리를 추가하면 기존 열처리 과정에 비하여 상온 충격인성이 크게 증가하였다. 상온 충격인성과 두께를 고려하여 결정한 최적 조건안 7$25^{\circ}C$에서 6시간 동안 2상영역 열처리를 하면 최대 흡수 에너지가 30~50% 증가하고, 천이 온도가 약 l$0^{\circ}C$ 감소하였다. 2상영역에서 형성된 침상 오스테나이트는 냉각 중에 하부 베이나이트 또는 마르텐사이트로 변태하여 템퍼드 베이나이트와 복합조직을 이루므로 균열진전을 억제하여 충격인성이 향상되었다. 2상영역 열처리 온도가 높거나 시간이 길면 오스테나이트의 체적 분율이 증가하거나 조대화가 일어나 균열진전억제 효과는 저하되었다.

  • PDF

열선 CVD를 이용한 a-Si:H의 c-Si표면 passivation 및 열처리 효과 분석

  • Jeong, Dae-Young;Kim, Chan-Seok;Song, Jun-Yong;Wang, Jin-Suk;Park, Sang-Hyun;Lee, Jeong-Chul
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 2009.11a
    • /
    • pp.397-397
    • /
    • 2009
  • c-Si wafer에 HWCVD로 증착된 a-Si:H 박막은 초기에 낮은 passivation 특성을 가지나 열처리 공정을 통해 효과적인 passivation을 가진다. 열처리 공정은 온도와 시간에 따라 큰 차이를 보인다. 이에 열선CVD를 이용하여 n type의 c-Si 기판에 a-Si:H을 증착하여 열처리 온도에 따른 Minority carrier Lifetime를 QSSPC를 통해 passivation 특성을 측정하였다. 온도는 $150^{\circ}C{\sim}270^{\circ}C$로 변화하여 측정하였다. 또한 열처리 시간을 10분씩 증가시켜 열처리 시간에 따른 passivation을 연구, 1ms에 이르는 Minority carrier lifetime을 얻었다.

  • PDF

Self-forming Barrier Process Using Cu Alloy for Cu Interconnect

  • Mun, Dae-Yong;Han, Dong-Seok;Park, Jong-Wan
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2011.02a
    • /
    • pp.189-190
    • /
    • 2011
  • Cu가 기존 배선물질인 Al을 대체함에 따라 resistance-capacitance (RC) delay나 electromigration (EM) 등의 문제들이 어느 정도 해결되었다. 그러나 지속적인 배선 폭의 감소로 배선의 저항 증가, EM 현상 강화 그리고 stability 악화 등의 문제가 지속적으로 야기되고 있다. 이를 해결하기 위한 방법으로 Cu alloy seed layer를 이용한 barrier 자가형성 공정에 대한 연구를 진행하였다. 이 공정은 Cu 합금을 seed layer로 사용하여 도금을 한 후 열처리를 통해 SiO2와의 계면에서 barrier를 자가 형성시키는 공정이다. 이 공정은 매우 균일하고 얇은 barrier를 형성할 수 있고 별도의 barrier와 glue layer를 형성하지 않아 seed layer를 위한 공간을 추가로 확보할 수 있는 장점을 가지고 있다. 또한, via bottom에 barrier가 형성되지 않아 배선 전체 저항을 급격히 낮출 수 있다. 합금 물질로는 초기 Al이나 Mg에 대한 연구가 진행되었으나, 낮은 oxide formation energy로 인해 SiO2에 과도한 손상을 주는 문제점이 제기되었다. 최근 Mn을 합금 물질로 사용한 안정적인 barrier 형성 공정이 보고 되고 있다. 하지만, barrier 형성을 하기 위해 300도 이상의 열처리 온도가 필요하고 열처리 시간 또한 긴 단점이 있다. 본 실험에서는 co-sputtering system을 사용하여 Cu-V 합금을 형성하였고, barrier를 자가 형성을 위해 300도에서 500도까지 열처리 온도를 변화시키며 1시간 동안 열처리를 실시하였다. Cu-V 공정 조건 확립을 위해 AFM, XRD, 4-point probe system을 이용하여 표면 거칠기, 결정성과 비저항을 평가하였다. Cu-V 박막 내 V의 함량은 V target의 plasma power density를 변화시켜 조절 하였으며 XPS를 통해 분석하였다. 열처리 후 시편의 단면을 TEM으로 분석하여 Cu-V 박막과 SiO2 사이에 interlayer가 형성된 것을 확인 하였으며 EDS를 이용한 element mapping을 통해 Cu-V 내 V의 거동과 interlayer의 성분을 확인하였다. PVD Cu-V 박막은 기판 온도에 큰 영향을 받았고, 200 도 이상에서는 Cu의 높은 표면에너지에 의한 agglomeration 현상으로 거친 표면을 가지는 박막이 형성되었다. 7.61 at.%의 V함량을 가지는 Cu-V 박막을 300도에서 1시간 열처리 한 결과 4.5 nm의 V based oxide interlayer가 형성된 것을 확인하였다. 열처리에 의해 Cu-V 박막 내 V은 SiO2와의 계면과 박막 표면으로 확산하며 oxide를 형성했으며 Cu-V 박막 내 V 함량은 줄어들었다. 300, 400, 500도에서 열처리 한 결과 동일 조성과 열처리 온도에서 Cu-Mn에 의해 형성된 interlayer의 두께 보다 두껍게 성장 했다. 이는 V의 oxide formation nergyrk Mn 보다 작으므로 SiO2와의 계면에서 산화막 형성이 쉽기 때문으로 판단된다. 또한, V+5 이온 반경이 Mn+2 이온 반경보다 작아 oxide 내부에서 확산이 용이하며 oxide 박막 내에 여기되는 전기장이 더 큰 산화수를 가지는 V의 경우 더 크기 때문으로 판단된다.

  • PDF

Self-formation of Diffusion Barrier at the Interface between Cu-V Alloy and $SiO_2$

  • Mun, Dae-Yong;Park, Jae-Hyeong;Han, Dong-Seok;Gang, Yu-Jin;Seo, Jin-Gyo;Yun, Don-Gyu;Sin, So-Ra;Park, Jong-Wan
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2012.02a
    • /
    • pp.256-256
    • /
    • 2012
  • Cu가 기존 배선물질인 Al을 대체함에 따라 resistance-capacitance delay와 electromigration (EM) 등의 문제들이 어느 정도 해결되었다. 그러나 지속적인 배선 폭의 감소로 배선의 저항 증가, EM 현상 강화 그리고 stability 악화 등의 문제가 지속적으로 야기되고 있다. 이를 해결하기 위한 방법으로 Cu alloy seed layer를 이용한 barrier 자가형성 공정에 대한 연구를 진행하였다. 이 공정은 Cu 합금을 seed layer로 사용하여 도금을 한 후 열처리를 통해 $SiO_2$와의 계면에서 barrier를 자가 형성시키는 공정이다. 이 공정은 매우 균일하고 얇은 barrier를 형성할 수 있고 별도의 barrier와 glue layer를 형성하지 않아 seed layer를 위한 공간을 추가로 확보할 수 있는 장점을 가지고 있다. 또한, via bottom에 barrier가 형성되지 않아 배선 전체 저항을 급격히 낮출 수 있다. 합금 물질로는 초기 Al이나 Mg에 대한 연구가 진행되었으나, 낮은 oxide formation energy로 인해 SiO2에 과도한 손상을 주는 문제점이 제기되었다. 최근 Mn을 합금 물질로 사용한 안정적인 barrier 형성 공정이 보고 되고 있다. 하지만, barrier 형성을 하기 위해 300도 이상의 열처리 온도가 필요하고 열처리 시간 또한 긴 단점이 있다. 본 실험에서는 co-sputtering system을 사용하여 Cu-V 합금을 형성하였고, barrier를 자가 형성을 위해 300도에서 500도까지 열처리 온도를 변화시키며 1시간 동안 열처리를 실시하였다. Cu-V 공정 조건 확립을 위해 AFM, XRD, 4-point probe system을 이용하여 표면 거칠기, 결정성과 비저항을 평가하였다. Cu-V 박막 내 V의 함량은 V target의 plasma power density를 변화시켜 조절 하였으며 XPS를 통해 분석하였다. 열처리 후 시편의 단면을 TEM으로 분석하여 Cu-V 박막과 $SiO_2$ 사이에 interlayer가 형성된 것을 확인 하였으며 EDS를 이용한 element mapping을 통해 Cu-V 내 V의 거동과 interlayer의 성분을 확인하였다. PVD Cu-V 박막은 기판 온도에 큰 영향을 받았고, 200도 이상에서는 Cu의 높은 표면에너지에 의한 agglomeration 현상으로 거친 표면을 가지는 박막이 형성되었다. 7.61 at.%의 V함량을 가지는 Cu-V 박막을 300도에서 1시간 열처리 한 결과 4.5 nm의 V based oxide interlayer가 형성된 것을 확인하였다. 열처리에 의해 Cu-V 박막 내 V은 $SiO_2$와의 계면과 박막 표면으로 확산하며 oxide를 형성했으며 Cu-V 박막 내 V 함량은 줄어들었다. 300, 400, 500도에서 열처리 한 결과 동일 조성과 열처리 온도에서 Cu-Mn에 의해 형성된 interlayer의 두께 보다 두껍게 성장했다. 이는 V의 oxide formation energy가 Mn 보다 작으므로 SiO2와의 계면에서 산화막 형성이 쉽기 때문으로 판단된다. 또한, $V^{+5}$이온 반경이 $Mn^{+2}$이온 반경보다 작아 oxide 내부에서 확산이 용이하며 oxide 박막 내에 여기되는 전기장이 더 큰 산화수를 가지는 V의 경우 더 크기 때문으로 판단된다.

  • PDF

투명 유연 박막 트랜지스터의 구현을 위한 열처리된 산화아연 박막의 전사방법 개발

  • Gwon, Sun-Yeol;Song, U-Seok;Lee, Seon-Suk;Im, Jong-Seon;Myeong, Seong;An, Gi-Seok
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2014.02a
    • /
    • pp.178.2-178.2
    • /
    • 2014
  • 산화아연(ZnO) 박막은 낮은 온도에서 성장이 가능하며 높은 전하 이동도(Carrier Mobility)를 얻을 수 있는 장점을 가지고 있다. 또한, 산화아연 박막은 산소함량에 따라 저항을 제어할 수 있기 때문에 원하는 물성을 얻기에 매우 용이 하게 사용되며 투명한 성질은 투명 유연 디스플레이의 박막트랜지스터로 응용을 할 수 있다는 장점을 지닌다. 이러한 투명 유연 박막 트랜지스터는 다양한 방법으로 제작이 가능하지만, 용액공정을 통한 제작은 저비용에 대면적의 제작이 용이하며, 낮은 온도에서 공정이 가능하다는 장점으로 인해 유연한 기판에 적용 가능한 방법으로 각광받고 있다. 하지만 용액공정을 통해 제작된 박막 트랜지스터의 경우 전하 이동도가 낮다고 보고되고 있다. 이를 개선하기 위해서 열처리를 통해 결정성을 향상시키고 전자 이동도를 증가시키는 방법이 보고된바 있지만 열처리 온도가 $500^{\circ}C$로 비교적 높기 때문에 유연 기판에 적용하기에는 적합하지 않다. 본 연구에서는 연마된 구리기판 위에 용액공정을 통해 산화아연 박막을 제작한 후 열처리 과정을 통해 결정성을 향상시키고, 열처리가 끝난 후에 유연 기판 위로 전사 하는 연구를 진행하였다.

  • PDF

Al 도핑 및 열처리 온도에 따른 용액 공정 기반 AlZnSnO TFT의 특성 향상 연구

  • Kim, Hyeon-U;Choe, Byeong-Deok
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2015.08a
    • /
    • pp.216.1-216.1
    • /
    • 2015
  • 본 연구에서는 용액 공정 기반 AZTO (Aluminum-Zinc-Tin Oxide, AlZnSnO) 박막 트랜지스터를 제작하여 Al (Aluminum) 도핑과 열처리 온도의 가변을 통한 특성 향상을 확인하였다. ZTO 용액의 Zn:Sn 비율(4:7)을 고정하고 Al 도핑(0~8.3%)과 열처리 온도($350{\sim}550^{\circ}C$)를 가변하였다. 실험 결과 Al 도핑이 증가할수록 드레인 전류는 감소하고 문턱 전압이 양의 방향으로 이동하면서 포화 이동도와 아문턱 기울기가 감소하였다. 열처리 온도가 증가할 때는 드레인 전류가 증가하고 문턱 전압은 음의 방향으로 이동하며 이동도와 아문턱 기울기가 증가하였다. Al 도핑은 강한 금속-산소 결합에 의해 oxygen vacancy와 전자 농도가 감소하게 하여 드레인 전류, 이동도, 아문턱 기울기의 감소와 양의 방향 문턱 전압 이동을 야기한다. 열처리 온도가 높아지면 반도체 층의 분자 구조가 더 밀집되고 oxygen vacancy 가 증가하며, 이는 전자 농도의 증가로 이어져 Al 도핑의 효과와 반대의 경향을 보인다. 실험 결과를 통해 Al:Zn:Sn=0.5:4:7의 비율과 $350^{\circ}C$ 열처리 조건에서 문턱 전압과 이동도, 아문턱 기울기, 전류 온오프 비($I_{on}/I_{off}$)가 각각 3.54V, $0.16cm^2/Vs$, 0.43 V/dec, $8.1{\times}10^5$으로 우수한 특성을 확인하였다.

  • PDF