• Title/Summary/Keyword: 아날로그 스위치

Search Result 58, Processing Time 0.028 seconds

The investigation of HPM radiation to the analog switch chip (HPM이 아날로그 스위치 칩에 미치는 영향에 대한 연구)

  • Yoo, Min-Kyun;Kim, Won-Kyu;Park, Yoon-Mi;Chung, Young-Seek;Cheon, Chang-Yul
    • Proceedings of the KIEE Conference
    • /
    • 2009.07a
    • /
    • pp.1559_1560
    • /
    • 2009
  • 본 논문은 고출력 전자파인 HPM(High Power microwave)에 대해서 아날로그 스위치 칩이 어떠한 영향을 받는지를 규명하는데 목적이 있다. 이때 아날로그 스위치 칩은 기판위에서 동작시키면서 분석하였다. 아날로그 스위치를 on/off 시키면서 정상동작 할 때의 입력과 출력을 시간영역에서 분석한 후에 외부에서 고출력 마이크로파를 입사시켜 주었다. 칩이 고출력 마이크로파에 직접노출 되었을 때의 입력과 출력을 시간영역에서 분석하고 정상동작할 때의 입력, 출력과 비교분석하였다. 이는 고출력 전자파가 외부전자장비에 입사되어졌을 때, 외부전자장비가 영향을 받아 오작동을 한다는 것을 규명한다.

  • PDF

A Study on the Microcontroller Input Port Reduction of IoT Equipments with Mixed Digital and Analog Inputs (디지털과 아날로그 입력이 혼용된 IoT 기기의 마이크로컨트롤러 입력포트 절감에 관한 연구)

  • Lee, Hyun-Chang
    • Journal of Convergence for Information Technology
    • /
    • v.9 no.9
    • /
    • pp.38-43
    • /
    • 2019
  • In this paper, a method of inputting one analog input and two digital switch inputs by using one analog port of microcontroller embedded in IoT device was proposed. In this method, the upper limit and the lower limit of the input voltage range of the analog input port are determined, and the analog input voltage is input to this interval. The digital switches are configured to exceed the boundaries of the upper and lower limits, respectively. To verify the performance of the proposed method, an experimental circuit was constructed and tested using a microcontroller. As a result, all three inputs can be sensed using a single analog port, thus confirming that the three required input ports are reduced to one input port, ie, 33%.

An analog circuited bypass current sensing method for average current control (아날로그 회로로 구현가능한 평균전류제어 저손실 Bypass센싱 방법)

  • Kim, Seok-Hee;Lee, Hwa-Seok;Park, Joung-Hu
    • Proceedings of the KIPE Conference
    • /
    • 2013.07a
    • /
    • pp.254-255
    • /
    • 2013
  • 본 논문에서는 저항센서와 바이패스 스위치를 이용한 평균 전류 모드 제어의 부스트 컨버터 저손실을 측정하는 방법을 제안한다. 일반적으로 저항을 이용한 전류센싱 방법은 손실을 가지며 이는 전체 시스템의 효율을 감소시키게 된다. 제안된 전류 측정 기법은 저항센서에 병렬로 바이패스 스위치를 적용하여 전류센서에서 발생되는 손실을 바이패스 스위치를 통해 손실을 최소화 할 수 있다. 본 논문에서는 50W급 평균 전류 모드 부스트 컨버터를 제작하여 바이패스 스위치를 통한 효율 개선을 아날로그 회로로 구현하여 검증하였다.

  • PDF

Design of Remote Control Electrical Switch Using Embedded Linux (임베디드 리눅스를 이용한 원격 제어 전기 스위치 개발)

  • 박세현;박세훈;노석호
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2004.05b
    • /
    • pp.788-791
    • /
    • 2004
  • 임베디드 리눅스를 이용한 원격 제어 전기 스위치를 개발한다. 산업 전반에 널리 보급된 인터넷을 이용하여 실시간으로 원격 전기 스위치 기기의 상태를 파악하고 제어함으로서 시간과 공간 및 비용 절감이라는 측면에서 효과를 볼 수 있다. 본 논문에서 설계된 원격 전기 스위치의 서버는 MPC860으로 구성되어 임베디드 리눅스가 포팅되었다. 클라이언트는 서버의 웹 페이지를 접속함으로서 전자 스위치를 원격 관리를 할 수 있게 HTML과 자바로 설계되어 있다. 하나의 서버는 마스트로서 다수의 슬레이브를 가지고 있으며 슬레이브는 전기스위치들과 아날로그 채널로 구성되어 있다.

  • PDF

(A Study on the Design of Analog Converter Using Neuron MOS) (뉴런모스를 이용한 아날로그 변환기 설계에 관한 연구)

  • Han, Seong-Il;Park, Seung-Yong;Kim, Heung-Su
    • Journal of the Institute of Electronics Engineers of Korea SC
    • /
    • v.39 no.3
    • /
    • pp.201-210
    • /
    • 2002
  • This paper describes a 3.3 (V) low power 4 digit CMOS quaternary to analog converter (QAC) designed with a neuron MOS($\upsilon$MOS) down literal circuit block and cascode current mirror source block. The neuron MOS down literal architecture allows the designed QAC to accept not only 4 level voltage inputs, but also a high speed sampling rate quaternary voltage source LSB. Fast settling time and low power consumption of the QAC are achieved by utilizing the proposed architecture. The simulation results of the designed 4 digit QAC show a sampling rate of 6(MHz) and a power dissipation of 24.5 (mW) with a single power supply of 3.3 (V) for a CMOS 0.35${\mu}{\textrm}{m}$ n-well technology.

A Method of Reducing the Number of Data Converters Using Analog Switches in MIMO Transmitters (MIMO 송신기에서 아날로그 스위치를 이용한 데이터 컨버터 개수 감소방안)

  • Hong, Soonl-Il;Jeong, Eui-Rim
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • v.18 no.8
    • /
    • pp.1827-1832
    • /
    • 2014
  • In this thesis, we use one by one each of the analog switch and a high-speed DAC instead of the DAC that two or more are used in transmitting and receiving antennas multiple systems, maintaining the advantages of the existing method, reducing design costs, physical to provide a method that can reduce the data converters from MIMO system can improve the economic efficiency and the size reduction of a basis.

The Initialazation and Calibration Methods for a Touch-Screen LCD of an Embedded System (임베디드 시스템의 터치스크린 LCD 구동을 위한 초기화 및 좌표보정)

  • Oh, Sam Kweon;Park, Geun Duk;Kim, Byoung Kuk
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2009.11a
    • /
    • pp.35-36
    • /
    • 2009
  • 터치스크린 구동을 위해서는 터치된 위치의 아날로그 신호를 디지털 값으로 변환해 주는 ADC의 모드와 인터럽트 요청 발생을 위한 ADC의 채널에 연결된 스위치의 활성화 여부를 설정해야 한다. 본 논문은 터치스크린 LCD 모듈인 LP35가 부착된 LN2440SBC 임베디드 보드의 터치스크린 구동을 위한 초기화 방법과 터치스크린의 위치 좌표를 LCD의 픽셀 좌표로 변환해주는 좌표 보정 방법을 설명한다. 터치스크린의 구동은 크게 인터럽트 요청 대기/처리 상태로 구분된다. ADC 모드와 채널 스위치의 활성화 여부를, 인터럽트 요청 대기 상태에서는 인터럽트의 요청을 대기하며, 인터럽트 발생시 터치된 위치에 대한 아날로그 신호를 자동으로 디지털 값으로 변환하도록 설정하고, 인터럽트 요청 처리 상태에서는 인터럽트 요청을 처리하는 동안 새로운 인터럽트 요청을 마스킹(masking)하도록 설정한다. 좌표 보정은 터치된 위치 좌표 2개와 이에 대응되는 2개의 픽셀 좌표를 구하고, 이 좌표 값들을 이용하여 좌표 보정 일차 함수를 구함으로써 구현한다.

A Novel Third-Order Cascaded Sigma-Delta Modulator using Switched-Capacitor (스위치형 커패시터를 이용한 새로운 형태의 3차 직렬 접속형 시그마-델타 변조기)

  • Ryu, Jee-Youl;Noh, Seok-Ho
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • v.14 no.1
    • /
    • pp.197-204
    • /
    • 2010
  • This paper proposes a new body-effect compensated switch configuration for low voltage and low distortion switched-capacitor (SC) applications. The proposed circuit allows rail-to-rail switching operation for low voltage SC circuits and has better total harmonic distortion than the conventional bootstrapped circuit by 19 dB. A 2-1 cascaded sigma-delta modulator is provided for performing the high-resolution analog-to-digital conversion on audio codec in a communication transceiver. An experimental prototype for a single-stage folded-cascode operational amplifier (opamp) and a 2-1 cascaded sigma-delta modulator has been implemented m a 0.25 micron double-poly, triple-metal standard CMOS process with 2.7 V of supply voltage. The 1% settling time of the opamp is measured to be 560 ns with load capacitance of 16 pF. The experimental testing of the sigma-delta modulator with bit-stream inspection and analog spectrum analyzing plot is performed. The die size is $1.9{\times}1.5\;mm$.

Characterization of Cyclic Digital-to-Analog Converter for Display Data Driving (디스플레이 데이터 구동용 사이클릭 디지털 아날로그 컨버터의 특성평가)

  • Lee, Yong-Min;Lee, Kye-Shin
    • Journal of the Institute of Electronics Engineers of Korea SC
    • /
    • v.47 no.3
    • /
    • pp.13-18
    • /
    • 2010
  • This work proposes and characterizes switched-capacitor type cyclic digital-to-analog converter for display data driving. The proposed digital-to-analog converter composes simple structure, and can be implemented for low-power, small area display driver ICs. By circuit level simulations, it is verified that the op-amp input referred offset is attenuated at the DAC output and the circuit performance is robust at 0.5% of capacitor mismatch.

Design of the New Third-Order Cascaded Sigma-Delta Modulator for Switched-Capacitor Application (스위치형 커패시터를 적용한 새로운 형태의 3차 직렬 접속형 시그마-델타 변조기의 설계)

  • Ryu Jee-Youl;Noh Seok-Ho
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2006.05a
    • /
    • pp.906-909
    • /
    • 2006
  • This paper proposes a new body-effect compensated switch configuration for low voltage and low distortion switched-capacitor (SC) applications. The proposed circuit allows rail-to-rail switching operation for low voltage SC circuits and has better total harmonic distortion than the conventional bootstrapped circuit by 19 dB. A 2-1 cascaded sigma-delta modulator is provided for performing the high-resolution analog-to-digital conversion on audio codec in a communication transceiver. An experimental prototype for a single-stage folded-cascode operational amplifier (opamp) and a 2-1 cascaded sigma-delta modulator has been implemented in a 0.25 micron double-poly, triple-metal standard CMOS process with 2.7 V of supply voltage.

  • PDF