• Title/Summary/Keyword: 신호전류

Search Result 883, Processing Time 0.027 seconds

The Development of Controller for Reducing Harmonics of Diode Rectifier using VHDL (VHDL을 이용한 다이오드정류기의 고조파 저감을 위한 컨트롤러의 제작)

  • Oh, Jeong-Eon;Seo, Young-Jo;Shim, Woo-Hyuk;Kim, Beung-Jin;Jeong, Hee-Jong
    • Proceedings of the KIEE Conference
    • /
    • 1999.11b
    • /
    • pp.343-345
    • /
    • 1999
  • 본 연구에서는 VHDL로 설계한 제어기를 이용하여 3상 다이오드 정류기의 입력파형 개선을 수행하였다. 일반적인 부하측에 흐르는 전류는 매 순간 3상 중에서 가장 높은 상에서 가장 낮은 상으로 흐르게 되므로 나머지 한 상의 전류가 불연속적으로 흐르게 된다. 이때 다이오드로 도통되지 않는 상의 전류는 부가한 스위치를 통하여 흐르게 되어 전류의 연속성을 얻을 수 있다. 이러한 동작을 위해 제안된 제어기는 입력신호에 맞추어 적절한 PWM 신호를 스위치에 인가함으로서 정류기의 역률 개선 및 고조파 저감의 효과를 얻을 수 있었다. FPGA제어기는 기존의 DSP를 이용한 제어기에 비해 작은 소비전력을 사용하며 제작기간을 줄일 수 있고 소형화시킬 수 있는 장점을 가짐을 확인하였다.

  • PDF

Speed Control of High Speed Miniature BLDCM Based on Software PLL (소프트웨어 PLL 기반 소형 고속 BLDCM의 속도 제어)

  • Lee, Bong-Hee
    • The Transactions of the Korean Institute of Power Electronics
    • /
    • v.14 no.2
    • /
    • pp.112-119
    • /
    • 2009
  • This paper presents a PLL(Phase Lock Loop) approach for effective speed and torque control of high speed miniature BLDCM(Brushless DC Motor) using hall sensor. The proposed speed control method based on PLL uses only a phase shift between reference pulse signal according to speed reference and actual pulse signal from hall sensor. It doesn't use any speed calculation, and calculates a direct current reference from phase shift. The current reference is changed to reduce the phase shift between reference and actual pulse. So the actual speed can keep the reference speed. The proposed control scheme is very simple but effective speed control is possible. In order to obtain a smooth torque production, the reference current is changed using acceleration and deceleration slope. The proposed control scheme is verified by experimental results of the 50W, 40,000[rpm] high speed miniature BLDCM.

Optical receiver design (광수신기 설계)

  • Han, Chang-Yong;Kim, Kyu-Chull
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2005.05a
    • /
    • pp.1641-1644
    • /
    • 2005
  • 현재의 인터넷과 같은 전자 통신망과 멀티미디어 시스템의 발달은 고속의 대용량 데이터 전송을 필요로 한다. 초고속 통신 시스템에서의 고속 데이터 전송은 주로 광섬유를 사용하는 광통신으로 이루어지고 있다. FTTH(Fiber To The Home)와 같은 광통신 시스템은 멀티미디어 커뮤니케이션을 위해 필요한 큰 데이터 전송률을 제공할 수 있기 때문에 더욱 더 중요성이 높아지고 있으며 이러한 광통신 시스템에서는 통신환경의 영향을 적게 받고 외부 조절이나 부품이 필요하지 않는 수신기 IC 의 개발이 요구되고 있다. 일반적으로 광통신 수신기에는 고속 동작에 적합한 특성을 가진 GaAs-MESFET 가 사용되고 있으나, 본 논문에서는 0.35um CMOS 2-poly 4-metal 공정을 이용하여 5Gbps 광수신기를 설계하였다. 설계된 수신기는 Preamplifier, Main amplifier, ABC 회로로 구성되어 있다. Transimpedance amplifier 형태의 Preamplifier 는 광검출기에 의해 생성된 전류 신호를 전압 신호로 변환한다. ABC 회로는 Peak_Hold 회로와 Bottom_Hold 회로로 구성되어 있다. 기존의 Peak_Hold 회로에서는 다이오드와 hold capacitor 를 이용하여 peak 값을 검출하도록 되어 있는데, 다이오드를 이용하는 경우 작은 입력 신호전압의 Peak 값을 검출하는 데 한계가 있다. 이러한 단점을 보완하고자 전류 거울형태의 Peak_Hold 회로를 설계하였다. 전류거울(current mirror)형태의 출력 신호의 duty error 를 줄이고 비트 에러율(Bit Error Rate)을 개선하는데 효과적이었다. 설계된 광수신기는 30dB 의 입력 dynamic range 와 입력 capacitance 3pF 에서 80MHz 의 대역폭을 가진다. 전력 소비량은 3.3V 전원 전압이 인가된 경우 약 150mW 정도이다.

  • PDF

Suppression of the High Frequency Distortion by Adjustment of Transconductance of the Diode-Connected Transistor in the Current Mode Max Circuit for Multiple Inputs (다수 입력용 전류모드 Max 회로에서 다이오드결선 트랜지스터의 트랜스컨덕턴스 조정에 의한 고주파 왜곡 억제)

  • 이준수;손홍락;김형석
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.40 no.11
    • /
    • pp.37-44
    • /
    • 2003
  • A distortion suppression technology for employing multiple inputs in 3n+1 type current mode Max circuit is proposed using the adjustment of transconductance. If the number of input blocks of the current mode Max circuit increases, the high frequency distortion in the output signal grows. In this paper, it has been disclosed that the distortion in the multiple input Max circuit is proportional to such accumulated parasitic capacitance, to the derivative of the output signal and also to tile inverse of transconductance of the common diode-connected transistor. The proposed idea is by employing as larger transconductance of the common diode-connected transistor as possible. The effectiveness of the proposed idea has been proved through the HSPICE simulation for the current mode Max circuits with various numbers of input signals.

The Optimization of Current Mode CMOS Multiple-Valued Logic Circuits (전류구동 CMOS 다치 논리 회로설계 최적화연구)

  • Choi, Jai-Sock
    • Journal of the Institute of Convergence Signal Processing
    • /
    • v.6 no.3
    • /
    • pp.134-142
    • /
    • 2005
  • The implementation of Multiple-Valued Logic(MVL) based on Current-Mode CMOS Logic(CMCL) circuits has recently been achieved. In this paper, four-valued Unary Multiple-Valued logic functions are synthesized using current-mode CMOS logic circuits. We properly make use of the fact that the CMCL addition of logic values represented using discrete current values can be performed at no cost and that negative logic values are readily available via reversing the direction of current flow. A synthesis process for CMCL circuits is based upon a logically complete set of basic elements. Proposed algorithm results in less expensive realization than those achieved using existing techniques in terms of the number of transistors needed. As an alternative to the cost-table techniques Universal Unary Programmable Circuit (UUPC) for a unary function is also proposed.

  • PDF

Current Transfer Structure based Current Memory using Support MOS Capacitor (Support MOS Capacitor를 이용한 Current Transfer 구조의 전류 메모리 회로)

  • Kim, Hyung-Min;Park, So-Youn;Lee, Daniel-Juhun;Kim, Seong-Kweon
    • The Journal of the Korea institute of electronic communication sciences
    • /
    • v.15 no.3
    • /
    • pp.487-494
    • /
    • 2020
  • In this paper, we propose a current memory circuit design that reduces static power consumption and maximizes the advantages of current mode signal processing. The proposed current memory circuit minimizes the problem in which the current transfer error increases as the data transfer time increases due to clock-feedthrough and charge-injection of the existing current memory circuit. The proposed circuit is designed to insert a support MOS capacitor that maximizes the Miller effect in the current transfer structure capable of low-power operation. As a result, it shows the improved current transfer error according to the memory time. From the experimental results of the chip, manufactured with MagnaChip / SK Hynix 0.35 process, it was verified that the current transfer error, according to the memory time, reduced to 5% or less.

Fiber-Optic Current Transformer for the Over Current Protection Relay (과전류 보호계전기용 광섬유 전류센서)

  • Song, Min-Ho;Yang, Chang-Soon;Ahn, Seong-Joon;Park, Byoung-Seok;Lee, Byoung-Ho
    • Journal of the Korean Society for Nondestructive Testing
    • /
    • v.21 no.5
    • /
    • pp.542-548
    • /
    • 2001
  • A robust, accurate, broad-band, alternating current sensor using fiber-optics is being developed as a part of optical over current protection relay system. The sensor uses the Faraday effect in optical fiber and polarimetric measurements tc sense electrical current. The current sensing coil consists of a length of twisted optical fiber and Faraday rotator mirror to suppress the linear birefringence effect. Due to its single-ended closed path structure, it can not only be easily installed to the target with great isolation from other fields in the vicinity, but the sensitivity can be increased by using multiple turns. This paper reports on the theoretical backgrounds of the sensor design and the preliminary experimental results.

  • PDF

Design of New Built-ln Current Sensor for On-Line Testing (On-line 테스팅을 위한 새로운 내장형 전류 감지 회로의 설계)

  • Gwak, Cheol-Ho;Kim, Jeong-Beom
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.38 no.7
    • /
    • pp.493-502
    • /
    • 2001
  • This paper propose a new built-in current sensor(BICS) for current testing that has some advantages compared with conventional logic testing. The designed BICS detects the fault in circuit under test (CUT) and makes a Pass/Fail signal by comparison between CUT current and duplicated inverter current. The proposed circuit consists of a differential amplifier, a comparator and a inverter. It requires 10 MOSFETs and 3 inverters. Since the designed BICS do not require the extra clock, the added extra pin is only one output pin. The mode selection is not used in this circuit. Therefore we can apply the circuit to on-line testing. The validity and effectiveness are verified through the HSPICE simulation of circuits with defects. When CUT is a 8$\times$8 parallel multiplier, area overhead of the BICS is about 4.34%.

  • PDF

Fabrication of a Wide-band Ground Impedance Analyzer (광대역 접지임피던스 측정기의 제작)

  • Jin, Chang-Hwan;Cha, Hyeon-Kyu;Kim, Dong-Geon;Park, Dae-Won;Kil, Gyung-Suk
    • Proceedings of the Korean Society of Marine Engineers Conference
    • /
    • 2011.10a
    • /
    • pp.67-67
    • /
    • 2011
  • 본 논문에서는 접지시스템의 성능을 평가하기 위한 광대역 접지임피던스 분석기에 대하여 기술하였다. 시제작 측정기는 65 Hz~1.28 MHz의 신호발생부와 이득 20 dB, 출력 임피던스가 $0.1{\Omega}$인 전류 증폭부, 전압 및 전류 측정부, 신호처리부, 표시부로 구성된다. 또한, 외부 노이즈로 인한 측정의 오차를 줄이기 위하여 디지털 대역통과 필터를 적용하였다.

  • PDF

Frequency Analysis Based Induction Motor Stator Fault Detection (주파수 해석 방법에 의한 유도전동기의 고정자 권선 고장 진단)

  • Han, Min-Kwan;Woo, Hyeok-Jae;Song, Myung-Hyun;Park, Kyu-Nam
    • Proceedings of the KIEE Conference
    • /
    • 2002.07d
    • /
    • pp.2313-2315
    • /
    • 2002
  • 본 논문에서는 3상 유도 전동기 고정자 전류 신호로부터 고정자 권선 고장에 대한 특성주파수를 효과적으로 검출하기 위한 고정자 전류 신호 해석 기법을 제시하였으며, 인위적인 턴 대 턴 고장 전동기의 부하실험을 통해 제안된 기법의 유효성을 확인하였다.

  • PDF