• Title/Summary/Keyword: 시뮬레이션 검증

Search Result 4,913, Processing Time 0.037 seconds

Analytic Comparison of LCL Filter Characteristics of Three-phase Grid-connected Inverter by On/Off-line Simulation Tools (온/오프라인 시뮬레이션 툴을 이용한 계통연계형 인버터의 LCL 필터 특성 분석비교)

  • Lee, Gang;Cha, Hanju
    • Journal of the Korea Academia-Industrial cooperation Society
    • /
    • v.21 no.12
    • /
    • pp.16-22
    • /
    • 2020
  • The characteristics of the LCL filter for grid-connected inverters have been discussed in academia and industry. An online simulation tool was applied to compare and analyze the difference between the LCL filter and L filter. LCL filters were modeled and simulated using a range of professional simulation simulators, and the LCL filters were found to have good filtering effects for high-frequency harmonics. First, this paper summarizes the transfer functions of the LCL filter and provides the Bode plot diagram. The accuracy and validity of the filter attenuation characteristics were confirmed by a fast Fourier transform based on off-line simulation tools, such as PSIM and MATLAB, depending on the given parameters of the LCL filter. Finally, the Typhoon HIL402 real-time simulation was performed for hardware in the loop simulation to verify the actual filtering characteristics of the LCL filter.

Simulation Based Study to Verify the Required Operational Capability of the Para-Observation Munition (관측포탄 작전운용성능 검증을 위한 시뮬레이션 연구)

  • Ha, Set Byul;Kwon, Ojeong;Lee, Youngki;Cho, Namsuk
    • Journal of the Korea Society for Simulation
    • /
    • v.30 no.1
    • /
    • pp.87-101
    • /
    • 2021
  • Required Operational Capability(ROC), which means the performance of a weapon system, is determined when estimating the requirements of a new weapon system. It is very important to define the ROC as it has a decisive influence from acquisition of a weapon system to tactical operation. In this study, we propose a simulation methodology to verify the ROC of the Para-Observation Munition(POM), a newly developed weapon system. To this end, we propose a discrete-event simulation model that takes main performance of the weapon system constituting the ROC and environmental factors that affect performance of the weapon system as input values, and outputs operational effect as a result value. It describes various simulation logic required to implement a simulation model, and explains how to verify ROC using various simulation results such as sensitivity analysis. POM is a weapon system that does not have a similar one and that is difficult to directly utilize the military analysis model. This study can be used as a methodology to analyze the ROC and predict operational effects of weapon systems such as POM.

Battery Pack Electric Equivalent Circuit Model Based Parameter Extraction and Simulation Verification (배터리 팩 전기적 등가회로 모델 기반 파라미터 추출 및 시뮬레이션 검증)

  • Park, J.H.;Lee, P.Y.;Yoon, C.O.;Kim, J.H.;Jang, S.S.
    • Proceedings of the KIPE Conference
    • /
    • 2017.11a
    • /
    • pp.155-156
    • /
    • 2017
  • 본 논문에서는 단일 셀과 배터리 팩의 전기적 특성 실험 기반 내부 파라미터를 추출하고 등가회로 모델에 적용하여 시뮬레이션 및 검증을 진행하였다. 본 논문에서는 임의로 선정한 단일 셀에 대한 파라미터를 추출하여 스크리닝이 이상적으로 되었다는 가정 하에 팩 단위로 확장한다. 단일 셀에서 확장된 파라미터와 배터리 팩 자체의 파라미터를 구하여 시뮬레이션 결과를 실제 전압과 비교하여 검증한다.

  • PDF

실행시간 V2X 안전 서비스 통신 성능 평가를 위한 가상 환경 기반 시뮬레이션 플랫폼 설계

  • O, Jun-Ho;Park, Pyeong-Seon;Mun, Hui-Seok;Jeong, Jae-Il
    • Information and Communications Magazine
    • /
    • v.29 no.2
    • /
    • pp.39-45
    • /
    • 2012
  • V2X 차량 안전 시스템은 ITS 환경에서 주행하는 모든 차량들이 V2V 혹은 V2I 기반의 협력통신을 통해 안전 서비스를 제공하는 기술이다. 이는 실제 도로환경에서의 실험, 즉 Field Operational Tests(FOTs)를 통한 검증과 평가 수행이 요구된다. 그러나, 일반적으로 실 도로환경에서 시스템 및 서비스에 대한 검증과 평가는 많은 시간과 비용을 필요로 한다. 따라서 실제 도로 주행 테스트 전에 V2X 안전 서비스의 기본적인 성능을 검증할 V2X 시뮬레이션 방안이 필요하다. 본 논문에서는 국외의 V2X 시뮬레이터 기술 개발 동향과 함께 차량 간 통신 시뮬레이션 분야에서 연구되고 있는 주요 이슈들을 알아보고 이를 극복하기 위한 연구 방호별 제시한다.

A Simulation Study for the Feasibility of Manufacturing Line of Engine Block (시뮬레이션을 이용한 엔진블럭 가공라인 설계 검증)

  • Moon Dug Hee;Ha Jae Hoon
    • Proceedings of the Korean Operations and Management Science Society Conference
    • /
    • 2003.05a
    • /
    • pp.123-128
    • /
    • 2003
  • 자동차 엔진블럭을 생산하는 라인은 대표적인 흐름생산 방식의 가공라인이다. 자동차 제조업체에서는 새로운 차종을 개발하면 엔진가공라인을 새롭게 설계해야 할 필요성인 생긴다. 엔진가공라인을 설계하기 위해서는 연간생산목표량을 비롯한 여러 가지 요인들을 고려하게 되는데 설계단계에서 발생하는 오류는 향후 라인설치가 완료되어 양산에 들어가면 많은 문제점을 발생시킨다. 따라서 초기 설계안이 완성되면 검증절차를 거치게 되는데 이때 가장 유용한 도구가 시뮬레이션이다. 따라서 본 논문에서는 자동차 엔진블럭 가공라인 설계를 딸 때 반영해야할 요인들과 설계안 검토시 고려해야할 요인들을 고찰하고, 시뮬레이션을 인용한 실제 검증사례를 소개하고자 한다.

  • PDF

Development of Verifying Simulation Strategies for TN-S Grounding Method (TN-S 접지방식의 실증시험결과 검증을 위한 시뮬레이션 환경 구축)

  • Lee, Han-Sang;Han, Woon-Ki;Kim, Han-Sang;Jang, Gil-Soo
    • Proceedings of the KIEE Conference
    • /
    • 2008.07a
    • /
    • pp.2106-2107
    • /
    • 2008
  • 이 논문은 국내 저압접지방식의 현장적용화를 위한 실증시험장 구축과 실증시험의 검증을 위한 시뮬레이션 환경 구축에 관한 논문이다. 외함접지방식에 의존하고 있는 국내 저압접지방식은 IEC에서 제안하고 있는 접지방식에 비하여 낙후되어 있고, 이에 대한 증거로서 선진국에 비하여 십수배에 달하는 감전사고 발생을 들 수 있다. 이러한 국내 실정을 극복하고자, IEC저압접지방식에 대한 실증시험장 구축을 목적하고 있으며, 그에 대한 일환으로 실증시험 검증용 시뮬레이션 환경 구축을 수행하고 있다. 본 논문은 TN-S 방식의 접지방식으로 구성된 배전계통을 PSCAD/EMTDC를 이용하여 모델링하고, 도체-외함-접지의 동시지락을 모의함으로서 외함도체의 전위상승과 감전사고의 발생 가능성을 모의하였다.

  • PDF

하드웨어/소프트웨어 통합시뮬레이션을 위한 HDL 모델의 자동 변환

  • 김준경
    • Proceedings of the Korea Society for Simulation Conference
    • /
    • 1999.04a
    • /
    • pp.232-236
    • /
    • 1999
  • Codesign 방법론은 하드웨어와 소프트웨어가 공존하는 시스템을 설계할 때 이드의 설계를 각각의 특성에 맞는 방법을 사용함으로써 효율적인 디자인방법을 제공한다. 전체 시스템의 동작 및 성능을 검증하기 위해서는 다른 방법으로 개발된 하드웨어와 소프트웨어를 같이 시뮬레이션해야 하는데 이를 통합시뮬레이션(Co-simulation)이라고 한다. 하드웨어와 소프트웨어를 개발하는 방법이 다르기 때문에 야기되는 통합의 문제점을 해결하기 위하여 DEVS(Discrete Event System Specification)에 기반한 중간단계형태를 통한 변환방법론을 제시하고 이를 사용하여 C++ 모델과 Verilog HDL 모델간의 통합시뮬레이션을 구현함으로써 효용을 보이고자 한다.

  • PDF

Simulation Method based on Design Checkpoint for Efficient Debugging (효율적 디버깅을 위한 디자인 체크포인트 기반 시뮬레이션 방법)

  • Shim, Kyu-Ho;Kim, Nam-Do;Park, In-Hag;Min, Byeong-Eon;Yang, Sei-Yang
    • The KIPS Transactions:PartA
    • /
    • v.19A no.3
    • /
    • pp.113-120
    • /
    • 2012
  • The visibility for signals in designs is required for their analysis and debug during the verification process. It could be achieved through the signal dumping for designs during the execution of HDL simulation. However, such signal dumping, in general, degrades the speed of simulation significantly, or can result in the number of simulation runs. In this paper, we have proposed an efficient and fast simulation method for dumping based on the design checkpoint, and shown its effectiveness by applying it to industrial SOC designs.

Model-based specification and static timing-analysis of embedded systems (임베디드 시스템에 대한 모델 기반의 명세 기법 및 정적 시간 분석 기술)

  • Park, Hae-Woo;Kim, Jin-Woo;Ha, Soon-Hoi
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 2007.10b
    • /
    • pp.258-263
    • /
    • 2007
  • 임베디드 시스템은 그 복잡도가 나날이 증가하고 있는데, 특히 기능성 외에 주어진 시간 제약 조건을 만족해야 한다는 점에서 개발 및 검증이 어렵다는 특징을 갖고 있다. 특히 검증에 대해서는 많은 경우에 적당한 시나리오들을 잡아 반복적인 시뮬레이션을 하는 방법을 사용하는데, 이 방법은 많은 시간이 걸리며, 적당한 시나리오들을 잡기 어렵다는 문제 또한 가지고 있다. 본 논문에서는 데이터플로우 모델과 유한상태기계 모델을 확장하여 시스템에 자원 사용 정보 및 시간 제약 조건을 명세하고, 이 모델들에 기반한 정적 시간 분석 방법을 제시하고 있다. 본 논문에서 제시한 방법을 통해 검증 시 자동으로 필요한 시나리오들에 대해 검증을 수행할 수 있으며, 시뮬레이션 등 긴 시간이 걸리는 검증 방법을 최소한으로 사용할 수 있다는 이점을 얻을 수 있다.

  • PDF

High-Level Design Verification Techniques for Hardware-Software Codesign Systems (하드웨어-소프트웨어 통합 설계 시스템을 위한 상위 단계에서의 검증 기법)

  • Lee, Jong-Suk;Kim, Chung-Hee;Shin, Hyun-Chul
    • Journal of KIISE:Computing Practices and Letters
    • /
    • v.6 no.4
    • /
    • pp.448-456
    • /
    • 2000
  • As the system complexity increases, it is important to develop high-level verification techniques for fast and efficient design verifications. In this research, fast verification techniques for hardware and software co-design systems have been developed by using logic emulation and algorithm-level simulation. For faster and superior functional verification, we partition the system being designed into hardware and software parts, and implement the divided parts by using interface modules. We also propose several hardware design techniques for efficient hardware emulation. Experimental results, obtained by using a Reed-Solomon decoder system, show that our new verification methodology is more than 12,000 times faster than a commercial simulation tool for the modified Euclid's algorithm block and the overall verification time is reduced by more than 50%.

  • PDF