• Title/Summary/Keyword: 스칼라 3

Search Result 115, Processing Time 0.029 seconds

Identification of the Moving Noise Source in a Circular Sawblade by the Experimental Acoustic Intensity Technique (음향인텐시티법에 의한 원형 톱날에서의 이동소음원 규명)

  • 오재응;김동규;하범성;원선희
    • The Journal of the Acoustical Society of Korea
    • /
    • v.10 no.6
    • /
    • pp.82-100
    • /
    • 1991
  • 본 연구에서는 회전톱날에서 발생하는 공기소음원 규명의 실현가능성을 검토하였다. 음향인텐시 티법은 3차원 선도, 인벤시티 벡터에너지선도, 동고선도 등의 표현에 유용한 장점을 갖고 있다. 근거리 음장 거동에 대한 추정, 주파수영역에서의 벡터 또는 스칼라 음향인텐시티는 소음원규명의목적으로 사 용되는 측정기법이다. 결과에 따르면 난류는 원형톱날의 이 부근에 나타나며, 톱날의 변동압력 측정에서 와류구조의 영향에 대한 근거는 측정된 음향인텐시티에 의해 도출된다. 도한 회전속도가 증가함에 딸k, 상호작용은 도플러현상을 일으키는 중요한 소음메타니즘이 될 수 있다.

  • PDF

A Prefetch Architecture with Efficient Branch Prediction for a 64-bit 4-way Superscalar Microprocessor (64비트 4-way 수퍼스칼라 마이크로프로세서의 효율적인 분기 예측을 수행하는 프리페치 구조)

  • 문상국;문병인;이용환;이용석
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.25 no.11B
    • /
    • pp.1939-1947
    • /
    • 2000
  • 본 논문에서는 명령어의 효율적인 페치를 위해 분기 타겟 주소 전체를 사용하지 않고 캐쉬 메모리(cache memory) 내의 적은 비트 수로 인덱싱 하여 한 클럭 사이클 안에 최대 4개의 명령어를 다음 파이프라인으로 보내줄 수 있는 방법을 제시한다. 본 프리페치 유닛은 크게 나누어 3개의 영역으로 나눌 수 있는데, 분기에 관련하여 미리 부분적으로 명령어를 디코드 하는 프리디코드(predecode) 블록, 타겟 주소(NTA : Next Target Address) 테이블 영역을 추가시킨 명령어 캐쉬(instruction cache) 블록, 전체 유닛을 제어하고 가상 주소를 관리하는 프리페치(prefetch) 블록으로 나누어진다. 사용된 명령어들은 SPARC(Scalable Processor ARChitecture) V9에 기준 하였고 구현은 Verilog-HDL(Hardwave Description Language)을 사용하여 기능 수준으로 기술되고 검증되었다. 구현된 프리페치 유닛은 명령어 흐름에 분기가 존재하더라도 단일 사이클 안에 4개까지의 명령어들을 정확한 예측 하에 다음 파이프라인으로 보내줄 수 있다. 또한 NTA를 사용한 방법은 같은 수의 레지스터 비트를 사용하였을 때 BTB(Branch Target Buffer)를 사용하는 방법과 비교하여 2배정도 많은 개수의 분기 명령 주소를 저장할 수 있는 장점이 있다.

  • PDF

Parameter Measurement and Identification for Induction Motors (유도 전동기의 매개변수 측정 및 동정)

  • 김규식;김춘환
    • The Transactions of the Korean Institute of Power Electronics
    • /
    • v.6 no.3
    • /
    • pp.282-290
    • /
    • 2001
  • The accurate identification of the motor parameters is crucially important to achieve high dynamic performance of induction motors. In this paper, th motor parameters such as stator(rotor) resistance, stator(rotor) leakage inductance, mutual inductance, and rotor inertia are measured in off-line. Stator(rotor) resistance and stator(rotor) leakage inductance are measured based on the stationary coordinate equations of induction motors. On the other hand, mutual inductance are measured under the scalar control. Finally, the inverse rotor time constant is identified in on-line using an extended kalman filter algorithm. To demonstrate the practical significance of the results, Some experimental results are presented.

  • PDF

Process Algebra for Multiple Shared Resources (다중 공유 자원을 위한 프로세스 대수)

  • Yoo, Hee-Jun;Lee, Ki-Huen;Choi, Jin-Young
    • Journal of KIISE:Computer Systems and Theory
    • /
    • v.27 no.3
    • /
    • pp.337-344
    • /
    • 2000
  • In this paper, we define a Process Algebra ACSMR(Algebra of Communicating Shared Multiple Resources) for system specification and verification using multiple resources. ACSMR extends a concept of multiple resources in ACSR that is a branch of formal methods based on process algebra. We'll show that two specification and verification examples. One is the specification of system behavior in multiprocessor using EDF(Earliest-Deadline-First) which is a scheduling algorithm of a real-time system. The other is the specification of describing timing analysis and resources restriction in a super scalar processor using multiple ports registers.

  • PDF

A Study on the Reversibility Scalar Phenomena in Amorphous Chalcogenides (비정질 칼코게나이드에서 광유기 스칼라 현상의 가역성에 관한 연구)

  • 박수호;정진만;이현용;정홍배
    • Proceedings of the Korean Institute of Electrical and Electronic Material Engineers Conference
    • /
    • 1997.04a
    • /
    • pp.31-34
    • /
    • 1997
  • A reversible scalar phenomena in amorphous As$_{40}$ Ge$_{10}$ Se$_{15}$ S$_{35}$ have been investigated by blue-pass-filtered Hg lamp and He-Ne laser. Annealing causes the shift of the absorption edge to shelter wavelengths approximately 0.17ev, also illumination moves it to longer wavelengths about 0.05 ~ 0.07eV and it increases the refractive index maximum 0.3. Therefore the thermalbleaching(TB) and photodarkening(PD) effects have been understood by the results related to optical absorption characteristics. TB could be estimated as increasing the stabilization of amorphous chalcogenide films since absorption slope of extended regions(U) was not changed by annealing. On the other hand, PD could be understood as due to the enhancement of disorder since the slope of Urbach’s tail(1/F) around an absorption edge were decreased by illumination.ion.n.

  • PDF

Derivation of Numerical Integral Equations for Surface Triangular Basis Functions (표면 삼각형 전개함수에 대한 수치적분식의 유도)

  • Jung, Baek-Ho;Kim, Che-Young
    • Proceedings of the KIEE Conference
    • /
    • 1996.07c
    • /
    • pp.1750-1752
    • /
    • 1996
  • 모멘트법을 적용한 임의 형태 구조의 전자파 수치해석시 Rao에 의해 제시된 삼각형 표면 벡터 전개함수가 많이 사용된다. 이 경우 스칼라 적분식과 벡터 적분식이 나타나는데, 면적 좌표계가 도입되기 때문에 적분과정이 복잡해진다. 또한 구현시는 삼각형의 절점 정보 뿐만 아니라 쌍을 이루는 삼각형 번호의 데이터를 미리 입력하여야 하는 번거로움이 뒤따른다. 이를 극복하고자 본 논문에서는 삼각형 영역 자체에서 적분을 수행함으로써 적분식의 수를 2/3로 줄였으며, 삼각형의 쌍을 이루는 절점 정보로부터 적을 수행할 수 있도록 하였다.

  • PDF

A Hybrid Value Predictor Using Static and Dynamic Classification in Superscalar Processors (슈퍼스칼라 프로세서에서 정적 및 동적 분류를 사용한 혼합형 결과 간 예측기)

  • 김주익;박홍준;고광현;조영일
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 2002.10c
    • /
    • pp.682-684
    • /
    • 2002
  • 최근 여러 논문에서 실 데이터 종속을 제거하기 위하여 결과 값 예상 기법을 제안하였다. 결과 값 예상 기법 중 혼합형 결과 값 예측기는 다양한 패턴을 갖는 명령어를 모두 예측함으로써 높은 예상 정확도를 얻을 수 있지만 하나의 명령어가 여러 개의 예측기 테이블에 중복 저장되어 높은 하드웨어 비용을 요구한다는 단점이 있다. 본 논문에서는 이러한 단점을 극복하기 위하여 프로파일링으로 얻어진 정적 분류 정보를 사용하여, 명령어률 예상 정확도가 높은 예측기에만 할당하여 예상 테이블 크기를 감소 시켰다. 또한 동적으로 적절한 예측기를 선택하도록 함으로써 예상 정확도를 더욱 향상 시켰다. 본 논문에서는 SPECint95 벤치마크 프로그램에 대해 SimpleScalar/PISA 3.0 툴셋을 사용하여 실험하였다. 정적-동적 분류 정보를 모두 사용하였을 경우 87.9%, VHT 크기를 4K로 축소한 경우 87.5%로 비슷한 예상정확도를 얻으면서 예상 테이블의 크기는 50%로 감소하였다. 또한 실행 패턴의 유형 비율에 따라 각 예측기의 VHT를 구성한 경우 예상 테이블 크기를 25%로 줄일 수 있었다.

  • PDF

A Design of 256-bit Modular Multiplier using 3-way Toom-Cook Multiplication Algorithm and Fast Reduction Algorithm (3-way Toom-Cook 곱셈 알고리듬과 고속 축약 알고리듬을 이용한 256-비트 모듈러 곱셈기 설계)

  • Yang, Hyeon-Jun;Shin, Kyung-Wook
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2021.10a
    • /
    • pp.223-225
    • /
    • 2021
  • Modular multiplication is a key operation for point scalar multiplication of ECC, and is the most important factor affecting the performance of ECC processor. This paper describes a design of a 256-bit modular multiplier that adopts 3-way Toom-Cook multiplication algorithm and modified fast reduction algorithm. One 90-bit multiplier and three 264-bit adders were used to optimize the hardware size and the number of clock cycles required. The modular multiplier was verified by implementing it using Zynq UltraScale+ MPSoC device and the modular multiplication operation takes 15 clock cycles.

  • PDF

Human Limbs Modeling from 3D Scan Data (3차원 스캔 데이터로부터의 인체 팔, 다리 형상 복원)

  • Hyeon, Dae-Eun;Yun, Seung-Hyeon;Kim, Myeong-Su
    • Journal of the Korea Computer Graphics Society
    • /
    • v.8 no.4
    • /
    • pp.1-7
    • /
    • 2002
  • This paper presents a new approach for modeling human limbs shape from 3D scan data. Based on the cylindrical structure of limbs, the overall shape is approximated with a set of ellipsoids through ellipsoid fitting and interpolation of fit-ellipsoids. Then, the smooth domain surface representing the coarse shape is generated as the envelope surface of ellipsoidal sweep, and the fine details are reconstructed by constructing parametric displacement function on the domain surface. For fast calculation, the envelope surface is approximated with ellipse sweep surface, and points on the reconstructed surface are mapped onto the corresponding ellipsoid. We demonstrate the effectiveness of our approach for skeleton-driven body deformation.

  • PDF

A Study of Trace-driven Simulation for Multi-core Processor Architectures (멀티코어 프로세서의 명령어 자취형 모의실험에 대한 연구)

  • Lee, Jong-Bok
    • The Journal of the Institute of Internet, Broadcasting and Communication
    • /
    • v.12 no.3
    • /
    • pp.9-13
    • /
    • 2012
  • In order to overcome the complexity and power problems of superscalar processors, the multi-core architecture has been prevalent recently. Although the execution-driven simulation is wide spread, the trace-driven simulation has speed advantages over the execution-driven simulation. We present a methodology to simulate multi-core architecture using trace-driven simulator. Using SPEC 2000 benchmarks as input, the trace-driven simulation has been performed for the cores ranging from 2 to 16 extensively. As a result, the 16-core processor resulted in 4.1 IPC and 13.3 times speed up over single-core processor on the average.