• Title/Summary/Keyword: 소비전력 정보

Search Result 726, Processing Time 0.033 seconds

A Study on Electric Power-IT Convergence Industry based on Social System Framework (국내 전력-IT융합 산업의 활성화 방안에 관한 연구)

  • Kim, Taisiya;Jun, Eun Suk;Cho, Ji Yeon;Lee, Bong Gyou
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2012.04a
    • /
    • pp.570-573
    • /
    • 2012
  • 본 연구의 목적은 전력의 효율적인 사용과 전력-IT융합 산업의 활성화를 위하여 국내 전력-IT융합 산업을 분석하고 발전방안을 제시하는 것이다. 이를 위해 본 연구에서는 Van de Ven의 Social System Framework를 기반으로 하여 전력-IT융합 산업을 제도적 장치, 시장소비, 자원 확충 및 기업 활동 부문으로 구분하여 분석하였다. 또한 분석 결과의 검증 및 시사점 도출을 위하여 전력에너지 분야의 전문가들을 대상으로 설문을 실시하였다. 그 결과 IT기업의 에너지 산업 진출과 전력-IT융합 시장에 대한 정책적 지원이 활발하게 이루어지고 있는 것으로 평가되었다. 반면 대기업 위주의 시장 경쟁과 인력양성에 대한 지원 부족이 문제점으로 지적되었다. 본 연구는 Social System Framework의 분석 결과 평가에 있어 IT산업에 종사하고 있는 전문가의 의견을 반영하지 못한 한계점이 있으나, 전력-IT융합 산업을 학술적 프레임워크에 근거하여 분석하고 산업 전문가의 의견을 반영하였다는 데 그 의의가 있다.

금융IC카드에 대한 부채널분석 도구 비교 연구

  • Choi, Chan Young;Jeong, Jae Cheol;Shin, Hyu Keun
    • Review of KIISC
    • /
    • v.22 no.8
    • /
    • pp.54-60
    • /
    • 2012
  • 기존 마그네틱 카드의 보안성을 강화하기 위해 집적회로칩이 부착된 IC카드의 사용이 날로 증가하고 있으나 IC카드에 대한 보안 위협 또한 발생하고 있는 실정이다. 그 중에서도 암호화에 사용된 키를 찾기 위해서 암호 알고리즘의 이론적인 취약점이 아닌 암호화 과정에서 누설되는 수행시간, 소비전력, 전자기 방사 등을 이용하는 물리적 공격 방법인 부채널분석 공격이 대표적인 보안 위협이다. 본 논문에서는 부채널분석 공격 기법을 구현한 국내 외 시험 도구의 차이점 및 시험방법의 유효성을 확인하기 위해, 각 도구별 시험 결과를 전력분석 관점에서 비교 분석해 보았다. 시험 결과, 각 도구별 특징을 파악할 수 있었고, 시험 도구의 동작 방식에 다소 차이가 있으나 모두 동일한 결과를 도출해 낼 수 있었다.

The Clock Grandmaster Decision Method in Internet of Things (IoT) Network (사물인터넷 망에서 단일 프레임을 이용한 그랜드마스터 선정 및 동기 방법)

  • Kang, Sunghwan;Seo, Minseok;Kim, Jongsun;Eom, Junyoung
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2017.04a
    • /
    • pp.1179-1182
    • /
    • 2017
  • 최근 사물인터넷(IoT, Internet of Things)관련 기술의 발전 및 서비스 산업의 급속한 발전으로 센서 장치에 대한 수요가 증가하고 있다. 센서 장치는 사물인터넷 플랫폼과의 연동을 위한 통신 인터페이스를 필수로 지원하여야 하며, 그 외에 다양한 센서들의 연동 인터페이스와 소비 전력을 모두 고려하여 하드웨어 및 소프트웨어의 설계가 이루어져야 한다. 이와 같이 센서 장치는 베터리 소비를 최적화하여 모든 기능이 구현되어야 하므로 기능상의 제약이 많이 따른다. 시간 동기화를 위해 사물인터넷 플랫폼에서 송신하는 동기 메시지를 수신하기 위해 슬립모드를 지원하는 경우 센서 장치가 항상 깨어 있어 야하므로 저전력으로 동작 할 수 없는 어려움이 따른다. 따라서 사물인터넷망에서 시간동기화를 위한 마스터 클럭을 선정 방법을 제안하고 이를 위한 단일 프레임 방식을 제안한다. 향후 시간 동기화 프로토콜의 호환을 위해 CoAP 규격과 연동 될 수 있는 연구가 필요하다.

Coordinator Election Algorithm for Increasing System Lifetime in Ad Hoc Wireless Networks (Ad-hoc 무선 네트워크에서 시스템 활동 시간 증가를 위한 Coordinator선출 알고리즘)

  • 박숙영;김영남;이상규;이주영
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 2002.10e
    • /
    • pp.25-27
    • /
    • 2002
  • Ad-hoc 무선 네트워크에서는 기존의 유선 네트워크 망에서와는 달리 휴대용 기기들만으로 네트워크 망이 형성 되어있고 이때 휴대용 기기들은 대부분 배터리를 에너지원으로 사용한다. 그러므로 무한의 에너지를 갖고 있다고 볼 수 있었던 종전의 유선 네트워크에서와는 달리 배터리를 에너지원으로 사용하는 Ad-Hoc 네트워크에서는 효율적인 에너지 자원 관리가 중요한 이슈가 된다. 이러한 특성을 고려한 연구 중 전체 휴대용 단말기에서 일부를 선출하고 이렇게 선출된 coordinator들만 데이터의 전송에 참여하게 하고 나머지 단말기들은 수면 모드로 전환시킴으로 인해 시스템의 전력소비를 줄이는 방법에 대한 연구들이 진행되고 있다. 선행 연구에서는 수면 모드의 노드를 최대화함으로써 전체 네트워크의 전력소비를 최소화 하려는 노력을 하고 있으나, 선출되는 coordinator 수의 최소화가 항상 시스템 활동시간의 증가를 보장하지는 않는다. 본 논문에서는 각 단말기에서 데이터 전송에 필요한 에너지와 노드들의 연결성을 함께 고려해서 coordinator를 선출함으로써 네트워크의 시스템 활동시간을 기존의 방법 보다 더 증가시키는 알고리즘을 제안한다.

  • PDF

Glitch Removal Method in Gate Level consider CPLD Structure (CPLD 구조를 고려한 게이트 레벨 글리치 제거 방법)

  • Kim, Jae-Jin
    • Proceedings of the Korean Society of Computer Information Conference
    • /
    • 2017.01a
    • /
    • pp.145-146
    • /
    • 2017
  • 본 논문에서는 CPLD 구조를 고려한 게이트 레벨 글리치 제거 방법에 대해 제안하였다. CPLD는 AND-OR 게이트의 2단 구조를 가진 LE를 기본 구조로 구성되어 있는 소자이다. CPLD로 구현할 회로에 대한 DAG를 CPLD 구조에 맞도록 그래프를 분할하여 매핑가능클러스터를 생성한다. 생성된 매핑가능클러스터는 내부의 글리치와 전체 회로에 대한 글리치 발생 가능성을 검사하여 글리치를 제거한다. AND게이트와 OR게이트를 사용하는 2단 구조는 게이트가 달라 글리치가 발생될 수 있는 가능성을 검사하기 어렵다는 단점이 있어 AND-OR 게이트의 2단 구조와 동일한 구조를 가지고 있으며 게이트가 동일한 NAND 게이트를 이용하여 전체 회로를 변환한 후 글리치 발생여부를 검사함으로서 정확한 글리치 발생 가능성을 제거한다. 실험 결과는 제안 된 알고리즘 [10]과 비교하였다. 소비 전력이 2 % 감소되어 본논문에서 제안한 방법의 효율성이 입증되었다.

  • PDF

The optimization of deep learning performance for embedded systems using a zero-copy technique (Zero-copy 방식을 활용한 임베디드 환경에서의 딥러닝 성능 최적화)

  • Lee, Minhak;Kang, Woochul
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2016.10a
    • /
    • pp.62-63
    • /
    • 2016
  • 딥러닝의 대표적 개발 환경 중 하나인 Caffe를 임베디드 시스템의 메모리 구조를 고려하여 최적화하고 실제 측정 실험으로 기존의 방식보다 처리시간과 소비 전력량의 이득이 있다는 것을 확인하였다. 구체적으로 통합 메모리를 사용하는 임베디드 시스템 환경의 특성에 적합한 zero-copy기법을 적용하여 CPU와 GPU 모두 접근이 가능하도록 메모리 영역을 맵핑하는 방식으로 메모리 복제에 따른 오버헤드를 줄였으며, GoogLeNet 네트워크 모델에 대하여 10%의 처리 속도 향상과, 36% 소비 전력 감소를 확인하였다.

Development of MAC Simulator based Ultra Low Power for Implantable WBAN (WinMacSim: 인체이식 가능한 극저전력의 WBAN MAC 시뮬레이터 개발)

  • Kim, Tae-Hyoung;Jeong, Ha-Joong;Kim, Young-Hwan;Hong, Ji-Man
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 2010.06d
    • /
    • pp.170-173
    • /
    • 2010
  • 최근 진보된 무선 통신 기술과 발전된 의료 기술로 인하여 u-Health의 핵심 기술인 WBAN에 대한 연구가 활발히 진행되고 있다. 인체에 이식 가능한 WBAN 장치는 전원 공급에 제한이 있으므로 소비전력을 최소화하기 위한 MAC 프로토콜이 필요하다. 본 논문은 WBAN 장치의 다양한 무선 통신 특성을 적용한 시뮬레이터에 관한 것으로 MICS 대역의 채널 특성을 적용하였고, 데이터의 신뢰성과 에너지 효율성을 향상시키기 위해 가변 패킷 및 비트맵 기반의 패킷 블록 전송기법을 적용한 MAC 프로토콜을 사용한다.

  • PDF

A Study on Efficient Implementations of Block Cipher Based on ARX Operation on 4-bit Microprocessor (4비트 마이크로프로세서 상에서의 효율적인 ARX연산 기반 블록암호 구현에 관한 연구)

  • Park, Tae-Hwan;Seo, Hwa-Jeong;Kim, Ho-Won
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2015.10a
    • /
    • pp.751-753
    • /
    • 2015
  • 최근 사물인터넷 기술의 발전으로 다양한 프로세서 기반의 사물인터넷 디바이스들이 등장하고 있다. 이러한 사물인터넷 디바이스의 특징은 저 전력과 매끄러운 서비스 제공이라고 할 수 있다. 다양한 프로세서 중 4비트 마이크로프로세서는 인터넷 뱅킹용 토큰, 자동차 키 등 여러 산업분야에서 사용되고 있으며, 가장 낮은 소비전력을 가진다는 특징을 가지고 있다. 본 논문에서는 4비트 프로세서 상에서의 ARX연산 기반 블록암호의 효율적인 구현에 대해 연구하였다.

An efficient VLSI Architecture of 9/7 DWT filter using shift-adder for JPEG2000 (Shift-adder 를 이용한 JPEG2000 용 9/7 DWT 필터의 효율적인 VLSI 구조)

  • Son, Chang-Hoon;Kim, Young-Min
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2007.11a
    • /
    • pp.748-749
    • /
    • 2007
  • 본 논문은 저전력이고 속도가 빠르면서도 작은 gate 면적만으로 JPEG2000 표준의 이산 웨이블릿 변환 (DWT)을 수행하는 VLSI 구조를 제안하였다. 제안한 구조는 line-based 와 convolution 방식을 사용하여 설계하였다. DWT 필터는 1 차원 구조로서 영상의 수평방향이나 수직방향을 차례대로 처리하였고, 16-비트 고정 소수점 형식의 Daubechies 9/7 필터 계수를 사용하였다. 기존의 DWT VLSI 설계에서 매우 큰 영역을 차지하는 multiplier 들을 shift-adder 들로 대체하여 기존 방식의 gate 사용 면적을 38.5% 로 크게 줄일 수 있었다. 또한 최대 지연시간과 총 소비전력은 각각 기존에 비해 78% 와 29.6% 로 개선되었다.

Power Attack against an Exponent Blinding Method (Exponent Blinding 기법에 대한 전력 공격)

  • Kim Hyung-Sup;Baek Yoo-Jin;Kim Seung-Joo;Won Dong-Ho
    • Proceedings of the Korea Institutes of Information Security and Cryptology Conference
    • /
    • 2006.06a
    • /
    • pp.164-168
    • /
    • 2006
  • 전력 공격은 암호화 연산 과정 중 발생하는 소비 전력의 파형을 측정하여 비밀 정보를 알아내는 공격 방식이다. 이러한 전력 공격에 대한 취약성을 막기 위하여 message blinding, exponent blinding과 같은 기법들이 적용되어 왔다. 본 고에서는 $ECC^{[1]}$암호화 연산 과정에서, r이 임의의 정수일 때, dP=(d-r)P+rP인 관계를 이용하는 exponent blinding기법$^{[2]}$에 대하여 언급하고, 위 기법을 전력 공격의 대응책으로 적용 시 적절히 구현되지 않으면 power attack에 대하여 매우 취약하다는 것을 보인다.

  • PDF