• 제목/요약/키워드: 소모전력

검색결과 2,285건 처리시간 0.029초

A Study of FPGA Modul Algorithm consider the Power Consumption for Digital Technology (디지털 기술의 소모전력을 위한 FPGA 모듈 알고리즘에 관한연구)

  • Youn, Choong-Mo;Kim, Jae-Jin
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • 제13권9호
    • /
    • pp.1851-1857
    • /
    • 2009
  • In this paper, reuse module generation algorithm consider the power consumption for FPGA technology mapping is proposed. To proposed algorithm is RT library generating algorithm consider power consumption for reuse module using FPGA technology mapping. In the first, selected FPGA for power consumption calculation. Technology mapping process have minimum total power consumption consider LUT's constraint in selected FPGA. A circuit into device by selected proper modules of allocation result for power consumption constraint using data.

A Study of Efficient CPLD Low Power Algorithm (효율적인 CPLD 저전력 알고리즘에 관한 연구)

  • Youn, Choong-Mo;Kim, Jae-Jin
    • Journal of Digital Contents Society
    • /
    • 제14권1호
    • /
    • pp.1-5
    • /
    • 2013
  • In this paper a study of efficient CPLD low power algorithm is proposed. Proposed algorithm applicate graph partition method using DAG. Circuit representation DAG. Each nodes set up cost. The feasible cluster create according to components of CPLD. Created feasible cluster generate power consumption consider the number of OR-term, the number of input and the number of output. Implement a circuit as select FC having the minimum power consumption. Compared with experiment [9], and power consumption was decreased. The proposed algorithm is efficient. this paper, we proposed FPGA algorithm for consider the power consumption.

An Electric Power Metering System based on Wireless Sensor Network (무선 센서 네트워크 기반의 전력 검침 시스템)

  • Baek, Deuk-Hwa;Kim, Ho-Seung;Jang, Su-Ji
    • Proceedings of the Korean Society of Computer Information Conference
    • /
    • 한국컴퓨터정보학회 2015년도 제51차 동계학술대회논문집 23권1호
    • /
    • pp.343-344
    • /
    • 2015
  • 본 논문에서는 무선 센서 네트워크 기반의 전력 소모 측정 데이터를 모바일 기기로 제공하는 전력 검침 시스템을 제안한다. 디지털 전력량계의 전력 소모 측정데이터를 전송하는 아두이노 보드와 전송된 정보를 수신하는 게이트웨이 및 수집된 전력량을 환산하는 서버와 소비전력을 스마트폰에 모니터링하는 앱으로 구성된다. 전력미터기는 Zigbee를 이용한 Sensor Network를 구성하여 전력데이터를 전송하며 아두이노 보드를 통해 서버에서 소모전력량과 요금을 계산하고, 무선 LAN을 통해 서버에 접속한 모바일 단말기에 전력사용량을 실시간으로 알 수 있도록 한다. 이러한 전력 검침 시스템을 구현하여 실시간으로 집안의 소모전력을 모니터링할 수 있으며 전력절감을 유도하는 것을 목적으로 한다.

  • PDF

An Application-Specific Configurable Backup Cache for High Performance and Power Reduction in Direct-Mapped Cache (응용분야에 따른 직접사상캐시의 성능향상과 전력소모 절감을 위한 재구성 가능한 백업캐시 제안)

  • Choi Byeong-Chang;Suh Hyo-Joong
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 한국정보과학회 2006년도 한국컴퓨터종합학술대회 논문집 Vol.33 No.1 (A)
    • /
    • pp.355-357
    • /
    • 2006
  • 반도체 공정의 발달로 인해 하나의 칩에 많은 양의 소자를 넣는 것이 가능해지면서 상대적으로 넓어진 공간에서 캐시 메모리가 차지하는 공간의 비중이 증가하고 있다. 상대적으로 비중이 커진 캐시 메모리는 CPU가 소모하는 전력의 50%에 상당하는 전력을 소모하는 등 시스템의 성능뿐만 아니라 전력 소모에도 큰 영향을 주고 있다. 현재 시스템 성능 향상과 전력 소모 절감을 위하여 캐시 메모리의 논리적 구조를 개선하기 위한 많은 연구가 진행 중이다. 본 논문에서는 다양한 용도로 사용되는 범용 시스템이 아닌 특정 응용분야에 최적화되어 사용되는 소규모 임베디드 시스템에 적합한 직접사상캐시를 위한 재구성 가능한 백업캐시를 제안하려고 한다. 제안하는 백업 캐시는 특정 레지스터 값을 이용해서 백업캐시를 재구성 가능하게 하여 응용분야에 따라 직접사상캐시의 성능 향상과 전력소모를 절감하도록 하여 시스템의 성능향상과 전력소모를 절감시키는 역할을 할 것이다.

  • PDF

A Study of Reuse Module Generation Algorithm consider the Power Consumption for FPGA Technology Mapping (FPGA 기술 매핑을 위한 소모 전력을 고려한 재사용 모듈 생성 알고리즘에 관한 연구)

  • Youn, Choong-Mo;Kim, Jae-Jin
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • 제11권12호
    • /
    • pp.2306-2310
    • /
    • 2007
  • In this paper, reuse module generation algorithm consider the power consumption for FPGA technology mapping is proposed. To proposed algorithm is RT library generating algorithm, consider power consumption for reuse module using FPGA technology mapping. In the first, selected FPGA for power consumption calculation. Technology mapping process have minimum total power consumption consider LUT's constraint in selected FPGA. A circuit into device by selected proper modules of allocation result for power consumption constraint using data.

A Study on A Frequency Selection Algorithm for Minimization Power Consumption of Processor in Mobile Communication System (이동형 통신 시스템에서 프로세서에 대한 최소 전력 소모를 위한 주파수 선택 알고리즘 연구)

  • Lee, Kwan-Houng;Kang, Jin-Gu;Kim, Jae-Jin
    • Proceedings of the Korean Society of Computer Information Conference
    • /
    • 한국컴퓨터정보학회 2008년도 제38차 하계학술발표논문집 16권1호
    • /
    • pp.25-31
    • /
    • 2008
  • 본논문에서는이동형통신시스템의프로세서에대한최소전력소모를위한주파수선택알고리즘을제안하였다. 제안한 방법은 클럭 게이팅 방법을 이용하여 저전력 프로세서를 설계한다. 클럭 게이팅 방법은 내장된 클럭 블록을 이용하여 주 클럭을 제어함으로서 전력 낭비를 개선시킨다. 설계 방법은 프로세서에 대해 동적 전력을 고려하여 소모 전력을 비교하고, 설계된 프로세서에 대해 에너지 이득과 소모를 고려하여 주파수를 결정한다. 또한, 슬랙시간을 이용하여 프로세서의 속도를 낮추어 소모 전력을 감소시킨다. 이러한 기술은 클럭 게이팅 방법과 에너지, 슬랙 시간을 이용하여 이동형 시스템의사용 시간이 개선하였다. 실험결과 제안한 알고리즘은 알고리즘을 적용하지 않은 이동형 시스템의 프로세서에 비해 평균 전력이 4% 감소되었다.

  • PDF

The Framework for Application Energy Consumption analysis in Smart Phones (스마트폰 응용프로그램 에너지 소모 분석을 위한 프레임워크)

  • Lee, Je-Min;Joe, Hyun-Woo;Kim, Hyung-Shin
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 한국정보과학회 2012년도 한국컴퓨터종합학술대회논문집 Vol.39 No.1(D)
    • /
    • pp.7-9
    • /
    • 2012
  • 본 연구는 간편하게 스마트폰에서의 전력 소모를 분석 할 수 있는 프레임워크를 제시한다. 스마트폰은 제한적인 전력 공급을 가지기 때문에 개발자와 사용자는 전력 소모에 최적화된 응용프로그램을 개발하고 선택할 수 있어야 한다. 본 연구에서는 전력소모 분석 프레임워크를 제공 함으로써 전력 모델 생성, 전력 소모 추정, 추정 데이터 분석 기능을 제공 한다. 본 연구의 프레임워크를 이용해서 Nexus one, Desire, Galaxy S의 전력 소모 분석을 한 결과 평균 80% 이상의 정확도를 얻었다.

C Coding guideline to improve energy efficiency of loop code (Loop 코드의 전력 효율성 향상을 위한 C 코딩 가이드라인)

  • Lee, Jae-Wuk;Kim, Soon-Kyeom;Hong, Jang-Eui
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 한국정보처리학회 2015년도 추계학술발표대회
    • /
    • pp.940-942
    • /
    • 2015
  • 최근 스마트폰 및 태블릿 PC와 같은 다양한 모바일 기기의 사용이 증가하고 있다. 이러한 기기들은 배터리 사용으로 인해 전력공급이 제한되어, 소모전력 효율 향상이 요구된다. 이에 따라 최근에는 소프트웨어에 의한 소모전력의 효율성을 향상시키기 위한 연구들이 진행되고 있다. 그러나 소프트웨어의 코드 구조의 분석을 통해 전력 효율성을 향상시키기 위한 연구는 미비하다. 따라서 본 논문에서는 코드 구조의 변경에 따른 소모 전력 효율성을 분석하여, 소프트웨어 개발이나 유지 보수 단계에서 전력 소모량을 감소시킬 수 있는 가이드라인을 제시하고자 한다.

A Selective Usage of Page Cache towards Low-Power Systems (저전력 시스템을 위한 선택적 페이지 캐쉬 사용 기법)

  • 송형근;차호정
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 한국정보과학회 2003년도 봄 학술발표논문집 Vol.30 No.1 (A)
    • /
    • pp.208-210
    • /
    • 2003
  • 본 논문은 내장형 시스템에서 저전력 소모를 위한 선택적 페이지 캐쉬 사용 기법을 제안한다. 내장형 시스템의 저장매체로 널리 사용되고 있는 플래쉬 메모리는 데이터를 압축하여 저장하기 때문에 리눅스에서 사용되는 페이지 캐쉬가 효과적으로 동작한다. 하지만 플래쉬 메모리는 RAM 보다 전력 소모가 적기 때문에 페이지 캐쉬 사용에 따른 빈번한 RAM 접근 횟수는 전력 소모량을 증가시킨다. 따라서 저전력 시스템 운영을 위해서 페이지 캐쉬를 선택적으로 사용하는 것을 제안한다. 리눅스 운영체제상에서 구현된 시스템을 바탕으로 수행속도가 향상되고 전력 소모량이 감소함을 보인다.

  • PDF

The CPU power management technique in the Mobile Embedded System (Mobile 임베디드 시스템의 CPU 소모전력 관리 기법)

  • Kim, Wha-Young;Kim, Young-Kil
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • 제13권1호
    • /
    • pp.170-176
    • /
    • 2009
  • The efficiently power management is an important requirement traditionally in the mobile communication system which uses battery as their power source. Especially, it has been emphasized in the most devices, which has to provide high performance and various functions with an extended operating time. In this article, the adaptive power management technique for the core CPU unit in Embedded systems used widely for the mobile system thanks to its advantage on power consumption and physical size, is proposed.