• Title/Summary/Keyword: 비교 회로

Search Result 10,954, Processing Time 0.036 seconds

AC PDP 서스테인 회로 비교 분석 (Comparative Analysis of AC PDP Sustain Driving Circuits)

  • 손동국;최병조
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2006년도 제37회 하계학술대회 논문집 B
    • /
    • pp.962-963
    • /
    • 2006
  • 본 논문은 AC PDP 서스테인 회로에서 가장 보편적으로 사용되어지고 있는 Weber 회로를 비롯하여 최근 들어 가장 주목을 받고 있는 3가지 변형된 Weber 회로에 대한 이론적 동작 설명과 각각 회로에 대한 장, 단점 그리고 실험 및 시뮬레이션 파형에 대한 비교, 분석을 하였다.

  • PDF

고전압 비교기를 적용한 스마트 센서용 SECE 에너지 하베스트 인터페이스 회로 설계 (Design of SECE Energy Harvest Interface Circuit with High Voltage Comparator for Smart Sensor)

  • 석인철;이경호;한석붕
    • 한국전자통신학회논문지
    • /
    • 제14권3호
    • /
    • pp.529-536
    • /
    • 2019
  • 스마트 센서 시스템에 압전 에너지 하베스터를 적용하기 위해서는 AC-DC 정류기를 비롯한 에너지 하베스트 인터페이스 회로가 필수적이다. 본 논문에서는 기본적인 회로인 Full Bridge Rectifier(: FBR) 회로와 동기식 압전 에너지 하베스트 인터페이스 회로의 성능을 보드레벨 시뮬레이션으로 비교하였다. 그 결과, 동기식 압전 에너지 하베스트 인터페이스 회로 중 하나인 Synchronous Electric Charge Extraction(: SECE) 회로가 FBR에 비해 출력 전력이 약 4 배 이상 더 컸고, 부하 변동에도 변화가 거의 없었다. 그리고, 출력 전압이 40V 이상인 압전 에너지 하베스터용 SECE 회로에 필수적인 고전압 비교기를 0.35 um BCD 공정으로 설계하였다. 설계한 고전압 비교기를 적용한 SECE 회로는 출력 전력이 FBR 회로 보다 427 % 향상됨을 검증하였다.

CMOS gm-C 대역통과 필터를 위한 전류 비교형 주파수 자동동조 회로 설계 (The Design of a Frequency Automatic Tuning Circuit based on Current Comparative Methods for CMOS gm-C Bandpass Filters)

  • 송의남
    • 전자공학회논문지C
    • /
    • 제36C권11호
    • /
    • pp.29-34
    • /
    • 1999
  • 본 논문에서는 CMOS 대역통과 필터의 주파수 자동 동조를 위하여 새로운 구조를 가지는 전류비교형 주파수 자동동조 회로를 설계하였다. 설계된 주파수 자동 동조 회로는 전류비교기와 Charge pump만으로 구성된 매우 간단한 구조를 이루고 있어서 기존 회로들에 비하여 그 크기가 매우 적어질 수 있으며 3V의 저전압으로 동작할 수 있다. 제안된 동조회로는 만약 트랜스컨덕터의 동작 전류가 변동 시에 설계사양에 의하여 미리 설정된 기준 전류와 비교되어 그 차를 피이드백하여 변동값을 자동적으로 보상할 수 있다. 중간주파수 f/sub o/=60㎒인 광대역 biquad 대역통과 필터를 CMOS 0.8um 파라메터를 이용하여 설계하고 트랜지스터의 크기 변동에 따른 필터의 중심주파수의 변화 특성을 HSPICE로 시뮬레이션 한 결과, 제안된 전류비교형자동동조 회로의 동조 동작특성을 확인할 수 있었다.

  • PDF

신경회로망을 이용한 화자식별 시스템의 특징 파라미터에 따른 성능비교 (Performance Comparison by Characteristic Parameter of Speaker Identification System using Neural Networks)

  • 정재룡;유재훈;배현;전병희;김성신
    • 한국지능시스템학회:학술대회논문집
    • /
    • 한국퍼지및지능시스템학회 2002년도 추계학술대회 및 정기총회
    • /
    • pp.345-348
    • /
    • 2002
  • 음성인식 기술은 크게 음성인식과 화자인식 기술의 두 가지로 분류된다. 현재는 음성인식 기술이 널리 연구되고 있지만 점차 화자인식 기술의 중요성이 대두되고 있다. 본 논문에서는 화자인식 기술의 한 가지 분류로 임의 화자를 식별하기 위한 화자식별 기술을 연구 대상으로 하고 있으며, 신경회로망을 이용한 화자식별 시스템의 특징 추출 방법을 제시하고 그에 따른 성능을 비교하고 있다. 식별 단계에서 26명의 78개의 음성 샘플을 신경회로망의 역전파 알고리듬을 이용하여 학습하고, 테스트용으로 한 화자의 음성샘플이 사용되어 식별된다. 신경회로망의 입력 변수는 특징 파라미터로 선형예측계수, Mel-주파수 켑스트럼계수와 웨이블릿을 이용한 켑스트럼 계수를 사용하였다. 그 결과로써 화자식별 시스템의 신경회로망 모델2의 입력으로 혼합된 특징 파라미터를 사용한 경우가 다른 파라미터들을 사용한 경우와 비교하여 8.46~21.53%의 차를 가지고 가장 좋은 성능을 나타내었다.

2-코일 및 3-코일 방식의 전기차 충전용 무선전력전송회로 실험결과 (Exprimental Results of Wireless Charging Circuits with Two- and Three-Coils)

  • 오광교
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2016년도 추계학술대회 논문집
    • /
    • pp.163-164
    • /
    • 2016
  • 본 논문에서는 권선 사이의 자계결합도 변동을 고려하여 설계된 자기공진 방식의 전기차 충전용 무선전력전송회로의 효율 실험 결과를 제시한다. 특히, 동일한 시스템 사양에 대해 1차측 및 2차측에 각각 코일을 구비한 2-코일 방식의 회로와 1차측에 보조코일이 추가된 3-코일 방식의 회로를 각각 설계, 제작하였고 동등한 조건에서 두 방식의 효율을 비교하였다. 비교실험 결과 두 방식의 회로에 대한 효율이 크게 차이가 발생하지 않음을 확인하였다.

  • PDF

히스테리시스가 디지털로 제어되는 CMOS 비교기 IC 회로 (A Digitally Controllable Hysteresis CMOS Monolithic Comparator Circuit)

  • 김영기
    • 대한전자공학회논문지SD
    • /
    • 제47권11호
    • /
    • pp.37-42
    • /
    • 2010
  • 본 논문에서는 주변의 간섭 잡음의 변화가 큰 RFID 환경에서 입력 신호를 구형파로 복원할 때 히스테리시스의 문턱전압을 디지털적으로 제어하여 신호 수신 신뢰도를 높이기 위한 비교기 회로를 0.35 마이크론 선폭의 CMOS IC 로 제안 하고 분석, 설계 후 제작하여 전기적 특성을 측정, 비교, 분석하였다. 이론에서 예측한 디지털 제어 비트의 변화에 대한 히스테리시스의 문턱전압의 가변성이 실험에서 잘 일치함을 입증하였다.

다단출력전압 형성을 위한 절연 방식과 비절연 방식 멀티레벨 인버터의 특성 비교 (Comparison of characteristic in multilevel inverters using isolation and non-isolation approaches for synthesizing multilevel output voltages)

  • 권철순;최원균;홍운택;현석환;강필순
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2010년도 하계학술대회 논문집
    • /
    • pp.500-501
    • /
    • 2010
  • 본 논문에서는 출력전압레벨수를 증가시키기 위한 방안으로 3의 n승비의 입력전압원을 가지는 비절연방식과 동일한 레벨 형성을 위해 변압기 이차 측을 직렬로 결합시킨 절연 방식의 멀티레벨 인버터의 특성을 비교 분석한다. 두 회로는 동일하게 3의 배수의 전압원을 가감하여 선형적인 출력 전압 레벨을 형성할 수 있다. 다단 변압기를 적용하는 방식은 하나의 입력전압원을 가지고 변압기의 권선비를 3의 배수로 설계하여 출력전압의 순시치가 다단의 출력전압 레벨을 형성하는 개념이며, 제안된 방식은 전압원이 3의 배수 형태로 이루어진 경우 동일한 출력전압 레벨을 생성시킬 수 있는 구조이다. 따라서 제안된 구조가 회로 소자수 측면과 효율 특성에 있어 보다 우수한 특성을 가지게 된다. 두 회로의 비교 분석을 위한 시뮬레이션을 수행하고 타당성을 검증한다.

  • PDF

다중 입력 디지털 비교기를 위한 알고리즘 및 회로의 설계 (A New Algorithm and Circuit Design for Multiple Input Digital Comparator)

  • 서영호;이용석;김동욱
    • 한국방송∙미디어공학회:학술대회논문집
    • /
    • 한국방송∙미디어공학회 2016년도 추계학술대회
    • /
    • pp.129-130
    • /
    • 2016
  • 본 논문에서는 다중 입력의 크기를 비교하기 위한 알고리즘 및 VLSI 구조를 제안한다. 제안하는 알고리즘은 여러 입력을 동시에 비교한 후에 간단한 디지털 논리 함수를 이용하여 그 입력들 중에서 가장 큰 값(혹은 가장 작은 값)을 검출하는 방법을 제공할 수 있다. 이 방식의 단점은 하드웨어 자원이 증가하는 것인데, 이를 위해 중복된 논리 연산을 재사용하는 방법도 제안한다. 제안하고자 하는 방식은 회로 속도의 증가, 즉 지연시간의 감소에 초점을 맞추었다. 제안한 비교 알고리즘은 HDL로 설계한 후에 Magna Chip의 $0.18{\mu}m$ CMOS 라이브러리를 이용하여 구현하였다. 제안한 비교방법은 전통적인 방식에 비해서 4 및 8 입력인 경우에 약 0.5 및 1.1배 만큼 하드웨어 자원을 더 소비하면서, 약 1.5 및 1.8배 만큼 동작 주파수를 향상시킬 수 있었다.

  • PDF

저전력 고에너지 효율 열전에너지 하베스팅을 위한 자가 리셋 기능을 갖는 영점 전류 스위칭 회로 설계 (Self-Reset Zero-Current Switching Circuit for Low-Power and Energy-Efficient Thermoelectric Energy Harvesting)

  • 안지용;응웬반티엔;민경식
    • 전기전자학회논문지
    • /
    • 제25권1호
    • /
    • pp.206-211
    • /
    • 2021
  • 본 논문에서는 열전에너지 하베스팅을 위한 자가 리셋(self-reset) 기능을 갖는 영점 전류 스위칭(Zero-Current Switching) 회로를 제안한다. 본 논문에서 제안하는 영점 전류 스위칭 회로는 전압비교기 회로에 자가 리셋 기능을 추가하여 전압비교기의 동작전류를 최소화함으로써 에너지 하베스팅 회로의 전력 소비를 줄이고 에너지 변환 효율을 향상시킬 수 있게 한다. 회로 시뮬레이션으로 본 논문에서 제안하는 영전 전류 스위칭 회로의 동작을 검증하고 성능을 평가한 결과, 열전에너지 하베스팅 회로의 출력전압-입력전압 비가 5.5 일 때, 기존의 영점 전류 스위칭 회로를 이용한 하베스팅 회로와의 비교를 통해서 본 논문의 하베스팅 회로의 전력효율이 3.4% 개선되는 것으로 평가된다. 본 논문에서 제안하는 영점 전류 스위칭 회로는 열전에너지 하베스팅의 응용 중에서 특히 저전력과 고에너지 효율 특성이 중요한 웨어러블, 바이오 헬스 관련된 하베스팅 회로의 성능 개선에 기여할 수 있을 것으로 생각된다.

멀티레벨 인버터의 중성점 전압 평형을 위한 회로 구조 비교 (Topology comparison of neutral voltage balancing circuits for multi-level inverters)

  • 여시준;조영훈
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2016년도 추계학술대회 논문집
    • /
    • pp.174-175
    • /
    • 2016
  • 3-레벨 인버터의 경우 중성점을 기준으로 직류단 커패시터를 2개로 나누어 사용하기 때문에 부하의 불평형으로 인한 커패시터 간의 전압 불평형이 생길 수 있다. 이는 출력전류의 왜곡을 야기시키며 시스템 신뢰성에 악영향을 미친다. 본 논문은 직류단 커패시터의 전압 평형을 위한 3가지 밸런싱 회로구조를 조사하고 비교한다. 또한 PSIM 시뮬레이션을 통해 부하조건에 따른 밸런싱 회로의 성능을 확인한다.

  • PDF