• 제목/요약/키워드: 병렬전송

검색결과 468건 처리시간 0.027초

자연재난 데이터 실감 가시화 시스템 (Visualization System for Natural Disaster Data)

  • 김종용;정석철;이계원;조준영;김동욱;박상훈
    • 한국컴퓨터그래픽스학회논문지
    • /
    • 제24권3호
    • /
    • pp.21-31
    • /
    • 2018
  • 태풍, 해일, 홍수, 범람 등에 관련된 자연재난 데이터를 빠르고 효과적으로 가시화하여 재난 재해 상황에서 정확한 의사결정을 할 수 있도록 지원하는 시스템을 소개한다. 재난정보를 포함하는 데이터는 적게는 수백 MB에서 많게는 수십, 수백 GB로 구성되어 있으므로 개인이 지닌 컴퓨터로는 처리할 수 없다. 그렇기 때문에 본 시스템은 클라이언트-서버 기반의 시스템을 제공하여 고성능 서버에서 가시화 결과를 생성하고 클라이언트에서는 결과를 받아 출력하는 형태로 구현되었다. 서버는 클라이언트의 요청을 처리하고 내장된 고성능 클러스터로 렌더링된 결과를 클라이언트로 전송한다. 클라이언트는 원하는 기간을 지정하여 가시화된 결과를 이미지, 동영상, 3D 그래픽 모델 중 원하는 형태로 서버로부터 제공받아 표출할 수 있으며 사용자 친화적인 GUI와 효과적으로 가시화 결과를 볼 수 있는 다양한 기능을 사용자에게 제공한다.

맵리듀스를 사용한 데이터 큐브의 효율적인 계산 기법 (Efficient Computation of Data Cubes Using MapReduce)

  • 이기용;박소정;박은주;박진경;최연정
    • 정보처리학회논문지:소프트웨어 및 데이터공학
    • /
    • 제3권11호
    • /
    • pp.479-486
    • /
    • 2014
  • 맵리듀스(MapReduce)는 대용량 데이터를 다수의 컴퓨터로 병렬 처리하는 데 사용되는 프로그래밍 모델이다. 데이터 큐브(Data Cube)는 대용량 데이터 분석에 널리 사용되는 연산자로서, 주어진 차원 애트리뷰트들의 모든 가능한 조합에 대한 group-by들을 계산한다. 차원 애트리뷰트의 개수가 n일 때, 데이터 큐브는 총 $2^n$개의 group-by를 계산한다. 본 논문은 맵리듀스를 사용하여 데이터 큐브를 효율적으로 계산하는 방법을 제안한다. 제안 방법은 $2^n$ 개의 group-by를 $_nC_{{\lceil}n/2{\rceil}}$개의 그룹으로 분할하고, 이 그룹들을 ${\lceil}n/2{\rceil}$개의 맵리듀스 잡(job)을 통해 단계적으로 계산한다. 제안 방법은 기존 방법에 비해 맵퍼(mapper)가 생성하는 중간결과의 크기를 크게 줄임으로써 중간결과의 전송 및 정렬에 드는 비용을 크게 줄인다. 그에 따라 데이터 큐브를 계산하는 총 수행시간이 크게 감소된다. 실험을 통해 제안 방법이 기존 방법에 비해 더 빠르게 데이터 큐브를 계산함을 보인다.

차세대 이동 통신용 다중 안테나 시스템 (Multiple Antenna System for Next Generation Mobile Communication)

  • 한민석;최재훈
    • 한국전자파학회논문지
    • /
    • 제21권6호
    • /
    • pp.660-669
    • /
    • 2010
  • 본 논문에서는 차세대 휴대 단말기용 다중 안테나 시스템을 제안하였다. 제안된 MIMO 안테나는 상호 이격 거리가 6 mm이고, 100 mm 길이를 갖는 두 개의 평행한 폴디드 모노폴 안테나와 decoupling 네트워크로 구성되고, 휴대 단말기 상단에 위치한다. LTE 대역 13의 격리도 특성을 개선하기 위해서, 서로 가깝게 위치한 두 안테나 사이에 decoupling 네트워크가 삽입되었다. 제안된 decoupling 네트워크는 구조가 간단하고 위상 지연을 갖는 두 개의 전송 선로와 병렬 리액티브 성분, 공통 접지 라인으로 구성된다. 휴대 단말기 하단에는 광대역 특성을 얻기 위해 슬릿을 사용해서 급전 라인과 접지 라인 사이에 강한 전자기 결합을 갖는 넓은 폴디드 패치가 사용되었다. 또한, 이렇게 구성된 3개의 다중 안테나 시스템의 성능이 분석되었다.

DS-CDMA 하향링크에서 파일럿지원 채널등화기를 이용한 단일사용자 수신기 (A Single-User ]deceiver using Pilot-Assisted Channel Equalizer for DS-CDMA Downlink)

  • 남옥우;김재형;김응배
    • 한국정보통신학회논문지
    • /
    • 제4권3호
    • /
    • pp.661-669
    • /
    • 2000
  • DS-CDMA 하향링크에서는 직교확산부호에 의하여 사용자들을 구분하는데 다중경로 페이딩(multhpath fading)에 의한 다중접속간섭(MAI)과 주파수 선택적 페이딩에 의하여 확산부호의 직교성은 깨어지게 되고 시스템의 성능열화를 가져온다. 따라서 본 논문에서는 선형 채널 등화기를 사용하여 다중경로 페이딩 채널을 등화 시킴으로써 직교부호의 직교성을 복구한 후 부호-정합 필터(code-matched filter)를 통하여 데이터를 복조하는 단일사용자 수신기를 제안하였다. 기존의 연구는 주로 이상적인 채널정보를 가정하였는데 본 논문에서는 채널추정 방법으로 병렬기준전송(transmission of a parallel reference)방법인 파일럿 채널지원(pilot channel assisted)방법을 사용하였으며, 특히 채널 추정의 정확도를 높이기 위하여 사용자 신호에 주기적으로 보호심볼(guard symbol)을 삽입하였다. 성능분석결과 정확한 채널추정으로 인하여 이상적인 채널정보를 사용한 경우에 비해 성능저하가 크지 않았으며, MMSE criterion에 의한 채널등화로 기존의 수신기에 비해 특히 사용자가 많을 경우에 우수한 성능을 보임을 알 수 있었다.

  • PDF

동축선을 이용한 광대역 전력 분배기 (Wideband Power Divider Using a Coaxial Cable)

  • 박웅희
    • 한국정보통신학회논문지
    • /
    • 제16권4호
    • /
    • pp.661-668
    • /
    • 2012
  • 높은 전력과 광대역에서 동작하는 동축선을 이용한 임피던스 트랜스포머는 추가적인 동축선을 이용하면 다양한 임피던스 변환 비율을 가질 수 있다. 50-${\Omega}$ to 25-${\Omega}$의 임피던스 변환 비율의 동축선 임피던스 트랜스포머에 50-${\Omega}$ 선로 두 개를 25-${\Omega}$ 지점에 병렬 연결하면 쉽게 광대역에서 동작하는 전력 분배기를 제작할 수 있다. 이런 동축선을 이용한 광대역 전력 분배기는 두 개의 출력 단자의 단자 정합 특성과 출력 단자사이의 격리 특성이 매우 낮아 개선이 필요하다. 본 논문에서는 단일 종단 여파기 설계 방식을 이용하여 동축선을 사용한 전력 분배기의 단자 정합 특성과 격리 특성을 개선하였다. 먼저, 저주파 대역 통과 단일 종단 여파기 계수를 이용하여 ADS 시뮬레이션을 통해 2-way 전력 분배기의 정합 단자 수와 Ripple에 따른 동작 특성을 살펴보았고, 종단 정합이 없는 전력 분배기와 2단 정합과 4단 정합을 가지는 전력 분배기를 제작하여 출력 단자의 정합 특성 및 격리 특성의 개선 정도를 살펴보았다.

dc 분리 기반의 고속 LDPC 복호 알고리즘에 관한 연구 (A Study on High Speed LDPC Decoder Algorithm based on dc saperation)

  • 권해찬;김태훈;정지원
    • 한국정보통신학회논문지
    • /
    • 제17권9호
    • /
    • pp.2041-2047
    • /
    • 2013
  • 본 논문에서는 DVB-S2 기반 고속 LDPC 복호를 위한 알고리즘을 제안하였다. 체크 노드 연산중에 비트 노드 연산을 수행하여 기존의 LDPC 복호 알고리즘에 비해 반복횟수를 줄일 수 있는 horizontal shuffle scheduling 알고리즘을 기반으로 하여 복호 속도를 보다 고속화 할 수 있는 알고리즘을 제안하였다. 기존의 체크 노드 연산은 하나의 메모리에서 값을 가져오기 때문에 체크 노드 연산과정에서 많은 지연이 발생 하는데 이를 row weight의 개수인 dc개의 병렬구조로 설계함으로써 체크 노드 연산과정의 지연을 줄일 수 있고 따라서 고속 복호가 가능하다. 이를 DVB-S2에 제시되고 있는 다양한 부호화율에서 dc개의 분리 할 수 있는 최대의 메모리를 제시하고 전송률을 제시하였다.

실시간 3D 브라우징 시스템을 위한 램 디스크 기반의 다시점 영상 합성 기법의 설계 및 구현 (Design and Implementation of Multiple View Image Synthesis Scheme based on RAM Disk for Real-Time 3D Browsing System)

  • 심춘보;임은천
    • 한국콘텐츠학회논문지
    • /
    • 제9권5호
    • /
    • pp.13-23
    • /
    • 2009
  • 다시점 영상 처리 기술은 다시점 디스플레이 장치와 압축된 데이터 복원 장치를 통해 장치 사용자의 시각에 3차원의 입체 영상을 제공하는데 목적이 있다. 본 논문은 4시점의 병렬 카메라를 통해 실시간으로 입력되는 스테레오 이미지들에 대해서 효율적인 영상 합성을 통해 3차원 입체 영상을 브라우징할 수 있는 램 디스크 기반의 다시점 영상 합성 기법을 제안한다. 제안하는 기법은 입력 영상들을 이진화 영상으로 변환한 후, Sobel 및 Prewitt 에지 발견 알고리즘을 적용시키고 이를 토대로 4개 영상들의 시차를 구한다. 아울러 기존의 알고리즘에서 모호하게 언급되었던 동기화 문제를 해결하기 위해 하드웨어 트리거와 소프트웨어 트리거를 위한 시간 간격을 적용한다. 제안하는 기법을 분산 환경에서도 적용할 수 있도록 영상의 스냅샷에 대한 유일한 식별자를 이용한다. 성능 분석 결과, 전체 영상(왼쪽, 오른쪽) 및 시차정보를 모두 전송하여 고정밀의 3차원 입체 영상을 출력하는 데 소요되는 전체 시간은 각 이진 배열 당 약 0.67초로 실시간으로 적용하는 데 적합하다고 볼 수 있다.

40 Gb/s 실시간 플로우 관리 네트워크 프로세서 구현 (Implementation of 40 Gb/s Network Processor of Wire-Speed Flow Management)

  • 두경환;이범철;김환우
    • 한국통신학회논문지
    • /
    • 제37B권9호
    • /
    • pp.814-821
    • /
    • 2012
  • 본 논문에서는 하드웨어 기반의 플로우 수락 제어 알고리즘(FAC)을 이용하여 실시간 플로우 관리가 가능한 네트워크 프로세서인 옴니플로우 프로세서를 제안한다. 옴니플로우 프로세서는 플로우 연결 설정 및 해제를 실시간으로 처리하므로 플로우 업데이트 주기를 짧게 설정할 수 있고, 이 주기 내에 입력되지 않는 패킷들이 속하는 플로우의 연결을 해제함으로써 실제 유효한 플로우만을 효율적으로 관리할 수 있다. 그러므로 FAC를 통해 TCP 뿐만 아니라 UDP 응용서비스의 전송 신뢰성을 높힐 수 있다. 이 프로세서는 65nm CMOS 공정에 의해 총 2천5백만 게이트 용량의 칩으로 제작되었으며, 패킷 처리를 위한 32개의 RISC 코어를 이용하여 최대 동작 주파수가 555MHz 일 때 40Gb/s의 처리 성능을 갖는다.

12Mbps, r=1/2, k=7 비터비 디코더의 이론적 성능분석 및 실시간 성능검증을 위한 FPGA구현 ((Theoretical Performance analysis of 12Mbps, r=1/2, k=7 Viterbi deocder and its implementation using FPGA for the real time performance evaluation))

  • 전광호;최창호;정해원;임명섭
    • 전자공학회논문지SC
    • /
    • 제39권1호
    • /
    • pp.66-75
    • /
    • 2002
  • IEEE 802.11a에 의해 규정되어진 데이터 전송속도 12Mbps, 부호화 율 1/2, 구속장이 7인 무선 LAN용 비터비 디코더의 이론적인 성능분석을 위해서 Cramer법칙을 이용하여 전달함수를 구하고 가산성 백색 가우시안 잡음 환경하에서 각 구속장 별 첫 번째 사건에서의 에러 확률과 비트 에러 확률을 구하였다. 설계과정에서는 4 비트 연성판정을 위해 입력 심볼을 16단계로 양자화 하였으며, 역 추적을 위한 방식으로 메모리를 사용하는 대신 레지스터 교환방식을 사용함으로써 다수결 결정이 가능한 구조를 제시하였다. 구현과정에서는 12Mbps 고속의 데이터를 처리하기 위해 파이프 라인을 적용한 병렬구조를 갖는 비터비 디코더와 가산성 백색 가우시안 잡음 설계를 FPGA 칩을 사용하여 구현하여 실시간 환경에서 성능검증을 하였다.

확장된 스캔 경로 구조의 성능 평가에 관한 연구 (A Study on the Performance Analysis of an Extended Scan Path Architecture)

  • 손우정
    • 한국컴퓨터정보학회논문지
    • /
    • 제3권2호
    • /
    • pp.105-112
    • /
    • 1998
  • 본 논문에서는 다중 보드를 시험하기 위한 새로운 구조인 확장된 스캔 경로(ESP: Extended Scan Path) 구조를 제안한다. 보드를 시험하기 위한 기존의 구조로는 단일 스캔경로와 다중 스캔 경로가 있다. 단일 스캔경로 구조는 시험 데이타의 전송 경로인 스캔 경로가 하나로 연결되므로 스캔 경로가 단락이나 개방으로 결함이 생기면 나머지 스캔 경로에올바른 시험 데이타를 입력할 수 없다. 다중 스캔 경로 구조는 다중 보드 시험 시 보드마다별도의 신호선이 추가된다 그러므로 기존의 두 구조는 다중 보드 시험에는 부적절하다. 제안된 ESP 구조를 단일 스캔 경로 구조와 비교하면, 스캔 경로 상에 결함이 발생하더라도 그 결함은 하나의 스캔 경로에만 한정되어 다른 스캔 경로의 시험 데이타에는 영향을 주지않는다. 뿐만 아니라, 비스트 (BIST: Built In Self Test)와 IEEE 1149.1 경계면 스캔 시험을 병렬로 수행함으로써 시험에 소요되는 시간을 단축한다. 본 논문에서는 제안한 ESP 구조와 기존 시험 구조의 성능을 비교하기 위해서 수치적 비교를 한다.

  • PDF